You are on page 1of 6

LABORATORIO 2 CIRCUITOS LATCH Y FLIP - FLOPS

PROFESOR: Ing. Rafael Bustamante

I. II.

OBJETIVO:
Analizar el principio de funcionamiento de diferentes tipos de Flip-Flops utilizados comercialmente.

MATERIALES Y EQUIPO:
Protoboard, cables de conexin. CI: 74LS00, 74LS02, 74LS74, 74LS76 Diodos LED Fuente DC +5v, VOM, generador de pulsos

III.

PARTE EXPERIMENTAL:

1. Completar para los circuitos mostrados su tabla de verdad. CIRCUITO 1

R 0 0 1 1

S 0 1 0 1

Qn+1 Qn 1 0 NP(0 y 0)

CIRCUITO 2

R 0 0 1 1

S 0 1 0 1

Qn+1 Qn 1 0 NP(1 y 1)

CIRCUITO 3
EN 0 1 1 1 1
CIRCUITOS 1, 2 Y 3

R X 0 0 1 1

S X 0 1 0 1

Qn+1 Qn Qn 1 0 NP(1 y 1)

2. Verificar la operacin de un FLIP FLOP tipo D


CIRCUITO 4

PR 1 1 0 0 0

CL 1 0 1 0 0

D X X X 0 1

CLK Qn+1 X Qn X 1 X 0 TPP 0 TPP 1

3. Verificar la operacin de un FLIP FLOP tipo JK


CIRCUITO 5

PR 1 1 0 0 0 0 0

CL 1 0 1 0 0 0 0

J X X X 0 0 1 1

K X X X 0 1 0 1

CLK Qn+1 X 1 X 1 X 0 TPN Qn TPN 0 TPN 1 TPN Qn

CIRCUITOS 4 Y 5

IV.

CUESTIONARIO FINAL
1. Utilizando mapas de Karnaugh, obtenga las ecuaciones caractersticas a partir de las tablas para los biestables SR, JK, D, T BIESTABLE SR (CIRCUITO 1)

R 0 0 0 1 1

S 0 0 1 0 1

Qn 0 1 X X X

Qn+1 0 1 1 0 X

RS\Qn 00 01 11 10

0 0 1 X 0

1 1 1 X 0

Qn+1 = S + (R)*Qn

BIESTABLE D (CIRCUITO 4)

D 0 1

Qn X X

Qn+1 0 1

D\Qn 0 1

0 0 1

1 0 1

Qn+1 = D

BIESTABLE JK (CIRCUITO 5)

J 0 0 0 1 1 1

K 0 0 1 0 1 1

Qn 0 1 X X 0 1

Qn+1 0 1 0 1 1 0

JK\Qn 00 01 11 10

0 0 0 1 1

1 1 0 0 1

Qn+1 = J*(Qn) + (K)*Qn

BIESTABLE T

T 0 0 1 1

Qn 0 1 0 1

Qn+1 0 1 1 0

T\Qn 0 1

0 0 1

1 1 0

Qn+1 = T*(Qn) + (T)*Qn = T (+) Qn

2. Cul es el nivel lgico requerido en la entrada CLK para permitir la transferencia del valor D a la salida Q del FLIP FLOP tipo D? Para que se transfiera el valor D a la salida Q del FLIP FLOP, se necesitar una transicin, sta debe ser de pendiente positiva (TPP), de modo que, en el mismo instante en que CLK cambie de 0 a 1, cambiar tambin la salida Q de acuerdo a lo especificado en D. 3. Indique en el siguiente circuito RS maestro esclavo, Por qu las seales CP1 y CP2 deben ser complementarias? Muestre posibles circuitos para obtener estas seales CP1 y CP2

En el circuito mostrado, podemos ver dos habilitadores, los cuales funcionan junto con dos LATCH, observamos que, si los dos habilitadores (CP1 Y CP2) estn en estado 1 al mismo tiempo, entonces Q1 cambiar simultneamente con la activacin de CP2, entonces, en la salida de la compuerta U2A se generarn cambios repentinos debido a la inestabilidad que se producir en el circuito, dndonos respuestas inesperadas. Por el contrario, si tenemos por ejemplo CP1 activado y CP2 desactivado, obtendremos la salida Q1, luego, al desactivar CP1 y activar CP2 obtendremos la salida Q2, haciendo este procedimiento aseguramos el correcto traslado de datos del LATCH 1(maestro) al LATCH 2(esclavo) Para citar un caso del FLIP FLOP SR un posible circuito para obtener que las seales CP1 y CP2 sean complementarias sera:

La compuerta NO asegurar que CP1 Y CP2 sean complementarias, as, el bit asignado a set pasar a Q1 cuando CP1 est en ON, y cuando CP1 este en OFF pasar a la salida Q2, este es el principio de la transferencia de datos en los registros. Qu sucedera en el caso del FLIP FLOP JK Maestro-Esclavo? En este caso para que las dos entradas habilitadoras (en este caso CLK) sean complementarias, la configuracin sera la siguiente:

4. Analizar los resultados obtenidos en la parte experimental. Los datos recogidos en el laboratorio concordaron en todo aspecto con los previstos en el informe previo y las simulaciones, se observ que cada biestable y cada FLIP FLOP responden distinto a las diferentes seales lgicas de entrada.

V.

CONCLUSIONES Y OBSERVACIONES - Concluimos que los LATCH son la base de los FLIP FLOP, que haciendo modificaciones en stos
lograremos distintos tipos de FLIP FLOP.

- Se pudo observar y verificar los contactos de los siguientes integrados:


74LS02 (compuertas NOR), 74LS00 (compuertas NAND), 74LS74 (FLIP FLOP tipo D), 74LS76 (FLIP FLOP TIPO JK). Las configuraciones de MAESTRO-ESCLAVO son usadas en situaciones en la que se ve un riesgo de secuencia en la transferencia de datos, actualmente, la mayora de CI no presentan esta dificultad, por lo cual ya no se usa mucho.