You are on page 1of 11

PIC 18F4550

Carlos Robles A. Msc

CARACTERSTICAS (I)
Arquitectura optimizada para compilador C. 100.000 ciclos de escritura memoria programa FLASH. 1.000.000 ciclos escritura memoria EEPROM. Datos en la Flash/EEPROM> 40 aos. 2 niveles de prioridad en interrupciones.

CARACTERSTICAS (II)
Corriente entradas/salida de 25mA. 4 temporizadores Dos modulos de captura / comparacin. Modulo PWM mejorado. USART mejorada. Protocolos SPI, I2C. ADC 10bits con 13 canales. Multiplicador hardware

CARACTERSTICAS (III)
Universal Serial Bus USB V2.0 (1.5Mbps hasta 12Mbps) Run: CPU on, peripherals on Idle: CPU off, peripherals on Sleep: CPU off, peripherals off Flexibilidad en la conexin del oscilador: Osciladores externos e internos. Hasta 48MHz. Arquitectura Harvard

DISTRIBUCIN DE PINES

MEMORIA DE PROGRAMA
Memoria de 32k (32.768 bytes). Las instrucciones ocupan 2 bytes. (Excepto Call, Movff, Goto, Lsfr). Se pueden almacenar hasta 16.384 instrucciones.

You might also like