You are on page 1of 10

El explosivo crecimiento en el trfico de Internet ha creado la necesidad de transportar IP sobre conexiones de alta velocidad.

En los das de bajo volumen de trfico entre enrutadores IP, tabiques de ancho de banda a travs de una interfaz comn hizo atractivo para llevar a IP a travs de un rel de trama y / o un backbone ATM. Como el crecimiento del trfico, cada vez es ms deseable para transportar trfico IP directamente sobre la red ptica sncrona (SONET), al menos en la cadena principal del ncleo con la demanda pairwise muy alta. Actualmente, el foco de transporte IP sigue siendo orientado a datos. Sin embargo, una tendencia significativa en la industria, con la demanda emergente para el soporte de servicios IP en tiempo real (por ejemplo, telefona IP), es el desarrollo de routers con una calidad sofisticada de servicio (QoS) mecanismos. En este artculo, nos centramos en el transporte IP sobre SONET y dar una visin general de las consideraciones de protocolo y el rendimiento que necesitan ser tomadas en cuenta. Comenzamos con una discusin de cmo la falta de transparencia en la asignacin de IP original sobre SONET puede permitir a usuarios maliciosos para provocar problemas graves de funcionamiento en redes SONET. Las soluciones a este problema se describen. a continuacin, se explican las consideraciones de escalabilidad y rendimiento de los protocolos de transporte que se pueden utilizar para el transporte de IP en muyenlaces de alta velocidad. Finalmente, se concluye con una discuccion del futuro papel de la multiplexacin por divisin de onda (WDM) de la red troncal IP.

LA EVOLUCIN DE LA ARQUITECTURA DE LA RED DE INTERNET


SONET es una American National Standards Institute (ANSI) que ofrecen tarifas estndar, formatos y especificaciones pticas de los parmetros para las interfaces pticas que van desde 51 Mb / s (OC-1) a 9,8 Gb / s (OC-192) capacidades. adems de proporcionar enlaces de alta capacidad, los sistemas de transporte SONET tambin proporcionar: bien pensado y operaciones estandarizadas de transporte y las capacidades de mantenimiento (OAM). la creacin de redes alta capacidad de supervivencia / relaible por estandarizados arquitecturas de conmutacin de proteccin. interconexin e interoperabilidad de mltiples proveedores debido a las normas maduros.

De la regin del servidor de acceso remoto (RAS) granjas, sitios de intercambio de trfico pblico / privadas, y las arquitecturas de servicios empresariales estn todos interconectados a los routers troncales de la regin utilizando una tecnologa de interconexin de alta velocidad. en muchos casos, hoy en da, la tecnologa de interconexin de alta velocidad es atm, ya que permite la ingeniera de trfico flexible para adaptarse rpidamente cambiando los patrones de trfico en la infraestructura regional. encaminadores principales se utilizan para interconectar mltiples sitios regionales. enlaces suelen cruzar a conectar, para mejorar la red puede seguir funcionando hasta el momento apropiado (es decir, el prximo ciclo de energa) cuando el equipo roto puede ser reemplazado o reparado. IP sobre SONET / SDH especificacin de interfaz IP sobre SONET o ms correctamente, IP / PPP / HDLC sobre Sonet se describe en el IETF RFC 1619, datagrama IP se encapsula en un punto a otro protocolo (PPP) paquetes. PPP se describe en el IETF RFC 1661and proporciona encapsulacin multiprotocolo

control de errores y funciones de control de enlace de inicializacin. Los datagramas IP encapsulados PPP son entonces enmarcado usando alto nivel de control de enlace de datos / HDLC) de acuerdo con RFC1662 y byte asignada sincrnicamente en el sobre SONET carga til sncrona (SPE). La funcin principal de HDLC es proporcionar sobre el trazado (o demarcacin) de los datagramas IP PPP encapsuladas a travs de la conexin de transporte sncrono. Delineacin se logra utilizando una tcnica llamada byte de relleno (esto tambin se conoce como escape). Cada trama HDLC comenzar y termina qith 0x7e la bandera byte. En el lado de transmisin, la trama HDLC se controla por la secuencia de bandera y una secuencia de escape. Si la secuencia de bandera se produce en cualquier lugar dentro del campo de informacin de la trama HDLC, es el cambio de los 0x5E secuencia 0x7D. Del mismo modo, las apariciones de la secuencia de escape, 0x7dm se convierten en 0x7D 0x5D. en el extremo de recepcin de la transmisin, los patrones rellenos(PELUCHE) se retira y se sustituye con los campos originales. Adems, durante los perodos de inactividad cuando no existen datagrama que se transmite el patrn de bandera HDLC se transmite como intertrama llenar. La Figura 2 muestra el formato de la trama HDLC para IP sobre SONET mapeo. Un problema con la descripcin original de trazar un mapa en el RFC 1619 fue la afirmacin de que la codificacin de las tramas HDLC no se necesitaba antes de su insercin en el SPE SONET. Esta decisin supone que el desmodulador SONET proporcionara una densidad de transicin adecuado en todas las circunstancias. El aleatorizador (desmodulador) SONET se muestra en la figura. 3 fue diseado para la transmisin ptica de bytes intercalados seales digitales sincrnicas. Las interfaces pticas SONET y de hecho todos los sistemas de transmisin pticos que utilizan codificacin binaria lnea debe revolver su transmisin para asegurar un nmero adecuado de transicin (ceros a uno y unos a ceros) para la recuperacin de la lnea del reloj de frecuencia en el receptor. Usuario de un codificador tambin proporciona la supresin de componentes espectrales discretas eso puede reducir la seal-a-ruido de un receptor. En el caso de cargas tiles multiplexados, hay una separacin natural entre los diferentes circuitos y un solo usuario no est al tanto de toda una fila de la SPE SONET. Sin embargo, en el caso de cargas tiles no multiplexada (a nivel de byte), tales como IP o cajero automtico, donde los datos de usuario ocupa una parte importante de la trama SONET, el uso del codificador SONET no proporciona suficiente transparencia carga til. Este hecho fue reconocido en la obra original ANSI T1X1. En particular, la contribucin ANSI T1X1 desde noviembre de 1998 refleja un acuerdo sobre el siguiente conjunto de directrices de asignacin para SONET 8. Carga estandarizada. Ventaja importante red o singularidad. Carga til de transparencia para los no termina transparencia Sincronizacin cargas tiles. Transporte retraso mnimo. Complejidad de la implementacin Mnima. Rendimiento. Flotante / bloqueado capacidad de traduccin.

Midspan cumplen De particular inters es la transparencia de carga para cargas tiles no terminados. El texto de la original T1X1.5. Asignacin de contribucin SWG (8) siguiente: Carga de transparencia para los no Terminado Carga VT y Sobres STS carga til sncrona se desarrollaron para permitir el transporte de cargas por el equipo que no tiene conocimiento del tipo de carga til, y para permitir nuevas cargas tiles para asignar y transportarse sin modificacin a los equipos desplegados. Nuevas asignaciones no deben afectar esta capacidad. Fue este requisito que condujo a una significativa cantidad de discusin en cuanto a si celda cajero automtico carga til debe ser mezclados antes de que la celda se asignan en el SPE SONET Con cajero automtico ATM usuario slo tiene acceso a los 48 bytes de la SPE Sonet antes de que haya una interrupcin de la cajero automtico sobrecarga celular. Las pruebas de laboratorio no se pudo realizar en el momento porque SONET y cajero automtico equipo no existe, entonces, sin embargo, permite a un usuario el control de historia de esta gran parte de la SPE SONET fue visto como un problema cuando se analiza tericamente a partir de una red SONET operaciones de perspectiva. Como resultado de la discusin terica, un 1 + X43 auto sincrnico secuencia de cifrado utilizado en la capa de seccin de SONET (9). Cuando el trfico IP sobre SONET se lleva directamente un solo usuario se apodera de una parte an mayor de la trama SONET que en el caso de ATM. Para entender las implicaciones de no tener suficiente transparencia carga til, ya sea para IP sobre ATM o IP sobre SONET, El codificador SONET debe ser examinada con ms detalle. El codificador de SONET es un restablecimiento conjunto codificador marco sincrnico con un polinomio de generacin 1 + x6 + x7, como se muestra en la fig. 3. El codificador se restablece cada trama SONET mediante el establecimiento de cada uno se registra para todos uno en el bit ms significativo del byte despus de la STS-1 NJ0/Z0 nmero de bytes. Los bytes de encuadre y las J0/Z0 bytes en la misin STS-! a travs de grifos de retroalimentacin viene de los registros sexto y sptimo El codificador se restablece cada trama SONET mediante el establecimiento de cada uno de los registros de todos los los en el bit ms significativo del byte despus de la STS-1 NJ0/Z0 nmero de bytes. Los bytes de encuadre y las j0/Z0 bytes en STS-1 a travs de la misin STS-N no estn codificados. Una serie de registros de desplazamiento se utilizan con tomas de retroalimentacin que sale del registro sexta y sptima. Estos grifos estn XOR para la espalda de entrada en el registro del primer turno. Esta operacin produce una secuencia pseudo-aleatoria. Como se trata de un codificador de sptimo orden de la secuencia pseudo-aleatoria generada se repite cada 27 - 1, o 127, perodos de bits. La salida de pseudo-aleatoria de sptimo registro es XOR con los datos a ser transmitida. La secuencia de salida del registro sptimo es fcilmente obtenible como el codificador de SONET es publicado y disponible para el pblico en general, para garantizar la interoperabilidad. As, un usuario malicioso provistos de conocimientos de la operacin XOR se puede transmitir por la secuencia apropiada de tomar el control de la SPE SONET. SONET. Un usuario que obtiene el control de la SPE SONET puede dictar lo que se transmite en la lnea de SONET y por lo tanto causar cualquier nmero de problemas operacionales para la red SONET. Estos problemas pueden ser de bajar el rendimiento medido de la lnea de causar fallas duras como la prdida de seal (LOS) y prdida de trama (LOF) elementos de la red SONET constantemente monitor para tales fallos de disco duro. Mecanismos de deteccin de fallos estn directamente relacionados con los mecanismos de conmutacin de proteccin para que las lneas SONET se pueda restaurar automticamente tan pronto como se detecta un fallo.

A primera vista, puede parecer que este impacto ataques maliciosos slo esa interfaz. Esto sera cierto si la interfaz detecta LoS antes de la conexin troncal (por ejemplo, OC48) para declarar LoS antes de una interfaz de baja velocidad son importantes implicaciones para tales acciones. El usuario malicioso es slo uno de muchos usuarios con ese enrutador y todos se vern afectados. Tambin las empresas pagan millones de dlares en costos de telecomunicaciones basado en tarifas que incluyen rebajas (reembolsos) por prdida en el rendimiento y la fiabilidad. A corporativa o cualquier otra entidad podra forzar un descuento mediante la explotacin de una decodificar IP sobre ATM o IP sobre SONET asignacin al degradar el rendimiento de su circuito SONET a voluntad a travs de ataques maliciosos. El aspecto ms daino es que la fuente del ataque malicioso no se puede rastrear la pizca de herramientas de gestin de red existentes. Un proveedor de la red no debe ser colocado en una situacin en la que sus operaciones de red o de articulacin econmica Viabilidad en el buen comportamiento de todos sus clientes. Supongamos por ejemplo que el usuario malintencionado est tratando de introducir una larga cadena de ceros en la red SONET para causar LoS. Podran transmitir un datagrama IP que repite continuamente el patrn de bits 127 para el usuario malicioso la lnea se ve un patrn de ceros. el usuario malintencionado no tiene idea de donde su datagrama aterrizar en el SPE. La probabilidad de que los cdigos repetitivos en la primera fila estn alineados con el sptimo registro del aleatorizador SONET es 1/127. Si la seal de SONET es un ATA-3c, habr un bit 80 de desplazamiento de transmisin de SONET y el transporte encima de la cabeza camino. El usuario malicioso no tendr ningn control sobre estos campos, sin embargo, porque 127 es primo y por lo tanto no tiene factores en comn con 80, la probabilidad de que los cdigos repetitivos que coinciden con la salida del registro sptimo es exactamente 1/127 para cada nueva fila en que el datagrama est asignada. Si la suposicin adicional de que se haga que el usuario est transmitiendo a las interfaces IP sobre SONET travs de una interfaz Ethernet (que tiene una unidad de transmisin mazimun, MTU, de 1500 bytes). Entonces en promedio el usuario malintencionado slo tiene que transmitir datagramas 90 para estar razonablemente seguro de que una larga cadena de ceros se introducen en la red. El patrn de 127-byte que contiene la secuencia de escape 0x7d HDLC. Esto limita la cadena de ceros o mximo terico para la asignacin de la misin STS-3c a 6,5 con nosotros, sin embargo, al cambiar un poco de la 0x7d, peor caso de ejecucin de 13 ms de ceros puede ser introducido con una sola aparicin de un ser que parece a la mayora de los receptores que hemos probado como 13 ms ceros. Esto est dentro de la especificacin para SONET LoS, y dependiendo del circuito de recuperacin de reloj tambin puede causar problemas de encuadre y sincronizacin. En el laboratorio se evalu la situacin descrita en el prrafo anterior utilizando IP sobre las interfaces SONET que no proporcionaron codificacin y varios conjuntos de la red de transporte SONET prueba. El siguiente es un resumen de nuestras conclusiones: Las interfaces SONET que detectan LoS en menos de 13 ms estn abiertos a un usuario malintencionado causando LoS cuando interconexin para descifrar. Obsrvese que la especificacin LoS es 2,3 a 100 ms, y la mayora de las interfaces de SONET son en el extremo inferior de este tiempo de deteccin como se cuenta en el tiempo de restauracin global para la conmutacin de proteccin. Todas las interfaces SONET sin importar el tiempo de deteccin de LoS estn abiertos a un usuario malintencionado causando problemas de sincronizacin, el

reloj, y el encuadre cuando la interfaz est conectado a una interfaz IP sobre SONET que no proporciona codificacin. Presentamos nuestros resultados de forma inmediata a la IETF, T1X1 y la UIT-T (IP sobre SDH). Si bien hubo cierta controversia inicial sobre quin tena la responsabilidad de mapeo (RFC 1619 fue la asignacin slo SONET especificado fuera de T1X1), lo que fue seguido rpidamente por una cooperacin sin precedentes entre los organismos de normalizacin. Se acord rpidamente que el SONET y SDH de mapeo, las normas, respectivamente. El 1619, y cuando las normas en T1X1 y UIT-T se aprob formalmente el apndice se sustituye por un puntero a estos documentos. Un nmero de soluciones se han propuesto para este problema. Tradicionalmente poco transparencia en las redes de comunicaciones se ha logrado a travs del conjunto SONET / codificador de reposicin es un ejemplo. En esencia, los bits de datos se XOR con la salida del generador de secuencia pseudo-aleatoria que garantiza una densidad de transicin rico (10). Si la periodicidad del generador de secuencia pseudo-aleatoria es grande, para todos los fines prcticos que ningn usuario malintencionado puede coincidir con la fase de dicho generador. Esta solucin de un limpios porque no hay multiplicacin de error. Sin embargo, el estado del aleatorizador necesita ser transmitida de tiempo en tiempo a fin de que el transmisor y el receptor estn sincronizados estados. Con el fin de probar una rpida solucin fuera de la plataforma atencin se centr en el mezclador auto-sincronizacin utilizado en ATM sobre SONET. Este codificador no requiere informacin de estado a transmitir y por eso se llama auto-sincronizacin. El aleatorizador ATM se muestra en la figura. 4, utiliza un grifo retroalimentacin con un tampn de 43 bits x(i) a travs de la relacin y(i) = x (i) y(i-43), donde representa la operacin XOR. Este codificador se conoce generalmente como el 1 + X43 codificador. El propsito de este codificador es aleatorizar los trozos que salen en la lnea. No garantiza una densidad de transicin rica especialmente cuando se miden en intervalos de ms de 43 bits. En (11) se mostr como un usuario malintencionado podra producir patrones de bits con una periodicidad de 43. Fundamentalmente, el estado actual del codificador se puede hacer a repetir en la lnea de nuevo.

Hasta aqu Ya se imprimi

La densidad de transicin exhibida por el estado actual ser por lo tanto la densidad de transicin en la lnea de la duracin que el SPE est controlado por el usuario malintencionado. La probabilidad de transicin es cero es muy bajo (10-13). La probabilidad de tener seis transiciones de 43 bits es de 10-6, y siempre que los receptores pueden funcionar bien con este tipo de densidad de transicin cualquier ataque malicioso no tendr xito. Otro problema con el mezclador auto sincrnico es la multiplicacin de errores de bits. En particular, un error de un solo bit en el causarn 2 bits de error como se ha visto por el receptor despus de decodificacin. Esto podra interferir con mayor correccin capa de errores (FEC), si los hubiere. Desde PPP se reducir la carga til con error, no existe ninguna disposicin para la capa superior FEC en el IP / PPP / HDLC / SONET pila. Esta cuestin no es pertinente para la situacin actual. Cuando la necesidad de servicios en tiempo real sobre IP requiere FEC en las capas superiores y la capa PPP se modifica para permitir tal FEC esta cuestin debe ser revisada. Despus de muchas pruebas y el anlisis de la cuestin se resolvi con todas las partes estaban de acuerdo con el uso del codificador 1 + X43. Se decidi que el codificador debe operar continuamente a travs de los bytes de los bytes SPE esquivando sobrecarga de camino SONET y cualquier cosa fija. El estado codificacin en el comienzo de una SPE ser al final de la SPE anterior. As, el codificador se ejecuta continuamente y no se restablece cada fotograma. Una seleccin inicial no se especifica. Por consiguiente, los primeros 43 bits transmitidos despus de inicio o operacin replantear no se descifra correctamente. Una molestia interesante con la asignacin que ha causado una confusin considerable entre los desarrolladores es que la secuencia de verificacin de trama HDLC (FCS) se calcula bit menos significativo primero. Eso es una secuencia de bytes de la pizca de A, B, la calculadora de FCS se alimenta como sigue: A (o), A (1), ... A (7), B (0), B (1), ... aleatorizacin se realiza en el orden de transmisin bit ms significativo primero que es lo contrario de clculo FCS. El codificador es alimentado por un flujo de bytes A, B, como sigue: A (7), A (6), ... A (0), B (7), B (6), ... En un complemento a las preocupaciones tradicionales sobre la multiplicacin erros y mezclador auto sincrnico el cambio en el bit ordenar las preguntas planteadas sobre el debilitamiento de FCS de 16 bits HDLS. Sin embargo, estas preocupaciones, aunque bien fundada tericamente, no eran vistos como problemticos desde el punto de vista operacional. En particular, desde la correccin de errores no soportados para la multiplicacin de cargas tiles error no fue visto como un problema importante. Otro punto interesante de discusin fue si la IP trepar por mapeo SONET debe tener una etiqueta de ruta nueva seal diferente del valor "cf" (como ya se ha definido en IETF RFC 1619). Con base en la informacin del operador de red una etiqueta de ruta nueva seal, "16", fue elegido para el HDLC genrico. mapeo SONET que se aade a los estndares SONET. Esto permite una determinacin simplificada interfaz de incompatibilidad (a travs de la deteccin de trayectoria de la seal desajuste etiqueta) en el despliegue de redes de HDLC / SONET interfaz con aleatorizacin. Una de las razones se decidi aadir una HDLC muy genrica-SONET mapeo a los estndares SONET es que puede haber otros clientes de datos de protocolo (por ejemplo,marco de Rel), HDLC que utilizan para su mapeo SONET y el mismo nmero de transparencia se levantar otra vez. El otro tema de inters en la adaptacin de la IP sobre SONET con la especificacin 1 + X43 Scrambler fue la ubicacin de la Scrambler. La Figura 5 muestra, desde una perspectiva funcional, las posibilidades para la colocacin de un 1 + X 43 codificador con un camino. Denotando el codificador colocado el enmarcador HDLC y B que indica el camino codificador coloca antes enmarcador HDLC En primer lugar, desde la perspectiva de una

mapeo transparente SONET la colocacin del codificador antes o despus del enmarcador HDLC no importa. El mapeo seguir siendo transparente a la red SONET independientemente. Como se discuti anteriormente, HDLC mete dos bytes cada vez que el modelo de la bandera o secuencia de escape se produce dentro del marco de HDLC. En general cierta sobrecarga adicional para las necesidades byte de relleno a ser explicada. Con los datos del usuario al azar esta cantidad es tpicamente muy pequea. Cmo siempre pizca A los usuarios de forma maliciosa podra transmitir datagramas rellenas con el modelo de la bandera HDLC o secuencia de escape y, esencialmente, reducir a la mitad el ancho de banda de enlace. Suficientes usuarios uniendo condiciones podra congestionar la red troncal de Internet. Esto tambin es una gran preocupacin para los vendedores router giga que planean ofrecer sofisticados mecanismos de programacin para proporcionar garantas mnimas de calidad de servicio de ancho de banda o desde tal comportamiento podra hacer que su mecnica de programacin enlace intiles. Si bien esto aboga por colocar el codificador antes de tramas HDLC esto no est exento de problemas, ya que la trama HDLC descartes con FCSS con errores. Cada vez que se produzca el siguiente paquete tambin se perder porque el codificador requiere 43 bits para resincronizacin. Dado que la red IP estn empezando a transportar servicios de voz en tiempo real y otras que es mejor desde el punto de vista del rendimiento no descarta las tramas con errores porque los servicios en tiempo real podran utilizar las cargas con error. El acuerdo en las normas era colocar el codificador despus del enmarcador HDLC por razones pragmticas. Se consider un problema HDLC y fuera del mbito de SONET estandars (tecnicos del codificador residira en el PPP a HDLC funcin de adaptacin que las prcticas estndares modernos significa que pertenece al dominio de las especificaciones HDLC). La mayora de los vendedores giga enrutador con sofisticadas arquitecturas vnculo de programacin se la aplicacin del apoyo intergace(interfaz) tres modos para la proteccin de su propio equipo y la interoperabilidad de mltiples proveedores completo. El primer modo indicado por ruta B fig. 5, protege expansin otra vez ancho de banda debido al excesivo relleno. Se puede utilizar cuando el vendedor se interfuncionamiento su equipo o est en una situacin de interoperabilidad de la pizca otro vendedor que tiene la misma implementacin. Una cosa clave a destacar es que en este modo de operacin requiere que el marco FCS funcin de descarte puede desactivar para que la sincronizacin del codificador se puede mantener incluso cuando hay un mal FCS. El segundo modo denotado por ruta. A en la fig. 5. es para interconexin con otros proveedores que slo han implementado el estndar. El modo final no pasa por el codificador funcionalidad. IP sobre SONET OC Ms all 48 El mecanismo HDLC delimitacin basada no escala con facilidad ms all de la misin STS-48c. Fundamentalmente cada byte de salida debe ser monitoreado y relleno realizado para evitar la emulacin bandera de octetos de datos. El receptor tiene que supervisar cada byte entrante para hacer el trasvase. Adems de las operaciones de relleno y trasvase los bytes de relleno interferir con la gestin de ancho de banda y como se explic anteriormente usuarios maliciosos deliberadamente podra insertar secuencias de octetos bandera para duplicar la longitud efectiva de datagramas y crear problemas con los mecanismos de gestin de ancho de banda. Si bien puede ser tos Posible cale HDLC a OC-48 y ms all de una consideracin clave es diseno protocolos simples nivel que se adaptan mucho ms all de OC-48 y puede ser implementado a bajo coste. Recientemente Lucent ha comenzado a circular ideas para delinear una tecnica para IP sobre SONET escalado por encima de 2,5 Gb / s (OC-48). El enlace de datos simplificado

(SDL) tiene por objeto proporcionar delineacin alta velocidad de datagramas de longitud variable cuya llegadas son asincrnicas. En el nivel ms bsico el marco SDL consisten de una carga til indicador de longitud de comprobacin de redundancia cclica (CRC) (sobre el encabezado solamente) y un CRC separado sobre la carga til. Los medios para la adquisicin inicial de frontera marco de SDL en el arranque se encuentra actualmente en discusin, pero las opciones ms obvias son el uso de un puntero (byte H4) de la sobrecarga ruta de acceso SONET y / o adquisicin CRC basado en cmo se hace en ATM (12) Una vez inicial adquisicin se logra delimitacin de los diferentes marcos de SDL se realiza utilizando el campo de longitud de carga til. El CRC de cada cabecera de SDL se verifica con cada delineacin exitosa. Si la CRC no es vlida, se supone que el campo de longitud de carga til no es vlido y un caza se hace hasta que el nmero requerido de comprobaciones CRC vlidos consecutivos se encuentran. La forma asncrona de datagrama de llegadas es atendido mediante la insercin de los encabezados de inactividad con el campo de longitud de carga til establecer en un valor predeterminado con el apropiado CRC. Todos los marcos de SDL con campo de longitud de carga til igual al valor por defecto sera descartado en el receptor. Desde delineacin SDL se basa en el presente indicador de longitud en la cabecera de SDL es importacin para permitir la correccin de error de nico bit. En el caso de ATM, si se detecta un error en la cabecera de la clula puede ser descartada y la cabecera de la siguiente celda procesado desde la longitud de la carga til de la celda es fijo. En el caso de SDL un error de longitud conducir el receptor para entrar en el estado de bsqueda. Por lo tanto proporcionar la correccin de error de nico bit puede eliminar prcticamente la necesidad de entrar en estado de bsqueda debido a los errores de bits aleatorios. Se puede demostrar que SDL puede recuperar los lmites del paquete en cuatro veces de paquetes con una alta fiabilidad a un BER de 10-8 (13) La cabecera de SDL se utiliza para los propsitos de delineacin de paquetes de carga til del paquete est protegido por un CRC separado. Si por servicios en tiempo real con error cargas tiles de paquetes es necesario pasar a la superior capas SDL lo permitir. Delineacin SDL basado puede funcionar en cualquier capa fsica, independientemente de si la alineacin de bit o byte se proporcionan, SDL mira para la validacin de CRC en el estado cazar deslizando un bit a la vez. Por supuesto, un mecanismo apropiado de aleatorizacin se aplica a la mapeo para asegurar que el mapeo ser transparente a la red SONET. Cabe sealar que desde hace SDL delineacin longitud basada en oposicin a la delineacin bandera basada all es ninguna controversia con respecto a la colocacin del aleatorizador. El codificador puede ser aplicado directamente entre la funcin de SDL / dispositivo y de tramas SONET. Otros campos tambin se est discutiendo cual podra agregar capacidades de calidad de servicio y la multiplexacin de SDL (14,15). Aunque los detalles de los mecanismos y formatos para especificar QoS y multiplexacin pasar por el proceso de normalizacin, es interesante observar que si las capacidades de calidad de servicio y la multiplexacin se aaden a SDL se vera como "ATM lite" con tamao de celda completamente variable El futuro del Sistema de Alta Velocidad IP En esta seccin se examinan las motivaciones para la migracin de redes troncales IP para el transporte ptico basado en tecnologa WDM. La combinacin de una demanda sin precedentes de nuevas capacidades y la utilizacin de sistemas de cable existentes ha llevado a los planificadores de redes para buscar la forma ms rpida y rentable de

aumentar la capacidad ha sido la de desplegar ms fibra y reemplazar SONET de multiplexado por divisin de tiempo (TDM) sistemas con nuevo con mayor tasa sistemas TDM (e, g, sustituir a un multiplexor terminal OC-3). Desde la implementacin de la nueva fibra puede ser muy caro y el despliegue de mayor tasa de TDM sistemas requiere un reemplazo inflexible de un sistema operativo, muchos planificadores de redes WDM estn recurriendo a los sistemas de transporte como su mecanismo para que sea rentable la expansin de capacidad flexible. El desarrollo de la fibra de modo nico ha resultado en una situacin en la que la capacidad potencial de la fibra permanece en gran medida sin explotar. Tenga en cuenta que la regin de baja prdida de fibra de modo nico es emplear la tecnologa WDM. En los sistemas TDM (por ejemplo, SONET) ampliacin de capacidad se lleva a cabo mediante la transmisin de mltiples seales TDM cada uno con una longitud de onda diferente en la misma fibra. Una manera interesante de ver TDM y WDM de fibra de los sistemas de transporte es considerar la fibra de una carretera con muchos carriles. Con slo TDM la carretera de fibra es una autopista de varios carriles con un solo carril abierto y un lmite de velocidad (velocidad de bit). Con WDM permite ofrece servicio de aprovechar el rendimiento de las instalaciones existentes. Adems, el proveedor de servicios tiene la flexibilidad de openeng nuevos carriles (longitudes de onda) a las velocidades appopriate (velocidad de bits) en la fibra existente para dar cabida a las nuevas demandas de capacidad flexible. Una manera interesante de ver TDM y WDM de fibra de los sistemas de transporte es considerar la fibra de una carretera con muchos carriles. Con slo TDM la carretera de fibra es una autopista de varios carriles con un solo carril abierto y un lmite de velocidad (velocidad de bit). Con WDM permite ofrece servicio de aprovechar el rendimiento de las instalaciones existentes. Adems, el proveedor de servicios tiene la flexibilidad de openeng nuevos carriles (longitudes de onda) a las velocidades appopriate (velocidad de bits) en la fibra existente para dar cabida a las nuevas demandas de capacidad flexible. Red troncal de Internet demanda de capacidad est creciendo a tasas fenomenales. Para los operadores integrados al crecimiento de redes troncales de Internet es del 30-40 por ciento, mientras que las redes de voz estn creciendo a un ritmo de slo 5.10 por ciento. Sin embargo, la red de voz actualmente proporciona un mayor ingreso en comparacin con la red troncal de Internet. Por lo tanto, hay un deseo por parte de los transportistas integrados para aumentar la capacidad con el precio de instalacin mnimo. Un nmero de nuevas compaas tambin estn surgiendo redes cuya columna vertebral se centran principalmente en el transporte slo internet. Ya sea que estn arrendando o la instalacin de una nueva fibra, lo que frena escape de fibra (y por lo tanto aumentar el ciclo de vida) ser esencial para su viabilidad a largo plazo. Migracin de la red troncal de Internet a WDM basado en infraestructura proporciona las siguientes ventajas: Maximiza la reutilizacin y minimiza el costo del ciclo de vida de las actuales instalaciones de fibra Permite un crecimiento flexible capacidad incremental Permite mltiples tipos de interfaz en la misma fibra (E, G, IP / ATM / SONET e IP / PPP / HDLC / SONET) Proporciona una red de transporte proporciona una solucin de alta capacidad seal TDM.

Para los actuales proveedores de Internet de redes WDM maximiza la reutilizacin y minimiza el costo del ciclo de vida de las instalaciones de fibra existentes. Con una ubicacin compartida de terminales WDM en cada sitio de interconexin troncal router. por ejemplo cuatro OC-12 IP / ATM / SONET interfaz se puede utilizar con WDM para proporcionar una tasa de enlace 2,5 Gb / S (OC-48 equivalente). Para lograr la velocidad del enlace entre el mismo sitio de la cadena principal de interconexin router sin WDM se necesita reservar cuatro pares de fibra (ocho hebras de fibra total).

You might also like