You are on page 1of 12

SISTEMAS ELECTRNICOS ANALGICOS Y DIGITALES

CONEXIONES CON VARIOS TRANSISTORES:


1. El Amplificador Darlington 2. El Amplificador Cascodo 3. El Amplificador Diferencial

5 B ELECTRNICA 2010

E.E.T N 460 GUILLERMO LEHMANN Departamento de Electrnica

Sistemas electrnicos analgicos y digitales

1. EL AMPLIFICADOR DARLINGTON
La conexin en cascada de dos transistores bipolares, segn se muestra en la figura 1, se denomina conexin Darlington o transistor compuesto y es utilizada cuando se desea una ganancia de corriente elevada y adems una alta impedancia de entrada en la configuracin emisor comn.

Figura 1.- Conexin Darlington con transistores NPN.

Tomando como ejemplo la configuracin con transistores NPN, la ganancia de corriente se puede hallar (suponiendo que los transistores sean idnticos) de la siguiente forma:

Ai =

Io I +I I E1 I E 2 = C1 C 2 = + I B1 I B1 I B1 I B1

(1)

A continuacin hallamos:

I E 2 I E 2 I B 2 I E1 2 = = (hfe + 1) (1) (hfe + 1) = (hfe + 1) I B1 I B 2 I E1 I B1


Utilizando este resultado en (1), tenemos:

Ai = (hfe + 1) + (hfe + 1) = (hfe + 1) (hfe + 2) hfe 2


2

Este resultado es previsible observando el circuito, a causa de que la corriente de emisor de Q1 llega a ser la corriente de base de Q2.

1.1 IMPEDANCIA DE ENTRADA


La impedancia de entrada vista hacia la base de Q1 y el emisor de Q2 se halla fcilmente reflejando la impedancia base-emisor (hie2) de Q2 desde el circuito de emisor de Q1 al circuito de base de Q1, como se muestra en la figura 2. El resultado es:

Zi = hie1 + (hfe + 1) hie2

2010

5 B Electrnica

E.E.T N 460 GUILLERMO LEHMANN Departamento de Electrnica

Sistemas electrnicos analgicos y digitales

Figura 2.- Uso de reflexin para determinar la impedancia de entrada de una configuracin Darlington.

Sin embargo,

hie =

m VT (hfe + 1) , por lo que (considerando m = 1): I EQ

Zi =

VT (hfe + 1) VT (hfe + 1) + I EQ1 I EQ 2

Recordando que ecuacin anterior:

hfe1 = hfe2 y adems

(hfe + 1)

I EQ 2

= I EQ1 obtenemos, reemplazando en la

Zi = 2 (hfe + 1) hie2 = 2 hie1

2. EL AMPLIFICADOR CASCODO
Se denomina amplificador cascodo a la conexin serie de dos transistores tal como se muestra en la figura 3.

Figura 3.- Conexin Cascodo.

2010

5 B Electrnica

E.E.T N 460 GUILLERMO LEHMANN Departamento de Electrnica

Sistemas electrnicos analgicos y digitales

La particularidad relevante de esta configuracin es que, debido a la conexin serie necesariamente debe ser I CQ1 I CQ 2 . El circuito de la figura 3 tiene variantes que dependen de la aplicacin, en particular veremos una de ellas, el desplazador de nivel.

2.1 DESPLAZADOR DE NIVEL ACTIVO


En aplicaciones de amplificadores con acoplamiento directo, la seal amplificada contiene un nivel de continua que no es deseable que aparezca sobre la impedancia de carga, entonces es necesario eliminarla antes de conectarla a aquella, sin atenuar la componente de seal. Esto se puede hacer con una variante del amplificador cascodo, que consiste en operar el transistor Q1 como fuente de corriente constante y conectar la fuente de seal a la base del transistor Q2, la figura 4 esquematiza la idea. El circuito conformado por Vi, VDC y ri se puede interpretar como el equivalente de Thevenin de la etapa precedente donde la componente VDC, es la que se quiere eliminar de la salida Vo. Ello se logra incluyendo la resistencia R, de forma tal que la cada de tensin que produce ICQ1 en ella, compense el nivel de continua parsito.

Figura 4.- Desplazador de nivel activo.

Analizaremos este circuito cuantitativamente. La ecuacin de equilibrio de tensiones de continua desde la malla de entrada de Q2 hacia la salida Vo es:

V DC = I BQ 2 ri + V BE + I CQ1 R + VOC
Pero si

VOC = 0 tenemos:

VDC
Lo que se logra ajustando R o ICQ1.

I CQ1 hfe

ri 0,7 = I CQ1 R

2010

5 B Electrnica

E.E.T N 460 GUILLERMO LEHMANN Departamento de Electrnica

Sistemas electrnicos analgicos y digitales

El efecto del circuito sobre las componentes de seal, lo analizaremos sobre el esquema lineal equivalente de la configuracin (figura 5) donde es evidente que, en condiciones ideales, es decir, si la impedancia interna de la fuente de corriente e impedancia de carga RL, son ambas infinitas, la tensin de salida es igual a la tensin de entrada.

Figura 5.- Circuito hibrido equivalente.

Considerando una impedancia de carga real finita, la atenuacin aumenta segn disminuye la relacin:

Vo RL hfe = Vi ri + hie + (R + RL ) hfe

2010

5 B Electrnica

E.E.T N 460 GUILLERMO LEHMANN Departamento de Electrnica

Sistemas electrnicos analgicos y digitales

3. EL AMPLIFICADOR DIFERENCIAL
El amplificador diferencial es un circuito verstil que sirve como etapa de entrada para la mayora de los amplificadores operacionales como as tambin para una amplia gama de circuitos. En la figura 6 est representada la configuracin bsica. El esquema indica que el circuito tiene dos entradas, v1 y v2 , y tres salidas, vo1 , vo 2 y vo1 vo 2 . La importancia del amplificador diferencial estriba en el hecho de que las salidas son proporcionales a la diferencia entre las dos seales de entrada, como vamos a ver. As pues, el circuito se puede utilizar para amplificar la diferencia entre las dos entradas o amplificar una sola entrada conectando simplemente a masa la otra.

Figura 6.- Amplificador Diferencial.

Vamos a suponer que el amplificador diferencial que vamos a analizar en est seccin se supone que est fabricado en una pastilla o chip. Cuando este es el caso, podemos suponer que los transistores Q1 y Q2 son idnticos y por lo tanto que existe una simetra perfecta entre ambas mitades del circuito.

3.1 SEALES DE MODO COMN Y DE MODO DIFERENCIAL


Como el amplificador diferencial se utiliza ms comnmente para amplificar la diferencia entre las dos seales de entrada, es adecuado expresar las entradas como sigue, de manera que resalte este hecho. Llamaremos vd a la diferencia entre las tensiones de entrada, por lo que:

vd = v2 v1

2010

5 B Electrnica

E.E.T N 460 GUILLERMO LEHMANN Departamento de Electrnica

Sistemas electrnicos analgicos y digitales

Esta es la tensin de entrada del modo diferencial. Para completar necesitamos un trmino que designe el valor medio de las tensiones de entrada, que llamaremos definir esta tensin por:

va . Resulta cmodo

va =
Puesto que

v2 + v1 2

va

es el promedio de las dos tensiones de entrada, se le denomina tensin de

entrada de modo comn.

vd 2 v v1 = va d 2 v2 = va +
Por estas expresiones vemos que las tensiones de entrada pueden ser expresadas en funcin de una tensin de entrada de modo comn y una tensin de entrada de modo diferencial. En las aplicaciones usuales del amplificador diferencial, la entrada de modo diferencial es la seal deseada que se amplifica mientras la entrada de modo comn debe ser suprimida o rechazada y por lo tanto no es amplificada. Las definiciones anteriores nos permiten analizar directamente el circuito en funcin de estas entradas de modo comn y de modo diferencial y concentrarnos en los parmetros importantes del amplificador diferencial. Para fines de ensayo podemos calcular fcilmente seales de entrada que son totalmente de modo comn o totalmente de modo diferencial. Por ejemplo, si v1 = v 2 , la entrada de modo diferencial es cero y la entrada de modo comn es simplemente

va = v1 = v2 . Por otra parte, si v1 = v2 , la

entrada de modo comn es cero, mientras que la entrada de modo diferencial es:

vd = 2 v2 = 2 v1 . 3.2 SANLISIS DEL PUNTO DE REPOSO Q


Cuando estudiamos las etapas individuales de un amplificador vimos que la recta de carga (de c.a o de c.c) defina completamente la curva de funcionamiento del circuito de colector dentro de los lmites de variacin de la seal de entrada. Esta curva se mantiene como lnea recta cuando el circuito contiene solamente resistencias y fuentes de tensin. Ahora estamos en una situacin diferente; tenemos dos seales de entrada. Cada transistor funcionar dentro de una regin de las caractersticas del colector a la que corresponden valores mximo y mnimo de las dos seales de entrada. A continuacin determinaremos los confines de la regin de funcionamiento; esto nos conducir a expresiones que se pueden utilizar para asegurar que estos confines aseguren un funcionamiento lineal en el margen previsible de variacin de las seales de entrada. El anlisis se realiza mejor en funcin de las entradas de modo diferencial y de modo comn definidas anteriormente. Usualmente cuando deseamos determinar el punto Q de un amplificador, ajustamos a cero la seal de entrada. Para el amplificador diferencial es apropiado partir del anlisis del punto Q suponiendo que la entrada de modo diferencial es cero. Esto se consigue haciendo simplemente que las dos entradas sean iguales; entonces tenemos que va = v1 = v2 . Con este supuesto comenzamos observando que, gracias a la simetra del circuito, podemos separar los emisores, intercalando una resistencia 2 R E en cada rama de emisor, como muestra la figura

2010

5 B Electrnica

E.E.T N 460 GUILLERMO LEHMANN Departamento de Electrnica

Sistemas electrnicos analgicos y digitales

7. Aplicando la segunda ley de Kirchoff al circuito original de la figura 6 podemos ver que la tensin de emisor no ha cambiado. En efecto:

vE1 = v E 2 = (iE1 + iE 2 ) RE VEE

Figura 7.- Circuito equivalente para cualquiera de los transistores Q1 o Q2 cuando

v1 = v2 = va.

Cuando

v1 = v2 , tendremos nuevamente, gracias a la simetra, i E1 = i E 2 = i E , por lo que


v E1 = v E 2 = i E (2 RE ) VEE

la ecuacin anterior se simplifica y queda:

Esta tensin es justamente la misma que la tensin de emisor hallada en el circuito separado de la figura 7. La ecuacin de la recta de carga, que es vlida cuando

va = v1 = v2 , se halla aplicando

la ley de Kirchoff de tensiones en el bucle colector-emisor de la figura 7:

vCE = VCC iC RC i E (2 RE ) + VEE VCC + VEE iC (RC + 2 RE )


La corriente de emisor (y por lo tanto la corriente de colector) se halla aplicando la ley de Kirchoff de tensiones al bucle base-emisor.

v a = i B RB + VBE + i E (2 RE ) VEE
Como

iB =

iE , i i y V = 0,7V , la ecuacin anterior se simplifica y queda: (hfe + 1) E C BE

2010

5 B Electrnica

E.E.T N 460 GUILLERMO LEHMANN Departamento de Electrnica

Sistemas electrnicos analgicos y digitales

iC

Va + V EE 0,7 RB 2 RE + (hfe + 1)

Figura 8.- Recta de carga de modo comn en que se muestra el punto Q cuando variacin del punto Q cuando vara

va = 0

y la

va desde Va ,max a Va ,min .

En la obtencin de la ecuacin anterior hemos despreciado el efecto del hie y considerado a V BE constante. En este caso la aproximacin es excelente, puesto que la impedancia hie reflejada en el emisor en la figura 7 es

hie . Esta impedancia est en serie con 2 R E , que (hfe + 1)

es una resistencia mucho mayor en la prctica. La recta de carga definida por la ecuacin anterior se muestra en la figura 8. Como solo est presente la entrada de modo comn, la llamaremos recta de carga de modo comn. Aqu Q es el punto esttico o de reposo obtenido ajustando a cero la entrada en modo comn va . Los

Qmin representan los puntos de trabajo obtenidos cuando la entrada de modo comn v a vara desde su valor mximo positivo v a ,max hasta su valor ms
puntos marcados como Qmax y negativo va ,min con la entrada en modo diferencial igual a cero. Hay que sealar que se aplica la misma recta de carga a cada transistor, puesto que la corriente de colector de cada uno es la misma en tanto que las tensiones de entrada sean iguales, independientemente del valor de v a . Como las corrientes de colector son las mismas y el circuito es simtrico, las tensiones de colector sern idnticas y la tensin de salida vo1 independientemente del valor de v a en tanto que colector v o1 y

vo 2 , entre los colectores, ser cero

v1 = v2 . Las tensiones individuales de

vo 2

variarn, sin embargo, con las variaciones de v a .

2010

5 B Electrnica

E.E.T N 460 GUILLERMO LEHMANN Departamento de Electrnica

Sistemas electrnicos analgicos y digitales

Lo que acabamos de exponer determina la regin de funcionamiento cuando la entrada de modo diferencial es cero. Debemos determinar el efecto de una entrada no nula del modo diferencial. Por lo tanto, sea

v2 = v1 =

vd . En este caso la entrada de modo comn es nula y 2 v2 =

el punto esttico o de reposo es el punto Q representado en la figura 8. Volviendo al circuito del

vd v y v1 = d , vemos que cuando v 2 2 2 aumenta, tambin aumenta la corriente de emisor i E 2 y cuando v1 disminuye, tambin
amplificador diferencial bsico y poniendo disminuye la corriente

iE1 . Si las variaciones de v1 y v 2 no son excesivas, el aumento de iE 2 es igual a la disminucin de iE1 y por lo tanto no habr variacin de la corriente iE1 + iE 2 que
RE . As pues, la tensin de emisor v E1 = v E 2 se mantiene fija cuando se aplica la seal de modo diferencial. Pero, puesto que iE1 e i E 2 estn variando, vCE1 y vCE 2 deben
variar tambin de modo tal que:

circula en

CE1 = RC iC1
Visto de otra manera: y o

vce1 = RC ic1 vCE 2 = RC iC 2 vce 2 = RC ic 2

Las ecuaciones anteriores son las correspondientes a la recta de carga de modo diferencial del amplificador diferencial y la pendiente de estas rectas de carga es

1 . RC

La combinacin de las rectas de carga de modo diferencial y de modo comn define la regin de funcionamiento de cada transistor. Como cada seal de entrada tendr en general presentes ambas componentes, podemos establecer los confines de la regin de funcionamiento si conocemos los valores mximo y mnimo de las seales o de sus componentes de modo diferencial y de modo comn respectivamente.

3.3 RELACIN DE RECHAZO DE MODO COMN


Podemos escribir las tensiones de salida

vo1 y vo 2 como sigue:

vo1 = Ad vd Aa va
y donde

vo 2 = Ad v d Aa v a Ad , ganancia de modo diferencial, es:

Ad =

RC 2 hib + RB (hfe + 1)

2010

5 B Electrnica

10

E.E.T N 460 GUILLERMO LEHMANN Departamento de Electrnica

Sistemas electrnicos analgicos y digitales

Aa , ganancia de modo comn, es:


Aa = RC 2 R E + hib + RB (hfe + 1) vd y no depende

En un amplificador diferencial ideal la tensin de salida es proporcional a de la tensin de modo comn

va . Segn esto, en un amplificador diferencial ideal Aa = 0 . Aa = 0 , RC tendra que

Esta condicin no se puede cumplir en la prctica, ya que para que

ser infinita. Con el fin de medir la desviacin con respecto al ideal, se utiliza una cantidad denominada relacin de rechazo de modo comn (RRMC). Se define como la relacin entre la ganancia de modo diferencial y la ganancia de modo comn.

RRMC =
Utilizando las ecuaciones anteriores nos queda:

Ad Aa

RB hfe RRMC = RB 2 hib + hfe

2 R E + hib +

As, tal como ocurre realmente en la prctica,

2 R E >> hib + RE hib + RB hfe

RB , entonces: hfe

RRMC

En general, la RRMC debe ser elegida de modo que:

RRMC >>

va vd

3.4 AMPLIFICADOR DIFERENCIAL CON FUENTE DE CORRIENTE CONSTANTE


Un buen amplificador diferencial tiene una ganancia diferencial muy grande, que es mucho mayor que la ganancia en modo comn. La habilidad del rechazo en modo comn del circuito puede mejorarse considerablemente, si se permite que la ganancia en modo comn sea lo ms pequea posible (idealmente 0). De las ecuaciones anteriores podemos ver que entre mayor sea RE , menor es Aa . Un mtodo popular para incrementar el valor en A.C de RE es

2010

5 B Electrnica

11

E.E.T N 460 GUILLERMO LEHMANN Departamento de Electrnica

Sistemas electrnicos analgicos y digitales

utilizando un circuito de fuente de corriente constante. En la figura 9 se muestra un amplificador diferencial con una fuente de corriente constante para proporcionar un gran valor de resistencia del emisor comn a la tierra de A.C.

Figura 9.- Amplificador diferencial con fuente de corriente constante.

2010

5 B Electrnica

12

You might also like