You are on page 1of 30

Fecha de entrega: 01 de Octubre de 2013

Instituto Tecnolgico de Durango


Ing. Mecatrnica
Electrnica digital MK2225
Unidad temtica No. 3 Compuertas lgicas - Familias lgicas

Alumno: Jorge Alberto Campos Mndez Profesor: Miguel ngel Esparza vila

No. de control: 11040321

Introduccin La primera familia lgica en aparecer en el mercado, a principios de la dcada del 60, fue implementada con lgica de transistores bipolares acoplados por emisor
1 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

(ECL, Emitter Coupled Logic). A fin de desarrollar circuitos de alta velocidad los transistores conducen en zona activa y de esta manera se minimiza el tiempo de conmutacin entre conduccin y corte. Casi inmediatamente aparecieron otras familias lgicas basadas en transistores bipolares conmutando entre corte y saturacin a fin de reproducir dentro de un chip los circuitos que hasta ese momento se realizaban utilizando componentes discretos. La primera de estas familias fue implementada con resistencias y transistores bipolares y se la identifica como lgica RTL (Resistor Transistor Logic). La integracin de resistencias demanda gran cantidad de rea de silicio, reduciendo la cantidad de compuertas que se podan incluir dentro de un mismo chip. Para mejorar el aprovechamiento del rea algunas resistencias de los circuitos comenzaron a ser reemplazadas por diodos, principalmente en las etapas de entrada, dando lugar a la aparicin de la lgica de diodos y transistores identificada como DTL (Diode Transistor Logic). Finalmente, los transistores multi emisor reemplazaron los diodos y se lleg a una topologa circuital que dio lugar a una familia lgica basada fundamentalmente en transistores bipolares y una mnima cantidad de resistencias. Esta familia, denominada lgica TTL (Transistor Transistor Logic), se populariz rpidamente y mantiene, an en la actualidad, su vigencia. Una familia lgica es una coleccin de CIs que tiene caractersticas elctricas similares en sus entradas, salidas y circuitera interna, pero que realiza diferentes funciones lgicas. Los chips de una misma familia lgica se pueden interconectar directamente. Los chips de familias lgicas diferentes no tienen porqu ser interconectadles. Una familia lgica es un conjunto de circuitos integrados que implementan distintas operaciones lgicas compartiendo la tecnologa de fabricacin y en consecuencia, presentan caractersticas similares en sus entradas, salidas y circuitos internos. La similitud de estas caractersticas facilita la implementacin de funciones lgicas complejas al permitir la directa interconexin entre los chips pertenecientes a una misma familia. Teniendo en cuenta el tipo de transistores utilizados como elemento de conmutacin, las familias lgicas pueden dividirse en dos grandes grupos: las que utilizan transistores bipolares y las que emplean transistores MOS.

2 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

Pequeas introducciones a las familias RTL, DTL y ECL. Resistor-transistor logic RTL es el acrnimo ingls de resistor transistor logic o lgica de resistenciatransistor. Fue la primera familia lgica en aparecer antes de la tecnologa de integracin. Este tipo de red, presenta el fenmeno denominado acaparamiento de corriente que se produce cuando varios transistores se acoplan directamente y sus caractersticas de entrada difieren ligeramente entre s. En ese caso uno de ellos conducir antes que los dems colocados en paralelo (acaparar la corriente), impidiendo el correcto funcionamiento del resto.
Puerta lgica NOR y su correspondiente circuito electrnico en lgica RTL

Esta disposicin de circuito presenta el inconveniente de que con la adicin de la resistencia Rc aumenta el retardo de conmutacin, al tener que cargarse y descargarse a travs de la misma la capacidad de entrada de los transistores aunque, por otra parte, tiene la ventaja de un mayor factor de salida ( fan-out).

3 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

Es posible mejorar el tiempo de propagacin aadiendo un condensador en paralelo con cada una de las resistencias Rc, con lo que obtendramos una nueva familia lgica, que se denominara RCTL. Sin embargo, el elevado nmero de resistencias y condensadores dificulta la integracin por lo que tanto esta tcnica, como la RTL, no se utiliza en los modernos diseos aunque pueda an encontrarse en equipos muy antiguos. La aparicin de los circuitos DTL, con su mayor velocidad e inmunidad al ruido signific el fin de los circuitos RTL. Diode-transistor logic La Diode-transistor logic (DTL), o lgica diodo-transistor, es una categora de circuitos digitales inmediatamente anterior a la lgica transistor-transistor. Recibe ese nombre porque la funcin de la puerta lgica (p.e., AND) la realiza una red de diodos mientras que la funcin de amplificacin es realizada por un transistor.

Funcionalidad de las DTL


Cuando cualquiera de sus entradas esta en nivel bajo el transistor de salida pasa al corte y la tensin de su colector pasa a nivel alto. Slo cuando todas las entradas estn a nivel alto, conducir el transistor y la tensin de su colector ser baja. Esta puerta realiza la funcin NAND en lgica positiva, y la NOR en lgica negativa.

Velocidad de DTL La velocidad de conmutacin viene fijada por: 1- La velocidad de los dispositivos 2- Las constantes de tiempo de los circuitos En las DTL se observa que la impedancia de salida a nivel alto es tres veces mayor que en RTL. Si se considera que una puerta DTL va a excitar a una serie de puertas de su misma familia conectadas a su salida, y que cada una de ellas tiene una capacidad parsita a masa, se ver que las capacidades de las puertas de carga aparecen en paralelo y de la que nos resultar una constante de tiempo
4 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

de valor igual al producto del nmero de puertas por la capacidad parsita y por la resistencia de salida de la puerta que soporta la carga. De donde resultar, como principal consecuencia o caracterstica, que nos disminuir considerablemente la velocidad de conmutacin en las transiciones de un nivel a otro. Inmunidad al ruido Es afectada bsicamente por las interferencias producidas por el ambiente exterior al circuito y a la alta impedancia que suelen ofrecer estas puertas. Para evitar esto ltimo se crearon las puertas HTL, de funcionamiento anlogo a las DTL, introduciendo un diodo zener en lugar del diodo convencional utilizado para las puertas DTL.

Familia Lgica ECL La familia ECL, Lgica Acoplada en Emisor (emmiter-coupled logic) son unos circuitos integrados digitales los cuales usan transistores bipolares, pero a diferencia de los TTL en los ECL se evita la saturacin de los transistores, esto da lugar a un incremento en la velocidad total de conmutacin. La familia ECL opera bajo el principio de la conmutacin de corriente, por el cual una corriente de polarizacin fija menor que la corriente del colector de saturacin es conmutada del colector de un transistor al otro. Este tipo de configuraciones se les conoce tambin como la lgica de modo de corriente (CML; current-mode logic). Fundamento de las ECL El funcionamiento de los circuitos ECL se basa en el mismo del amplificador diferencial. Los transistores no se saturan, la operacin normal es en zona activa, lo que constituye una de las razones que hace que estos circuitos sean los ms veloces de los circuitos integrados digitales. Ventajas de la familia ECL 1. Son los circuitos ms veloces y pueden alcanzar tiempos de demora de hasta 1ns. 2. No existen picos de corrientes en los transistores como sucede en la familia lgica TTL. 3. Se dispone de salidas complementadas, lo que le brinda mayor versatilidad. 4. El nivel de 1 lgica es prcticamente independiente del factor de carga. 5. Buen factor de carga N= 15

5 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

Desventajas de la familia ECL 1. 2. 3. 4. Pequeos valores de los mrgenes de ruidos. Altos valores de potencia del orden de 40 mW. No son compatibles con los circuitos TTL. Ocupan gran rea en los circuitos integrados

Parmetros o caractersticas para seleccionar familias lgicas

Comparacin de las Familias La siguiente Tabla compara algunas caractersticas de varias familias lgicas populares disponibles en el mercado actual. Las secciones siguientes entregan explicaciones breves de los distintos parmetros. Parmetro TTL Comercial Tpico AL FAS (0Ca LS ABT MG S T +70C) Velocidad Retardo de Propagaci n por Compuerta (ns) Taza de Cambio Flip-Flop (MHz) Familias Lgicas CMOS

ECL ECL LC 100 in EHC FACT LVC 10H X K PS(3 Lite )

2.7

65 4

8 45

3.3 3.5

0.75

0.33

0.22

33 45 200 125

160 200 200 330 400

1,00 2800 0 0.25

50

3.7 3.6

0.7

0.5

Consumo de Potencia por Compuerta 0.00 0.000 0.00 0.000 0.00 1E(mW) 5 1.2 12.5 25 5 6 3 1 3 04 En reposo 5 1.2 12.5 25 1.0 0.04 0.6 0.6 0.8 0.3 Activo (1 MHz)

50 50

25 25

73 73

6 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

Voltaje de +4. +4. Alimentaci 5 5 +4.5 +4.5 +3 a a a a a n (V) +5. +5. +5.5 +5.5 +18 5 5 Corriente 32/6 de Salida 8 8 20 1 4 (mA) Tolerancia a 5V N/A N/A N/A N/A Entradas N/A N/A N/A N/A Salidass Margen de Ruido CD (1) Entrada Alta 22 22 22 22 % Entrada Baja % 10 10 10 10

+2 a +6

+1.2 +2 +2 -4.5 -4.2 -4.2 -4.2 a a a a a a a +3.6 +3.6 +6 -5.5 -4.8 -5.5 -5.5 50 50 50 50 24 ohm ohm ohm ohm carg carg carg carg a a a a Si N/A N/A N/A N/A Si N/A N/A N/A N/A

24

24

N/A N/A

N/A N/A

N/A N/A

Si No

30 30

30 30

30 30

30 30

30 30

27 31

41

28/4 1 33

30 31/3 33 1

TTL La designacin " bipolar" se refiere esencialmente al componente bsico utilizado en la construccin de esta familia de circuitos integrados, el transistor bipolar. El uso de un transistor bipolar en el driver de salida y en el buffer de entrada de una funcin lgica, da lugar a una conexin directa Transistor-aTransistor (TTL). Desde el diseo TTL original, varias mejoras han sido empleadas para reducir la potencia e incrementar la velocidad. La caracterstica superior de los TTL comparado a CMOS, en el pasado, ha sido su rapidez relativamente alta y elevada corriente de salida.

CMOS Los transistores de Efecto de Campo del tipo Semiconductor Complementario de Metal-xido (CMOS) difieren de los bipolares tanto en estructura como en operacin.

7 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

Las puertas CMOS tienen baja disipacin de potencia y pequea geometra fsica. Los adelantos en el diseo y fabricacin han originado elementos CMOS de igual velocidad y capacidad de corriente de salida que los TTL. La evolucin ms reciente en lgica CMOS ha sido la reduccin del voltaje de alimentacin sin sacrificar el desempeo.

ECL La lgica de Emisor Acoplado (ECL) deriva su nombre de la configuracin de amplificador diferencial donde cada lado del amplificador consiste de transistores bipolares de entradas mltiples con sus emisores enlazados entre s. Una polarizacin de entrada en el lado opuesto del amplificador diferencial provoca que el amplificador opere continuamente en el modo activo. CL consume una cantidad relativamente importante de potencia en ambos estados (uno o cero). Tambin resulta tienen unas de las ms rpidas velocidades de conmutacin de todas las familias lgicas. Un beneficio inherente de ECL es el estrecho nivel de variacin de la conmutacin entre elementos lo cual ayuda a reducir la generacin de ruido. La recin lnea ECLinPS LiteTM logra un muy elevado desempeo, reduciendo al mismo tiempo el tamao del paquete.

Caractersticas elctricas de TTL y CMOS Dado que las tecnologas TTl y CMOS son las ms utilizadas en la actualidad para la creacin de dispositivos digitales, profundizaremos en ellas, nombrando a continuacin las caractersticas elctricas y electrnicas que los rigen, as como las ventajas de una contra la otra. Niveles lgicos de voltaje Cuando se trabaja con CI no solo se debe familiarizar con su funcionamiento, si no Tambin con sus propiedades de operacin, como los son los niveles de tensin. En los circuitos digitales es muy comn referiste a las entradas y salidas que estos tienen como si fueran altos o bajos. (Niveles lgicos altos o bajos)
8 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

En la realidad, estos valores son diferentes. Los circuitos integrados trabajan con valores de entrada y salida que varan de acuerdo a la tecnologa del circuito integrado. Parmetros de voltaje

Un voltaje de entrada nivel alto se denomina VIH Un voltaje de entrada nivel bajo se denomina VIL Un voltaje de salida nivel alto se denomina VOH Un voltaje de salida nivel bajo se denomina VOL

Niveles lgicos CMOS Los CI de tipo CMOS manejas dos tipos de voltajes diferentes, los CMOS de 5V y los de 3.3V. El rango de tensiones de entrada que pueden representar un nivel alto (1 lgico) va de 3.5 a 5V para la lgica de 5V, y de 2 a 3.3V para la lgica de 3.3V, como se indica en la figura siguiente(a). El rango de valores que va de 1.5 y 3.5 son regiones de funcionamiento no predecible y dicho valores no son permitidos. Los rangos de tensiones de salida CMOS (Vol y Voh) para la lgica de 5 y 3.3V. Se muestra en la otra imagen (b).

9 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

Niveles logicos TTL En la figura siguiente se proporcionan los niveles logicos de entrada y salida para los dispositivos TTL. Al igual que en los CMOS existen cuatro especificaciones diferentes para los niveles lgicos; Vil, Vih, Vol y Voh.

Ruido El ruido es una tensin no deseada que se introduce en los circuitos elctricos y que puede ser una amenaza para el correcto funcionamiento del circuito. Los cables y otros conductores internos del sistema, pueden captar las radiaciones
10 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

electromagnticas de alta frecuencia de los conductores adyacentes, en los que las corrientes varan rpidamente. Tambin las fluctuaciones de tensin de la lnea de alimentacin son una forma de ruido de baja frecuencia. Para no verse afectados por el ruido, los circuitos lgicos deben de tener cierta inmunidad al ruido, que es la capacidad de tolerar ciertas fluctuaciones de tensin no deseadas. Por ejemplo si la tensin de ruido en la entrada de un CMOS con lgica de 5V hace que la tensin en nivel alto caiga por debajo de los 3.5V, el funcionamiento no ser predecible ya que se encuentra en la regin de operacin no permitida. Margen de ruido Es la medida de la inmunidad al ruido de un circuito y generalmente se expresa en voltios. Para un determinado circuito se representan dos valores: Margen de ruido para nivel alto y margen de ruido para nivel bajo. Vnh=Voh (min)-Vih (mini) Vnl=Vil (max)-Vol (max)

11 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

Corrientes de entrada Nos interesa conocer que corriente absorbe un circuito integrado por cada una de las patillas (entradas). Se definen los siguientes parmetros: IIL: Corriente de entrada a nivel bajo. Es la intensidad que absorbe la puerta cuando est conectada a un nivel bajo de tensin. IIH: Corriente de entrada a nivel alto. Es la intensidad que absorbe la puerta cuando est conectada a un nivel alto de tensin. El sentido de estas corrientes que acabamos de definir depende del fabricante y suele expresarse el valor mnimo. Corrientes de salida Nos interesa conocer que corriente suministra un circuito integrado por cada una de las patillas (salidas). Se definen los siguientes parmetros: IOL: Corriente de salida nivel bajo. Es la intensidad que suministra la puerta cuando est conectada a un nivel bajo de tensin. IOH: Corriente de salida a nivel alto. Es la intensidad que suministra la puerta cuando est conectada a un nivel alto de tensin. Estos valores y los del epgrafe anterior dependen fuertemente del fabricante y de la tecnologa empleada en la fabricacin del circuito integrado. El sentido de estas corrientes que acabamos de definir depende del fabricante y suele expresarse el valor mximo Capacidad de carga Conceptos de fan-in y de fan-out Fan-in: Nmero que nos especifica la carga que tiene una entrada de un circuito. Fan-out: Nmero que nos especifica la capacidad que tiene una salida concreta de un circuito para manejar otras puertas. Estas magnitudes se pueden expresar como capacidades elctric a s o c o m o nmeros a dimensionales. El fan-out de una puerta es el nmero mximo de entradas a puertas (de la misma familia que la puerta en cuestin) que es posible conectar. Si este nmero se supera, podemos salirnos de los niveles lgicos y por tanto, el circuito no funcionara.

Para comprender el porqu del fan-out, es necesario conocer algo acerca de la estructura interna de las puertas y esto, evidentemente va a depender de la familia
12 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

lgica empleada. El fan-out se mide en unidades de carga (entradas a puertas de la misma familia).

Carga CMOS La carga CMOS difiere de la TTL en que la lgica CMOS se usan FETs que presentan una carga predominantemente capacitiva a la de la puerta excitadora, en este caso las limitaciones vienen dadas por los tiempos de carga y descarga asociados con la resistencia de salida de la puerta excitadora y la capacitancia de entrada de las puertas de carga. Cuando la salida de la puerta excitadora esta a nivel alto, la capacitancia de la entrada de la puerta de carga se carga atreves de la resistencia de salida de la puerta excitadora. Cuando la salida de la puerta

13 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

excitadora

esta

nivel

bajo,

la

capacitancia

se

descarga.

Carga TTL Un puerta excitadora TTl entrega corriente a las entradas de la puertas de carga en estado alto y absorbe corriente de sumidero de las puertas de carga en el estado bajo. Cuantas ms puertas de carga se conecten a la puerta excitadora, mayor es la carga de la misma. La corriente de fuente aumenta con cada carga que se conecte. Si se conecte un nmero excesivo de cargas, la tensin Voy cae por debajo de su valor mnimo reducindose el margen de ruido del nivel alto, lo que compromete el buen funcionamiento del circuito.

14 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

Manejo de entradas no usadas Cuando una entrada de un circuito integrado se deja sin conectar se le conoce como flotante y es diferente el comportamiento de este hecho si sucede en TTL o CMOS. Una entrada flotante en TTL acta como un nivel lgico. sea que el CI responde como si tuviese conectado un nivel lgico ALTO. Esta caracterstica se emplea con frecuencia cuando se realiza una prueba al circuito integrado. Aun que esto es correcto, no debe pasarse por alto, menos en la etapa de diseo ya que una entrada flotante es susceptible al ruido que afecta de manera adversa a la operacin del dispositivo. Una entrada flotante tiene un nivel en c.c de 1.4 a 1.8V cuando se mida con un multimtro. Y aunque estos valores se encuentran en la zona indeterminada producen un 1 lgico. En CMOS, si una entrada se deja flotando, puede haber detalles desastrosos. El CI puede sobrecalentarse y a la larga destruirse. La entrada flotante en un CMOS no tiene un valor especifico de voltaje en corriente continua, ms bien flucta en forma continua a medida de que capta ruido por tanto su efecto sobre la salida es impredecible.
15 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

Compuertas en colector abierto o drenador abierto

Puertas con Drenador abierto Aqu, el drenador del transistor no est conectado y debe de conectarse externamente a Vcc a travs de una carga. Un circuito de salida en drenador abierto es un nico MOSFET de canal-n, como se muestra en la siguiente figura. Debe usarse una resistencia de pull-up como se indica en la parte (b) de la imagen para producir un estado de salida ALTO.

16 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

Puertas con colector abierto Este tipo de salida es comparable con la salida del drenador abierto del CMOS. En la figura siguiente se presenta un inversor TTL estndar con salida en colector abierto. Obsrvese que la salida es el colector del transistor Q3, sin nada conectado. De ah el nombre. Para obtener los niveles lgicos altos y bajos a la salida del circuito se conecta una resistencia de pull-up a Vcc desde el colector de Q3. Cuando Q3 no conduce, la salida es llevada a Vcc a travs de la resistencia externa. Cuando Q3 se satura la salida se lleva a un potencial prximo a tierra a travs del transistor saturado.

La principal utilizacin es el gobierno directo de cargas que precisan unas tensiones o corrientes superiores a los niveles de la familia. Por otro lado permiten la realizacin de puertas AND por conexin con solo unir en paralelo las salidas de varios circuitos integrados.

Si cualquiera de los niveles lgicos de entrada es cero, la juntura base-emisor en Q1 se polariza directamente. Por consiguiente, la tensin en la base Q1 es igual a: 0.2 V(Tensin de entrada) + 0.7(VbeQ1) = VbQ1 = 0.9 V El transistor Q3 comienza a conducir cuando la suma de las cadas de tensin de VbcQ1, VbeQ2 y VbeQ3 sean superiores a 1.8 V. Como la tensin en VbQ1 es 0.9.V, el transistor Q3 queda en estado de corte. Por lo tanto, s se conecta una resistencia al colector, la tensin de salida ser un 1 lgico. Si todos los niveles lgicos de entrada son 1, los transistores Q2 y Q3 se saturan debido a que la tensin en la base de Q1 es superior a la suma de las cadas de tensin VbcQ1, VbeQ2 y VbeQ3. Entonces el estado de salida es igual a cero lgico (0).

17 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

La salida Totem Pole o push-pull est formada por dos transistores que se activan de forma excluyente.
Una salida push-pull es un tipo de circuito electrnico que puede impulsar una corriente elctrica positiva o negativa en una carga. Se implementan usualmente como un par complementario de transistores, uno en modo sumidero (sink), es decir disipando o drenando corriente desde la carga hacia tierra o una fuente de poder negativa, y el otro en modo fuente (source), es decir alimentando o suministrando corriente hacia la carga desde una fuente de poder positiva. Se protegen normalmente con un diodo o una resistencia de proteccin entre ellos, las salidas push-pull se denominan tambin salidas ttem-pole, pero esta denominacin se reserva generalmente para TTL y familias lgicas relacionadas. Una etapa de salida convencional que no sea push-pull se denomina con frecuencia una salida de terminacin sencilla (single-ended) para distinguirla de una salida push-pull.

18 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

Salidas Push-Pull en Circuitos Digitales


En circuitos digitales con salida push-pull, cada transistor se conmuta al estado de conduccin (on) cuando su complemento se conmuta al estado de bloqueo (off). En este caso, el transistor superior funciona como un pull-up activo, en modo lineal, mientras que el transistor inferior lo hace como un interruptor, en modo digital. Por esta razn, este tipo de salidas no son capaces de suministrar en el modo source tanta corriente como la que drenan en el modo sink (tpicamente 20 veces menos). Una desventaja de las salidas push-pull simples es que no se pueden conectar dos o ms de ellas entre s porque si una intenta halar (pull) mientras otra intenta empujar (push), los transistores se pueden destruir. Para superar esta restriccin, algunas salidas push-pull tienen un tercer estado en el cual ambos transistores se conmutan al estado de bloqueo (off). En este caso se dice, entonces, que la salida est flotante, en tercer estado (tri-stated) o en estado de alta impedancia (Hi-Z).

Salida de alta impedancia o de tercer estado

Se disean normalmente de modo que el retarso de la habilitacin de salida (de Hi-Z a bajo o alto) sea un poco mas largo que es retardo de deshabilitacion. Esto es debido a que si un circuito de control activa la entrada de habilitacin de salida del primer dispositivo al mismo tiempo que desactiva la entrada de un segundo dispositivo, esto garantiza que el segundo dispositivo entrara al estado de alta impedancia, antes de que el primero coloque un estado bajo o alto.

19 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

20 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

En el estado de Alta Impedancia, la salida se comporta como si aun no estuviera conectada al circuito, excepto por una pequea corriente de fuga que puede fluir hacia adentro o hacia afuera de la terminal de salida. Los dispositivos con salidas de tres estados se disean normalmente de modo que el retardo de la habilitacin de salida, de Hi-Z a bajo o alto, sea un poco ms largo que el retardo de deshabilitacin de salida, bajo o alto hacia Hi-Z. El concepto entero del tercer estado (Hi-Z) es quitar con eficacia la influencia del dispositivo del resto del circuito. Si ms de un dispositivo est conectado elctricamente, poner una salida en Hi-Z el estado es de uso frecuente prevenir cortocircuitos (cuando un dispositivo conduce arriba (1 lgico) contra otro dispositivo que conduce el punto bajo (0 lgico). La salida triestado combina las ventajas de los circuitos ttem-pole y de colector abierto

21 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

El disparador Schmitt es una aplicacin del comparador que conmuta la salida negativa cuando la entrada pasa por encima de una tensin de referencia positiva. Luego, usa una realimentacin negativa para evitar cambiar de nuevo al otro estado hasta que la entrada pasa a travs de una tensin umbral inferior, estabilizando as la conmutacin en contra de la activacin rpida por el ruido a medida que pasa por el punto de disparo.

Voltaje de umbral superior Cuando Vo=+Vcc el voltaje realimentado se denomina voltaje de umbral superior. El VUT se expresa en funcin del divisor de voltaje. VUT=((R2/R1+R2))(+Vcc)

Voltaje de umbral inferior Cuando Vo esta en Vcc el voltaje de realimentacin a la entrada (+) se denomina voltaje de umbral inferior. Esta dado por; VLT=((R2/R1+R2))(-Vcc)

22 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

23 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

Como sus caractersticas de voltaje son las mismas (La familia lgica TTL trabaja normalmente a +5V), analizaremos sus velocidades y consumo de potencia.

Velocidad aproximada 1.5 ns 3 ns 4 ns 10 ns 10 ns 33 ns

Subfamilia TTL Schottky avanzada Schottky Schottky avanzada de baja potencia Schottky de baja potencia estndar baja potencia

Tabla 1: Velocidades de las distintas subfamilias TTL

24 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

CIRCUITOS INTEGRADOS CMOS


Estos CIs se caracterizan por su extremadamente bajo consumo de potencia, ya que se fabrican a partir de transistores MOSFET los cuales por su alta impedancia de entrada su consumo de potencia es mnimo. Familia CMOS Numero Discipacion de potencia (mW/Compuerta) Estatica CD 4000 CMOS de alta velocidad CMOS de alta vel. Compa. Con TTL CMOS Avanzada CMOS avanzada compatible con TTL Ventajas La familia lgica tiene una serie de ventajas que la hacen superior a otras en la fabricacin de circuitos integrados digitales:

Retardo (TP ns)

CD4011A 74HC00 74HCT00 74AC00 74ACT00

.0025 .0025 005 005

1MHz .60 .06 .06 .75 .75

10MHz 6.0 6.0 6.0 7.5 7.5

50 18 18 4.3 7.7

El bajo consumo de potencia esttica, gracias a la alta impedancia de entrada de los transistores de tipo MOSFET y a que, en estado de reposo, un circuito CMOS slo experimentar corrientes parsitas. Esto es debido a que en
25

Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

ninguno de los dos estados lgicos existe un camino directo entre la fuente de alimentacin y el terminal de tierra, o lo que es lo mismo, uno de los dos transistores que forman el inversor CMOS bsico se encuentra en la regin de corte en estado estacionario. Gracias a su carcter regenerativo, los circuitos CMOS son robustos frente a ruido o degradacin de seal debido a la impedancia del metal de interconexin. Los circuitos CMOS son sencillos de disear. La tecnologa de fabricacin est muy desarrollada, y es posible conseguir densidades de integracin muy altas a un precio mucho menor que otras tecnologas.

26 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

Ejemplo Data Sheet (NS74LS08 o compuerta AND de tecnologa CMOS)

27 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

28 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

EN UN CI Dependiendo del fabricante, un CI puede presentar distintas demarcaciones en la parte superior del mismo, pero una marca comn en un CI TTL es como la que se describe a continuacin:

Figura 1: Marcas de un CI El pin o patilla 1 se identifica con un punto, muesca o banda coloreada en uno de los extremos del CI. Siempre se sita a la izquierda colocando el integrado con el extremo demarcado hacia arriba. El logotipo o el pequeo dibujo que identifica al fabricante puede aparecer en cualquiera de los dos extremos y el numero de circuito aparece generalmente centrado junto al costado izquierdo. Un ejemplo de numero de circuito de un CI TTL puede ser el DM74ALS76N. Veamos cmo se decodifica este nmero: DM: Las primeras letras identifican al fabricante (Nacional Semiconductor) 74: Los dos primeros nmeros indican la serie (serie 7400) ALS: Estas letras indican la subfamilia TTL (Schottky avanzada de baja potencia) 76: Los nmeros siguientes especifican la funcin (doble flip-flop JK) N: El sufijo N indica que es un CI encapsulado en doble lnea Ejemplo podra ser el MC74HC32N: MC: Identifica al fabricante (Motorola) 74HC: Indica la subfamilia o serie del integrado (74HC00) 32: Especifica la funcin (4 puertas OR de dos entradas) N: Este es el cdigo de National Semiconductor para un CI DIP

29 Familias Lgicas

Fecha de entrega: 01 de Octubre de 2013

Conclusiones Al pasar de los aos, desde la invencin de los primeros circuitos como familias lgicas, se ha ido evolucionando en la mejora de las mismas. Hoy en da las dos familias lgicas que combaten por el consumo del cliente son TTl y CMOS ya que sus caractersticas de operacin interna y externa las en puesto en los ms altos estndares dentro de la electrnica digital. A pesar de que en un principio TTL fue la nmero 1 por muchos aos, la tecnologa CMOS supo cmo mejorar sus defectos y elevar sus ventajas en contra de la tecnologa TTL. Como ya se compararon y se enfrentaron las ventajas de cada una de estas dos familias, as como tambin se expusieron algunas de las desventajas que tiene cada una de ellas, ya solo queda de nuestra parte la seleccin de cada puerta lgica segn las necesidades que pretendamos cumplir, tomando en cuenta tambin el costo y los riesgos que tomamos al escoger alguna de las dos

30 Familias Lgicas

You might also like