You are on page 1of 4

Laboratorio de Sistemas Digitales

Sede Jos Miguel Carrera - UTFSM

Experiencia 1: Compuertas lgicas.


I. Objetivos:
Introducir el ramo de Sistemas Digitales, utilizando compuertas lgicas. Verificar experimentalmente las tablas de verdad de las compuertas lgicas y de circuitos combinacionales TTL. Utilizar informacin de hojas de datos (datasheet) y manuales CI TTL.

II. Componentes :
Los componentes que utilizar sern de acuerdo a lo que investigue en el problema 1 del informe previo.

III. Introduccin:
Las compuertas lgicas son dispositivos fundamentales y bsicos en la ciencia de la electrnica. Operan con estados lgicos denominados como 0 y 1, comnmente referenciados con 0 V y 5 V , respectivamente. Sin embargo, es posible operarlas con otras tensiones diferentes a 5 V .

Cada una de las compuertas lgicas se representan con un smbolo, y la operacin que ellas realizan corresponde a una tabla, denominada como Tabla de Verdad. Existen muchas compuertas lgicas, dentro de las cuales se mencionan: Compuerta lgica NOT:

Figura 1. Smbolo y tabla de verdad compuerta NOT.

Compuerta lgica AND:

Figura 2. Smbolo y tabla de verdad compuerta AND.

Compuerta lgica OR:

Figura 3. Smbolo y tabla de verdad compuerta OR.

Tcnico Universitario en Electrnica

Profesores: Guelis Montenegro Z Bruno Dondero L.

Laboratorio de Sistemas Digitales Compuerta lgica NAND:

Sede Jos Miguel Carrera - UTFSM

Figura 4. Smbolo y tabla de verdad compuerta NAND.

Compuerta lgica NOR:

Figura 5. Smbolo y tabla de verdad compuerta NOR.

Las diferentes conexiones que se puedan realizar a partir del uso de las compuertas lgicas recin mencionadas, es lo que se denomina como Circuitos Combinacionales. En donde, principalmente el valor de salida de un circuito combinacional representado por una funcin booleana est en funcin del valor de sus entradas en un momento determinado, lo cual sin duda origina e implementa variadas funciones dependiendo de la conexin de las compuertas lgicas. En la presente experiencia se opera con algunas compuertas lgicas con el fin de observar su funcionamiento, para posteriormente implementar en la protobard un circuito combinacional que permita contrastar la teora con la prctica.

IV. Informe previo:


Problema 1: Identifique qu tipo de compuerta corresponde a cada uno de los siguientes circuitos integrados (CI): Circuito Integrado (CI) Tipo de compuerta 7400 7401 7402 7404 7408 7420 7430 7432 4011 4001 4049 4081 4071
Tabla 1. Modelo y tipo de compuerta lgica.

Tcnico Universitario en Electrnica

Profesores: Guelis Montenegro Z Bruno Dondero L.

Laboratorio de Sistemas Digitales Problema 2:

Sede Jos Miguel Carrera - UTFSM

Averige y anote el significado de los siguientes trminos: a. b. c. d. e. f. Fan in. Fan Out. TTL. CMOS. SSI. Colector abierto (open collector).

Problema 3: En el siguiente circuito combinacional, determine la tabla de verdad para F1, F2, F3, F4, F5 y F6. Obtenga la funcin booleana del tipo OR de AND (o suma de productos) para F6.
A B C D

F1 F3 F2 F6 F4 F5

Figura 6. Circuito combinacional del problema 3.

V. Procedimiento en laboratorio:
1. Considerando que los umbrales de tensin correspondientes a un 0 lgico y 1 lgico son respectivamente 0,8[V] y 2,5[V], compruebe el comportamiento de una compuerta NOT de la familia lgica TTL, midiendo el voltaje de salida para los siguientes valores de voltaje de entrada. Voltaje de entrada [V] 0 0.5 0.8 1.5 2.5 3.0 5.0 Voltaje de salida [V]

Tabla 2. Tensin de entrada vs tensin de salida en compuerta NOT de la familia TTL.

Observacin: Para realizar la medicin anterior use un potencimetro lineal de 5 k para suministrar voltaje variable entre 0 V y 5 V a la entrada de la compuerta NOT. No olvide polarizar el CI con VCC 5 V .

Tcnico Universitario en Electrnica

Profesores: Guelis Montenegro Z Bruno Dondero L.

Laboratorio de Sistemas Digitales

Sede Jos Miguel Carrera - UTFSM

2. Anote los valores obtenidos en la Tabla anterior y analice dichos resultados. Qu conclusiones obtiene? 3. Observe el comportamiento de una compuerta NOT de la familia lgica CMOS, midiendo los voltajes de salida para los siguientes valores de voltaje de entrada: Voltaje de entrada [V] 0 1,5 3 4,5 5,5 6 7,5 9 12 Voltaje de salida [V]

Tabla 2. Tensin de entrada vs tensin de salida en una compuerta NOT de la familia CMOS.

Observacin: Para realizar la medicin anterior use un potencimetro lineal de 5 k para suministrar voltaje variable entre 0 V y 12 V a la entrada de la compuerta NOT. No olvide polarizar el CI con VCC 12 V .

4. Implemente el siguiente circuito combinacional de la figura 6 del problema 3 del informe previo. 5. Polarice los CI. Suministre consecutivamente las 16 palabras de 4 bits a la entrada del circuito y en cada caso anote el valor lgico de: F1, F2, F3, F4, F5 y F6. Con esto obtenga la tabla de verdad del circuito. 6. Compruebe que los valores de F1, F2, ..., F6 obtenidos estn de acuerdo con el modelo matemtico Booleano del circuito obtenido en el informe previo.

VI. Puntos a evaluar:


Recuerde que para la realizacin del informe previo debe basarse en la Pauta de Informe Previo, documento que est en la web. Entregue el informe previo al comienzo del laboratorio, de lo contrario no podr hacer ingreso a l. Implementacin, orden y correcto funcionamiento del circuito en protoboard. Se sugiere que lleve lista la implementacin del circuito en la protoboard para que optimice su tiempo y alcance a terminar la experiencia.

Tcnico Universitario en Electrnica

Profesores: Guelis Montenegro Z Bruno Dondero L.

You might also like