You are on page 1of 19

Departamento: Materia: Periodo: Actividad:

Ingeniera Elctrica y Electrnica Electrnica de Potencia Unidad: Enero Junio 2014 No. de act: Problemario y Cuestionario, circuitos de disparo

1 5/7

INSTRUCCIONES:

I. Conteste correctamente las siguientes preguntas


3.10 - After the UJT is turned on what happens to the value of RB1? How can the value of VP be varied for a given UJT? How is the UJT turned- off? Cuando pasa a estado de conduccin la Resistencia se reduce con lo cual el valor de Vx baja, causando que el diodo se polarice de forma directa incrementando an ms a IE, al final RB1 tendr un valor de 2 a 25ohms y la corriente IE es limitada solo por la resistencia externa RE. En modo de apagado el voltaje en el punto x es el voltaje en el lado N de la unin P-N. el valor de la fuente VEE es aplicado en el emisor que es el lado P. as que, el diodo de emisor estar polarizado de forma inversa siempre que VEE sea menor que Vx. En este modo se dice que hay una gran resistencia entre E y B1, IE es una corriente de fuga inversa despreciable. VP es igual al voltaje de pico y responde a esta formula

VP varia con VBB 3.11 - Consider the circuit of Fig. P.3.11. The oscillator is suppose to produce pulses at a rate of 10 kHz. When power is applied to the circuit, however, the circuit fails to osciliate. The technician testing the circuit notices that when the power is turned-off, the circuit temporally oscillates as the power-supply voltage drops to zero. Explain these observations and determine what is wrong with the circuit. How should the circuit be modified for proper operation? El circuito no funciona adecuadamente debido a que la Resistencia R del circuito no es la adecuada, si se realiza una evaluacin del periodo de oscilacin T, encontramos que no se cumple con los requerimientos debidos, la razn por la cual oscila ligeramente al decaer la fuente de voltaje es porque se ha de alcanzar alguno de los valores de resistencia mxima o mnima de la resistencia R. con lo que oscila.

3.12 Suppose that when the switch is closed in Fig. P. 3.12, the motor goes on instantly (no time delay). Which of the following reasons could be cause for the malfunction? (There may be more than one possible answer). Explain each choice: (a) The capacitor is shorted. (b) R1 is too large. (C) The supply voltage is too large. (d) The SCR is too-sensitive. (e) The UJT is shorted from B2, to B1.

a) Puede ser pues no se cumplira con el tiempo necesario para una constante de tiempo adecuada. b) Si R1 es demasiado grande no estara cumpliendo con la condicin para manejar un Angulo de retardo de entre 0 y 180 grados. e) Si existiera un corto entre B2 y B1 esto provocara que el SCR se dispara muy rpido, debido a que el voltaje de la fuente se podra ver en la compuerta del dispositivo. 3.13 Explain how the operation of PUT differ from that of the UJT. What are the advantages of PUTs over UJTs? El PUT difiere del UJT en que el PUT tiene la caracterstica adicional de ser capaz de controlar el potencial de disparo. Las ventajas del PUT son que se puede variar la tensin de conmutacin cambiando a travs de la relacin de divisor de tensin, puede operar a voltajes bajos y probablemente la ms importante de sus ventajas es que su corriente pico, , y su corriente de valle, ,son menores que las de un UJT. Determinadas por sus caractersticas, el PUT solo se limita por R1 y R2

3.14 Draw and explain the general block-diagram of a thyristor trigger circuit.

La generacin de seales de disparo para tiristores de convertidores cd-ca requiere 1) Detectar el cruce del voltaje de entrada con cero 2) Un desplazamiento de fase de seales adecuado 3) Conformacin de pulsos, para generar pulsos de corta duracin 4) Aislamiento de pulsos, mediante transformador de pulsos u optoacopladores.

3.15 Draw RC half-wave trigger-circuit for one SCR and discuss the function of the various components used. Describe with the help of waveforms how the output voltage is controlled by varying the resistance.

En este circuito D2 hace que en el semiciclo negativo se cargue C con voltaje negativo, y en el semiciclo positivo D2 deja de conducir y el capacitor empieza a descargarse y a cargarse otra vez pero ahora con voltaje positivo hasta un cierto nivel en que D1 empieza a conducir y as poder disparar al SCR.

Variando la resitencia Rv se puede controlar el voltaje de salida ya que dependiendo del valor de la resistencia el capacitor se carga o se descarga mas rapido.

3.16 Explain with neat circuit diagram and waveforms the PUT relaxation oscillator. Un PUT se puede utilizar como un oscilador de relajacin, tal y como se muestra en la figura. El voltaje de compuerta VG se mantiene desde la alimentacin mediante el divisor de tensin del voltaje R1 y R2, y determina el voltaje de punto de pico V P. En el caso del UJT, VP est fijo para un dispositivo por el voltaje de alimentacin de CD, pero en un PUT puede variar al modificar al modificar el valor del divisor resistivo R1 y R2. Si el voltaje del nodo VA es menor que el voltaje de compuerta VG, le dispositivo se conservar en su estado inactivo, pero si el voltaje de nodo excede al de compuerta en una cada de voltaje de diodo VD, se alcanzar el punto de pico y el dispositivo se activar. La corriente de pico Ip y la corriente del punto de valle Iv dependen de la impedancia equivalente en la compuerta RG = R1R2/(R1+R2) y del voltaje de alimentacin en CD Vs. N general Rk est limitado a un valor por debajo de 100 Ohm. R y C controlan la frecuencia junto con R1 y R2. El periodo de oscilacin T est dado en forma aproximada por: ( )

3.17 Describe the RC full-wave trigger circuit for one SCR when the load is a.c. Also, draw the related voltage waveforms. Un SCR es disparado por un pulso corto de corriente aplicado a la compuerta. Esta corriente de compuerta (IG) fluye por la unin entre la compuerta y el ctodo, y sale del SCR por la terminal del ctodo. La cantidad de corriente de compuerta necesaria para disparar un SCR en particular se simboliza por IGT. Para dispararse, la mayora de los SCR requieren una corriente de compuerta entre 0.1 y 50 mA (IGT = 0.1 - 50 mA). Dado que hay una unin pn estndar entre la compuerta y el ctodo, el voltaje entre estas terminales (VGK) debe ser ligeramente mayor a 0.6 V. En la figura 4 se muestran las condiciones que deben existir en la compuerta para que un SCR se dispare.

3.18 Explain the working of an oscillator employing an UJT. Derive expression for the frequency of triggering. El capacitor, conectado entre el emisor y la base1 se carga exponencialmente con una constante de carga (base de tiempo) dado por el producto de CE. RE. Cuando se llega al valor de la tensin de disparo VP. el capacitor se descarga a travs del emisor, rpidamente, dado por la constante de descarga de CE.( R1.+ RB1. ). Cuando se llega al valor VE.= VV. , el emisor se bloquea, parando la descarga del capacitor y nuevamente comenzando el ciclo de carga. La grafica muestra la forma de onda en el capacitor ( VE.= VC. ) y la seal pulsante en los extremos de RB1. El periodo de oscilacin T de estos osciladores no es muy preciso, por lo que resulta conveniente sincronizarlos con una frecuencia de mayor precisin. Existen varios mtodos por ejemplo ingresando pulsos de amplitud negativa en B2 para reducir la tensin interbase, reduciendo as la tensin de disparo y obligar al UJT a dispararse.

3.19 Draw and explain the equivalent circuit and V-I characteristic of the UJT in detail.

Cuando el diodo emisor es inducido inversamente, solo hay un muy pequeo flujo en el emisor, en esta condicin RB1 est en su valor alto (tpicamente 4k). Aqu el UJT est en estado de Apagado Cuando el diodo emisor se vuelve a inducir normalmente Rb1 se cae a un valor muy de modo que la resistencia entre E y B se haga muy baja, permitiendo a la corriente de emisor fluir fcilmente. Es cuando est en estado de encendido En el estado de Apagado vemos que Rb1 y Rb2 se produce un divisor de voltaje Vx=nVbb (donde n es caracterstica interna llamada intrinsic stand off ratio, como se muestra en la curva V-I el estado de Apagado se extiende donde el voltaje Vx se excede por el voltaje umbral del diodo, VD que es el necesario para que el diodo conduzca. La emisin del voltaje en este punto es llamado Voltaje de Pico que est dado por

3.20 Draw and explain circuit diagram for the synchronized UJT triggering. Also, draw and explain the associated voltage waveforms.

En el circuito los Diodos D1-D4 rectifican la seal a.c a d.c., la Rs disminuye la corriente del voltaje a un valor aceptable para el Diodo Zener y UJT, El Diodo Zener (DZ) es usado para mantener un voltaje rectificado a un valor de voltaje VZ este voltaje VZ es aplicado al circuito de carga RC. El Capacitor C cargado por R hasta llegar al voltaje de disparo del UJT VP. Es ah donde el UJT se enciende y el capacitor C se descarga por el Emisor del UJT y el primario del transformador de pulso, en las lneas del transformador se le llega un voltaje en las terminales del secundario que estas alimentaran a dos SCR enfasados para un circuito de onda completa, el voltaje que se dispara puede ser controlado variando R, y el ngulo de disparo puede ser controlado cerca de 150 grados.

3.21 Draw a circuit diagram for the ramp-and-pedestal trigger circuit used for the single-phase semiconverter. Describe its operation with appropriate wave-forms.

El voltaje del Diodo Zener, Vz es constante, Rp acta como divisor del potencial, el cursor de RP controla el valor del voltaje de pedestal Vp. El Diodo D permite a C se cargado rpidamente al valor de Vp por la baja resistencia que opone Rp, el ajuste del cursor en RP es tal que, el valor de Vp es siempre que tenga el voltaje de disparo del UJT nVz. Cuando el cursor se ajusta tal que Vp es pequeo, el voltaje Vz carga C por R. Cuando este ramp voltaje Vc se aproxima nVz, el disparo del UJT y VT, por el transformador, es transmitido

a la compuerta del circuito T1 y T2, durante el primero ciclo positivo, el SCR T1 es inducido por lo tanto enciende, despus de eso, Vc se reduce a Vp y luego a zero a wt=pi como Vc es ms que VP durante la carga del Capacito C por la R, el diodo D es inducido inversamente, asi, Vp no afecta de ninguna forma la descarga del C por el emisor UJT y el primario del transformador. Del periodo 0 a SCR T1 es inducido y encendido. De a 2 es encendido T2, de esta manera, la carga es sujeta al cambio en el. El tiempo T requerido para el capacitor se carga al pedestal voltaje Vp a nVz puede ser obtenido de la relacin ( )( )

Note que (Vz Vp) es el voltaje efectivo que carga C de Vp a nVz por encima, ( Y el ngulo de disparo es obtenido por ( Y ) )

Donde w es la frecuencia de entrada y n es el intrinsic stand off ratio del UJT

3.22 Design the PUT 30 minute time-delay circuit.

Solucin: Rg=R1||R2 = 1M Ip=0.1uA

( ( )

) ( ) ( )

Dado que es necesario encontrar el valor del capacitor lo ms bajo posible para obtener un valor comercial se obtiene la Resistencia mxima ( )

Asegurando el funcionamiento se escoge una resistencia de 20m el valor del capacitor RC= 1712 s

por lo que encontramos

As, un capacitor de 100uF puede ser usado, y variando la R para adquirir el tiempo de retardo

3.23 Explain the PUT circuit operation in on stale and off state.

a) Cuando el voltaje del nodo es menor que Vg la unin nodo compuerta es inversamente inducida y el dispositivo PNPN est en apagado actuando como un interruptor abierto entre nodo y ctodo. b) Cuando el voltaje excede a Vg acerda 0.5v, la unin nodo-compuerta conduce, causando el dispositivo entre en estado de encendido 3.24 With the help of neat diagram, explain the working of microprocessor interfacing to power thyristor.

Como vemos en el diagrama, el microprocesador se encarga de controlar el disparo del SCR para activar una carga, pero se debe tener en cuenta la carga mxima que puede soportar en la salidas digitales del micro, por lo que para aislar el SCR del micro, se coloc una resistencia a la salida del micro para la activacin de un Mosfet, debemos hacer los clculos para la seleccin de las resistencias para la tener la corriente necesaria para activar los dispositivos

II. Resuelva los siguientes problemas


3.1. The circuit of figure 3.11 utilizes an SCR with Ig(min)= 0.1mA and Vg(min)= 0.5V. If R2= 10 k and the diode is silicon, determine the value of R min needed to cause triggering when es reaches 3.2V.

Solucion:
( )

Se despeja Rmin:

3.2. If es in problem 3.1 is a 40Vp-p sine wave, determine the trigger angle. As R min is increased, what happens to the trigger-angle? To the load-power? Solucin: La Resistencia mxima para lograr el disparo 90 la obtenemos de la misma manera que Rmin:
( )( )

Teniendo esto entonces: 178 k = 90 10 k = ?


( )( )

3.3. Consider the circuit of figure P.3.3. The optoisolator is used to change the voltage levels forming from the logic circuit to higher voltage levels required by other circuitry. The logic circuit Eo levels are 0 V and 5 V. Q1 has Bdc =200 and the LED has VF=1.5 V @ 10 mA of collector current per mA of LED current. Determine the values Ex of for the two values of E0.

En este circuito se denota que al ser mandado los pulso lgicos por parte del dispositivo, al enviar un pulso alimenta al transistor Q1 y al optransistor, la carga que se ofrece resulta ser la suficiente para activar el led y que se active la carga mostrndonos en la salida Ex Ex = 0v Ex = 50v

3.4. The optical coupler shown in figure P3.4 is required to deliver at least 10mA to external load. If the current transfer ratio (it is the ratio of the output current to the input current through the LED. It is usually expressed as a percentage) is 60 per cent, hoe much current must be supplied to the input?

Solucin:

)(

3.5. A UJT with the following parameters is used in the circuit of figure 3.16 =0.66, Vv=1 V, IP=10uA. VD=0.7V, IV=4mA

a) Assume that the UJT is initially off. To what value must VEE be raised to turn on the UJT? Use VBB=20V. b) If RE=1k, to what value must VEE be reduced before the UJT turns off?

a)

)(

= 13.9v

b) Haciendo Iv = IE; VE = IE RE + Vv = (4mA)(1K) + 1v = 5v

3.6. The UJT of problem 3.5 is used in the oscillator circuit of figure 3.18. The circuit values are R1=100, R2=50, R=10k, C=2uF and Edc=24V. a) Determine VP. b) Determine whether the circuit will oscillate. If it oscillates, determine its frequency. c) Accurately sketch and label the capacitor waveform.

Solucion:
a) Vp = VBB + VD = (24v)(0.66) + 0.7v = 16.6v b)

)]
[( )( ) ( )]

c) La forma de onda es la siguiente: Donde Vp es 16.6V.

3.7. For the oscillator of example 3.6, determine the range of frequencies which can be obtained by varying R. How may this range of frequencies be changed without changing the UJT? Solucin: Obtenemos los valores de Rmin y Rmax:

Ahora obtenemos las frecuencias para estas resistencias:


[ ( )]

Para Rmin; f = 80Hz Para Rmax; f = 0.63Hz 3.8. In figure P.3.12, how long after the switch is closed will the motor be energized?

Solucion:
( ) ( )( ) ( )

T = 1.09seg

3.9. Determine the period and frequency of the oscillator of figure 3.38. Sketch the waveform of Vc, Vg, and VK, showing approximate amplitude. Also, indicate three waves to decrease the frequency of the oscillator of figure P.3.9

Solucion:
( )

)(

( ( )

La forma de onda del circuito se muestra a continuacin con los valores de voltaje anteriores.

BIBLIOGRAFA:
Libro: POWER ELECTRONICS. 2da Ed. Autor: M. D. SINGH, K B KHANCHANDANI Editorial: MC GRAW-HILL Capitulo 3

You might also like