You are on page 1of 22

DISEO Y SIMULACIN CURSO 2006-2007

PRCTICA 1
2-8 OCTUBRE 2006

MANEJO DE LA DOCUMENTACIN ON-LINE


Obtener tericamente Vout aplicando previamente Thevenin entre A y
B.
Obtener tericamente Rth mediante Vth-Isc (Isc corriente de Norton) y
aplicando un generador externo Vo
Indicar los ficheros CIR necesarios para obtener todos los
resultados anteriores (Vth, Isc, Rth).
Comprobar simulando que se obtiene el mismo resultado de
Vout empleando el circuito completo o los circuitos
equivalentes de Thevenin y Norton.

ANLISIS .DC
Variacin de vin (barrido lineal) en un inversor resistivo con un
BJT (ideal de =100 y Q2n2222)
Cursores, etiquetas, varios PLOT, cortar y pegar traces
barrido logartmico (DEC OCT)
Determinacin de los puntos de anlisis
Poner eje-x logartmico
CAMBIO DE ESCALA EJE-X EJE-Y
ANLISIS .TRAN (Inversor resistivo)
SEAL TIPO PULSE
tpLH, tpHL, ttLH, ttHL, sxvalue( ) slevel( )
SELECCIN DEL TIPO DE ANLISIS DC o TRAN DESDE PROBE.

PRCTICA 2
9-13 OCTUBRE 2006

* VER LOS RETRASOS DE UN INVERSOR RESISTIVO


# Aplicar una seal tipo PULSE
# Aplicar una seal tipo PULSE con todos los parmetros
definidos y con tr=tf=0
# Aplicar una seal tipo pulse sin especificar PER
* CURVAS CARACTERSTICAS. ANLISIS DC
Transistor 2n2222 y BJT ideal (=50).
Obtener las curvas IC =f(VCE )]IB y de , IC =f(IB )]VCE para el 2n2222 y el
BJT ideal y las curvas ID =f(VDS )]VGS del MOS de tecnologa 1m,
nombre de modelo MODN1 (librera MODMOS.LIB en USERLIB).
* Variacin del parmetro de un modelo (BF) con DC para obtener la Vo=f(Vi)
de un inversor resistivo. Transistor ideal BF=50, 100, 150
Estudio Previo:
Para el anlisis DC obtener las Vi necesarias para saturar al transistor.
Efecto anlisis DC (Vin desde corte a saturacin) y TRAN (Vin triangular
corte-activa) en inversor resistivo.
* Variacin de un parmetro global (Rc en el inversor) con .DC
Inversor con transistor ideal (=50).
Estudio previo:
Elegir los componentes para que en el barrido de Rc el transistor est en
activa y saturacin, Vin=2v.

PRCTICA 3
16-20 OCTUBRE 2006

* PRINT, PLOT
Aplicarlo a un inversor resistivo con barrido DC de Vin y con un anlisis
TRAN para una seal tipo pulse. Aplicarlos a la tensin y corriente de
colector.
* PRINT, PLOT
Aplicarlo a un inversor resistivo con un barrido DC para un parmetro
global (Rc) para los valores del parmetro de 1k, 4k, 7k. Vi=2v
Estudio previo:
Calcular los valores de VCE e IC que se obtendran con el comando
PRINT.
* INFORMACIN FICHERO .OUT
Comando OPTIONS (list, node, library)
Aplicarlo a un amplificador de una etapa EC con Vin tipo SIN
Transistor 2n2222
*ANLISIS AC
RC paso bajo y paso alto
Mdulo, db, pulsacin, frecuencias de corte,
Fase
* CIRCUITO RL PASO BAJO
R=1; L=1H
Vin=Vmsen t;
Valor inicial i(t=0)=1Amp

Vm=1volt;

=1rad/seg

Estudio previo:
Obtener i(t) resolviendo la ecuacin diferencial
Cundo se alcanza el rgimen permanente?
Representar Vin(t) e i(t) en rgimen permanente
Comprobar los resultados anteriores simulando el circuito.

PRCTICA 4
23-27 Octubre 2006

Estudio previo
a) En el circuito de la figura obtener Io(t=0-), Io(t=0+), Io(t= ), Ioi, Iof
Vi(t)=10v para t 0
y Vi(t)=0v para t<0 ;Vo(t=0)=5 volt.
b) Obtener Io(t) para t 0 resolviendo la ecuacin
diferencial. Representar Io(t), indicando tambin Io(t=0-).
c) Obtener la solucin particular empleando un segundo mtodo.
d) Aplicar otro procedimiento para obtener la expresin de Io(t) y
obtener dicha expresin.
Comprobar los resultados anteriores simulando el circuito.

Estudio previo
Obtener I(t) en el circuito de la figura partiendo de los valores iniciales y finales
y comprobar los resultados simulando el circuito.
Suponer que en t=0- se ha alcanzado el rgimen permanente. En t=0 el
interruptor se cierra.

Transistor en conmutacin con carga capacitiva con 2n2222 y transistor ideal


(=50).
- Simular los circuitos y observar los retrasos y las distintas
seales.
Transistor en conmutacin con carga inductiva R-L
- Sin y con Diodo volante. Observar los resultados de las
simulaciones.

PRCTICA 5
30 Octubre 3 Noviembre 2006

Estudio Previo. Demostrar que en un circuito RC paso bajo para seales


peridicas de Vi el valor medio de Vo en rgimen permanente coincide con el de
Vi.
Simular un circuito para comprobar esta caracterstica.
Estudio Previo. Indicar en qu condiciones los circuitos RC paso bajo y alto
se comportan como integradores o derivadores.
Simular un circuito para comprobar esta caracterstica aplicando seales
rectangulares de entrada.
Estudio Previo. Obener en rgimen permanente los valores caractersticos de
las seales de salida de un circuito RC paso bajo y paso alto si a la entrada se
aplica una seal rectangular del tipo VL=5v VH=10v, tL=1ms, tH=3ms, R=1k,
C=1uF
Simular los circuitos para comprobar los resultados.
Amplificador EC. Estudio previo.
En el circuito de la figura obtener la ganancia G v= Vo /Vin a frecuencias medias y
la respuesta (rgimen permanente) en el colector del transistor (seal total) a una
seal de entrada de amplitud 20mv y f=100 KHz (f. medias).
Para los clculos suponer el transistor ideal =hfe=100, hie=0.82k
Obtener simulando (transistor ideal con =100) la respuesta con la frecuencia y
la respuesta temporal para f=100KHz.
Con los datos obtenidos de la respuesta AC en la simulacin, representar
(manualmente) las seales Vin y Vo en rgimen permanente para una frecuencia
de 1Khz y comprobar los resultados con la simulacin.

PRCTICA 6
6-10 Noviembre 2006

I. CIRCUITOS RC PASO BAJO Y PASO ALTO


A) =T/20
Seal de entrada tipo PULSE
Rectangular, Vpp=5v, Vavg=8,75v
Estudio Previo
Suponer el valor inicial de Vo(0)=0v
Representar las formas de onda aproximadas desde t=0.
Comprobar resultados simulando el circuito.
B) =25T
Seal de entrada tipo PULSE
Cuadrada, V1=0v, V2=10v
Estudio Previo
Suponer el valor inicial de Vo(0)=5v
Obtener las formas de onda aproximadas desde t=0
Comprobar resultados simulando el circuito.
II. AMPLIFICADORES
Estudio Previo
Determinar a frecuencias medias:
Zi=V(3)/Iin,
Zo1 (desde 6 sin incluir RL),
Zo2 (desde 6 incluida RL),
Gv1=V(6)/V(3) y Gv2=V(4)/V(3)
Considerar hie=0.83k hfe==100
Qu tendencia tendran estos parmetros para frecuencias bajas?
Comprobar estos resultados para frecuencias medias simulando el circuito
empleando parmetros h.

1) Ampliar el estudio simulando el circuito empleando un modelo ideal para


el transistor y haciendo el estudio en funcin de la frecuencia (anlisis AC
desde 0.1Hz, 8 dcadas, 15 puntos por dcada).

III. ANLISIS PARAMTRICO


A) Estudio previo
En el amplificador del ejemplo anterior obtener los valores extremos de las
ganancias de tensin Gv1 y Gv2 si RL vara desde 0,5k hasta 10k y si hfe variara
de 100 a 200.
Comprobar los resultados simulando el circuito.
B) Realizar la variacin del parmetro global {R} o {C} en un RC paso bajo
para que la fH sea 10Khz-20Khz-40Khz

PRCTICA 7
13-17 Noviembre 2006

A) Transformada de Laplace
La transformada de Laplace de la ganancia de tensin de un amplificador tiene la
expresin,
vo (s)
104 ( s + 2)
Gv (s ) =
=
vin (s) (s + 10)(s + 1000)
Estudio previo
1) Obtener los diagramas de Bode
2) Para una seal Vi(t) sinusoidal de f=1,91khz y amplitud 1v representar
Vi(t) y Vo(t) en rgimen permanente.
3) Si la Vi(t) tuviera un valor medio de 1v representar Vi(t) y Vo(t) en
rgimen permanente.
4) Indicar el fichero CIR necesario para obtener la respuesta en frecuencia y
los resultados del apartado 3.
Anlisis: dcadas, f inicial 0.01Hz, 7 dcadas, 15 frecuencias por dcada.
B) Filtro Activo
RESPUESTA CON LA FRECUENCIA DEL CIRCUITO

o
Estudio previo.Obtener la expresin de Gv = v

in

(rgimen sinusoidal

permanente)
- Representar la ganancia mediante los diagramas de Bode
- Indicar la pulsacin de corte
- Indicar el valor de la ganancia en db para = 10 rad/seg
Comprobar los resultados simulando el circuito (frecuencia inicial
0.1Hz, 5 dcadas, 5 puntos por dcada, modelo del AmpOp LM741)
- Obtener la transformada de LAPLACE de la ganancia de tensin
Vo/Vin del filtro activo

- Utilizando la transformada realizar un anlisis en funcin de la


frecuencia para obtener la frecuencia de corte y la ganancia.
Comparar la simulacin con los resultados tericos

PRCTICA 8
20-24 DE NOVIEMBRE 2006

hie=0.82k hfe==100
Cbe=400pF
Cbc=5pF
A) Modelo de parmetros h
Aplicarlo al amplificador de la figura.
Estudio previo
Obtener Gv1=VOUTC /Vb a frecuencias medias
Obtener Zo1 vista desde OUTC (sin incluir RLc) para frecuencias muy bajas y
medias
Obtener Zo2 vista desde colector (sin incluir Rc) para frecuencias medias (sin
considerar hoe despreciable)
Obtener Zo3 vista desde OUTE (sin incluir RLe) para frecuencias muy bajas y
medias
Comprobar todos estos resultados simulando el circuito.
B) Modelo hbrido en pi
1) Aplicarlo al amplificador de la figura. Obtener la respuesta a frecuencias
medias y altas simulando el circuito.
2) Indicar el circuito a simular si se desea obtener con el circuito hbrido en pi la
respuesta a frecuencias bajas, medias y altas.
C) SERIES DE FOURIER
Estudio previo
Obtener el desarrollo en serie de Fourier de una seal rectificada de media onda.
Amplitud 1v; f=50Hz
Generar con POLY una seal como la tensin rectificada anterior y comprobar
los resultados obtenidos en el apartado anterior simulando.
D) GENERADORES DEPENDIENTES. USO DE LA
CARACTERSTICA POLY
Estudio previo: ficheros .CIR
- Suma de dos seales (Vo=3V1+4V2)
V1 y V2 sinusoidales de frecuencia 50Hz y 100Hz, Amp=10v.
Observar su espectro
- Producto de dos seales (Vo=V1V2)

V1 seno de frecuencia 100Hz y V2 seno de 300Hz, Amp=10v.


Observar su espectro
- Cuadrado de una seal Vo = Vin2
Vin seno de frecuencia 50Hz, Amp=10v.
Observar su espectro
- Suma de seales Vo=2I1+4I2; Io=2I1+4I2
I1 e I2 sinusoidales de frecuencia 50Hz y 100Hz, Im=10mA

PRCTICA 9
27 NOV-1 DIC 2006

1) GENERADORES DEPENDIENTES. USO DE LA


CARACTERSTICA VALUE
Estudio previo:
- Del valor absoluto de una seal sinusoidal Vm=1v, f=1Khz, obtener a1,
b1, b3 y el valor medio (Coeficientes de Fourier).
Obtener la informacin de los armnicos (con pspice) y desarrollar la funcin.
1.B) Seales moduladas en AM
Moduladoras: sinusoidal, triangular.
Observar el Espectro de las seales
2) PUENTE RECTIFICADOR
Aplicar una seal de red a un rectificador en puente de doble onda. Vrms=11v,
f=50hz
Modelo diodo D1N4007
Obtener sus armnicos (con pspice)
Colocar una carga RL de 47ohm y hacer un anlisis paramtrico para un filtro
con condensador para observar el rizado.
3) FACTORES DE ESTABILIDAD
Estudio previo:
Disear un amplificador que tenga el punto de trabajo en la mitad de la
recta de carga esttica.
Vcc=15v; =100
Elegir valores comerciales para las resistencias (serie E24)
De las resistencias RC y RE cul de las dos influir ms en la ICQ
Hacer un anlisis de sensibilidad para determinar VCQ e ICQ al variar RC y RE un
+5% y la BF un -10%.
4) COMANDO TF
Estudio previo:
En el circuito de la figura obtener el punto de trabajo.
Qu informacin suministrara el comando TF para Vo e Ig. Y si hubiera una
carga en colector RL acoplada con un condensador?.
Si Ig se sustituye por un generador Vg en serie con Rg y condensador de
descoplo qu informacin suministrara el comando TF.
Comprobar los resultados simulando el circuito.

PRCTICA 11
18-22 DIC 2006

1) DISEO FILTRO ACTIVO


La transformada de Laplace de un filtro paso bajo Butterworth de segundo orden
es,
GV=GVO {1/[(S/ o )2+2K(S/ o )+1]}
GVO es la ganancia de tensin para f=0
2K=1.414 (GVO=3-2K)

o = 2 f

Estudio previo:
1.1) Comprobar que el circuito de la figura se comporta como un filtro de este
tipo.

1.2) Disear el filtro para que la frecuencia de corte fo sea de 1KHz.


Comprobar simulando que el circuito es un filtro paso bajo de las caractersticas
indicadas (LM741).
2) APLICACIONES CON AMPOP (LM741)
Estudio previo:
1) Diseo de un sumador inversor Vo=-2V1-3V2
2) Diseo de un sumador no inversor Vo=2(V1+V2)
3) Detector de valor mximo simple y mejorado RL=10k
4) Disear un amplificador diferencial Vo=2(V1-V2)
Aplicarlo a dos seales de entrada, una sinusoidal (1KHz) con ruido y la otra
slo ruido (Triangular)
5) Disear un generador de seal triangular (diodo D1N4148)
( T B10ms; Ciclo Ciclo de Trabajo 50% )
SIMULAR TODOS LOS CIRCUITOS.
3) SIMULACIN DIGITAL
1) LATCH RS activo con niveles bajos
Estmulos a) digitales y b) tipo PULSE.
2) Monoestable con puertas lgicas.

3) Biestable sncrono JK-FF 4027 con entradas asncronas set y reset. Aplicar un
reset inicial y posteriormente aplicar CLK.
4) Decodificador BCD-decimal 4028. Simular desde 0000 hasta 1111 de forma
repetitiva.
5) Contadores sncronos decimal 4518 y binario 4520
Circuitos integrados (nombres de los subcircuitos):
CD4001B, CD4011B, CD4069UB, CD40106B, CD4027B, CD4028B,
CD4518B, CD4520B
NOTA. En el FTP de Electrnica DataBook Digitales CMOS_4000
(CMOS_74HC) se encuentran hojas caracte-rsticas de los circuitos digitales
utilizados en la prctica.

PRCTICA 12
8-12 ENERO 2007

1) SIMULACIN DIGITAL Y MIXTA


1) Monoestable con puertas lgicas.
2) Biestable sncrono JK-FF 4027 con entradas asncronas set y reset.
3) Decodificador BCD-decimal 4028. Simular desde 0000 hasta 1111 de forma
repetitiva.
4) Disear los contadores basados en el 4518.
4.1) Contador de Unidades y Decenas Asncrono.
4.2) Contador de Unidades y Decenas Sncrono.
3) ANLIS MONTE CARLO Y CASO PEOR
ANLISIS MONTE CARLO Y CASO PEOR PARA UN FILTRO ACTIVO
PASO BANDA DESDE FICHEROS CIR

3.1) Estudio Previo. Indicar el fichero CIR para obtener con un anlisis Monte
Carlo las variaciones de la frecuencia de la seal V(OUT) al pasar por 5mv en
sentido ascendente (realizar 20 anlisis). Aplicar una Vin de amplitud 1mv y un
anlisis desde 1Hz a 1KHz.
3.2) Interpretar los resultados parciales del fichero OUT y representar en las
grficas de PROBE 1 y 17 los resultados numricos correspondientes.
3.3) Si las tolerancias del modelo MI_C fueran del tipo LOT observar las
diferencias que se obtendran en el OUT.
3.4) Indicar la modificacin necesaria en fichero CIR para realizar un anlisis
del caso peor y detectar el valor mximo de V(OUT)

PRCTICA 13
15-19 ENERO 2007

INTRODUCCIN A LA SIMULACIN ANALGICA Y DIGITAL


DESDE EL ESQUEMTICO
1) INVERSOR RESISTIVO
Anlisis TRAN (seal pulse) y DC
Comandos .INC y .ALIASES
Observar los ficheros .CIR, .NET y .ALS
2) OBTENCIN DE CURVAS CARACTERSTICAS
Anlisis DC
TRANSISTOR Q2N2222 (Doble barrido DC)
3) ANLISIS PARAMTRICO
Parmetro Global
Parmetro de un modelo
Operaciones Bsicas con parmetros
4) EDICIN DE UN MODELO
Anlisis Paramtrico del parmetro BF de uno de los Q2n2222, existiendo dos
en el circuito.
Aplicarlo a un amplificador de 2 etapas
5) CONVERTIDOR D-A
Convertidor D-A de 4 bits con el ampop LM741 y red R-2R. Utilizar para las
seales digitales las salidas el contador binario sncrono CD4520B
La salida debe ser aproximadamente 7v para la entrada 1111.
Crear un subcircuito desde el esquemtico y posteriormente un smbolo (con
wizard) para el convertidor (entrada digital).
Nombre del subcircuito: D-A_4bits
Fichero: mis_modelos.lib (en el espacio de trabajo)
Nombre del smbolo D-A_4bits
Fichero: mis_simbolos.slb (en el espacio de trabajo)
Estudio Previo:
Calcular los componentes del circuito
Comprobar el convertidor y el smbolo simulndolos
6) ANLISIS MONTECARLO
Las resistencias Rc y R2 tienen una tolerancia 5% del tipo DEV. Cambiar el
nombre del modelo Rbreak a Rmodel.

El Q2n2222 tiene el parmetro BF con una tolerancia del 10%

Realizar un anlisis Montecarlo (25 runs) de VC(Q1), funcin YMAX.


Interpretar los resultados de .OUT y de PROBE, e indicar los valores del
parmetro BF y de las resistencias R2 y Rc que se utilizan para el anlisis de
mxima diferencia respecto al nominal.
7) DISEO DE CONTADORES BASADOS EN EL 4518.
Contador de Unidades y Decenas Asncrono. Simular
Contador de Unidades y Decenas Sncrono. Simular
En ambos casos generar un subcircuito. Nombres Cont_UD_Asin
Cont_UD_Sin y guardarlos en el espacio de trabajo en el fichero
Mis_modelos.lib
Generar un smbolo (con Wizard) de cada subcircuito y guardarlos en el espacio
de trabajo en el fichero Mis_simbolos.slb
Configurar las libreras para poder usar los smbolos
Comprobar el correcto funcionamiento de los contadores simulndolos
empleando los smbolos.

TRABAJO 1
Fecha lmite de entrega 15 de Diciembre. 50 puntos
Trabajo presentado por Grupos. Indicar Nombres, grupo y Profesor
1) 10 puntos (5, 5)
En el circuito de la figura el interruptor se cierra en t=0 seg. y previamente se
ha alcanzado el rgimen permanente.
a) Obtener Vo(t=0-), Vo(t=0+), Vo(t= ) y Vo(t) para t>0.
b) Simular el circuito para comprobar los resultados obtenidos.

2) 15 puntos (10, 5)
En el circuito de la figura,
a) Obtener para frecuencias medias el circuito equivalente de
Thevenin entre,
a.1) C y masa (sin incluir RLc). Para el clculo de Rth incluir hoe-1
a.2) OUTE y masa (sin incluir RLe)
b) Realizar las simulaciones necesarias para obtener los resultados
anteriores.

hie=0,82k, hfe=100, hoe-1=30k


3) 15 puntos (2,5 2,5 2,5 2,5 2,5 2,5)
En el circuito de la figura obtener,

V ( s)

o
a) La transformada de Laplace de la ganancia de tensin Gv ( s) = V ( s)

Vo ( )
b) Representar los diagramas de Bode Gv ( ) = V ( )
in

in

c) Obtener la expresin de Vo(t) por algn procedimiento si Vin es un


escaln de tensin de amplitud V=5v
V ( )

o
d) Simular el circuito para obtener la representacin de Gv ( ) = V ( )
in

e) Simular el circuito para comprobar el resultado obtenido en el


apartado c).
f) Mediante el empleo de la transformada de Laplace comprobar
simulando que los resultados coinciden con los obtenidos en los
apartados c) y d).

4) Obtener los coeficientes (al menos hasta n=4) del desarrollo en serie de
Fourier de la seal,

Comprobar que el resultado es correcto obteniendo los coeficientes


simulando.

You might also like