You are on page 1of 4

3/3/2014

1
La Compuerta Real
Sistemas Digitales I
Diego Mndez Chaves, Ph.D
Niveles Lgicos
Sistema de lgica positiva
0 L
1 H
Sistema de lgica negativa
1 L
0 H
Los circuitos lgicos son construidos para
soportar variaciones en los voltajes de entrada y
salida.
Descarga de bateras, temperatura, errores en
fabricacin, etc.
2
Mrgenes de Ruido
Los dispositivos lgicos estn diseados para tolerar
ciertos niveles de ruido margen de ruido
3
Margen de Ruido - TTL
4
Voh Vih = Margen de Ruido Nivel Alto = 2.4V 2.0V = 0.4V
Vil Vol = Margen de Ruido Nivel Bajo = 0.8V - 0.4V = 0.4V
Margen de Ruido - CMOS
5
Complementary MOS
Construidos utilizando MOSFETs
Margen de Ruido Nivel Alto
Voh Vih = 4.9V 3.5V = 1.4V
Margen de Ruido Nivel Bajo
Vil Vol = 1.5V - 0.1V = 1.4V
Fan-Out
Cada compuerta puede manejar un nmero
limitado de compuertas.
El nmero de compuertas que cada compuerta
puede manejar, mientras se provee niveles de
voltajes garantizados por el margen de ruido, se
llamada Carga Estndar o Fan-Out
6
3/3/2014
2
Fan-Out
7
Fan-Out = max ( Ioh/Iih, Iol/Iil )
Ioh = 400uA, Iol = 16uA, Iih = 40uA, Iil = 1.6ua
Fan-Out = max ( 400/40, 16/1,6 ) = 10
Fan-In
Es el nmero de entradas para una compuerta
lgica
Est limitado por:
rea disponible de silicio
Capacitancia de entrada
Una suma de productos es ms fcilmente
realizable usando lgica de dos niveles (circuito
AND-OR)
Un producto de sumas es fcilmente realizable
usando un circuito OR-AND
8
Fan-In
Sin embargo, si el circuito lgico requiere
compuertas que exceden el lmite del Fan-In, un
diseo alterno es necesario.
Se logra manipulando la expresin booleana, lo
cual conlleva a una implementacin multinivel
Un Fan-In muy alto implica una compuerta lgica
muy lenta
9
Fan-In
f! = b!d(a!c!+ac) + a!c(b+d!) + abc!
f = [b+d!+(a+c)(a!+c!)][a+c!+b!d][a!+b!+c]
OR de 3 entradas y AND de 3 entradas
f! = b!d(a!c!+ac) + a!c(b+d!) + abc!
f = [b+d!+(a+c)(a!+c!)][a+c!+b!d][a!+b!+c]
OR de 3 entradas y AND de 3 entradas
10
a b
c d
1
00 01 11 10
1 0 1
0 1 0 1
1 0 1 0
0 0 1 1
00
01
11
10
f! = a!b!c!d + ab!cd + abc! + a!bc + a!c!d
OR de 5 entradas y AND de 4 entradas
f! = a!b!c!d + ab!cd + abc! + a!bc + a!c!d
OR de 5 entradas y AND de 4 entradas
Factorizacin
Disipacin de Potencia
Icch: corriente en estado alto
Icct: corriente en estado de transicin
despreciable para TTL
Iccl: corriente en estado bajo
11
Corriente Promedio = Iavg = ( Icch + Iccl )/2
Potencia Promedio = Pavg = Vcc * ( Icch + Iccl )/2
Pavg (TTL) ~ 10mW
Potencia Promedio = Pavg = Vcc * ( Icch + Iccl )/2
Pavg (TTL) ~ 10mW
Para CMOS, Icch e Iccl son despreciables, por lo tanto:
Potencia Promedio = Pavg = Vcc * Icct
Pavg (CMOS) pequea, pero se incrementa con la frecuencia
Potencia Promedio = Pavg = Vcc * Icct
Pavg (CMOS) pequea, pero se incrementa con la frecuencia
Retardo de Propagacin
12
Es el tiempo promedio que se necesita para que un cambio en la
entrada se propague para generar un cambio en la salida.
Es el tiempo promedio que se necesita para que un cambio en la
entrada se propague para generar un cambio en la salida.
tp = retardo de propagacin = ( tphl + tplh )/2 tp = retardo de propagacin = ( tphl + tplh )/2
3/3/2014
3
Familias Lgicas MOS
13
La lgica CMOS se basa en el uso de transistores
NMOS y PMOS para el diseo de las funciones
La lgica CMOS se basa en el uso de transistores
NMOS y PMOS para el diseo de las funciones
Red P
Red N
IN
OUT
VCC
GND
Inversor CMOS
14
NAND CMOS
15
La red P es dual de la red N
NAND f = (A.B)!
Red N f! = A.B
Red P f = (A.B)! = A!+B!
Interruptores en paralelo OR
Interruptores en serie AND
NOR CMOS
16
Lgica de Tres Estados
17
La salida tres estados (tri-state o 3-state) es usada para manejar buses.
La salida puede tomar tres posibles valores: Alto (H), Bajo (L) y Alta
Impedancia (Z).
La salida tres estados (tri-state o 3-state) es usada para manejar buses.
La salida puede tomar tres posibles valores: Alto (H), Bajo (L) y Alta
Impedancia (Z).
Lgica Open Collector/Drain
18
El trmino open-collector se
refiere a la salida de un transistor
donde el colector no est
conectado a un voltaje positivo.
Debido a que el transistor usado
en las salidas es un interruptor
saturado, el colector debe estar
conectado a un voltaje positivo
para completar el circuito.
3/3/2014
4
Lgica Open Collector/Drain
Este voltaje no tiene un valor
especfico, pero debe ser mayor al
voltaje de saturacin del transistor.
Debido a esto, una salida open-
collector puede estar conectada a
muchos rangos distintos de voltaje
usando un resistor de pullup.
Muchos circuitos lgicos usan
salida open-collector por distintas
razones, entre otras, como crear
ser compatibles con diferentes
niveles lgicos.
19
Wired-OR
20
Debido a que una salida open-
collector hala a tierra la salida desde
un resistor de pullup, varios salidas
open-collector pueden ser
conectadas creando un circuito
Wired-OR.
Esto significa que si cualquiera de
estas seales est activa, la salida
combinada de las compuertas ser
tierra.
Es til en el caso en el cual varias
salidas usan la misma seal, como
ocurre en un bus.
Ruido
Por ruido se entiende toda componente de tensin o
corriente indeseada que se superpone con la
componente de seal que se procesa o que interfiere
en el proceso de medida.
El ruido de un sistema se puede clasificar:
Ruido interno o inherente: se genera en los dispositivos
electrnicos como consecuencia de su naturaleza fsica.
Ruido externo o interferencias: se genera en un punto del
sistema como consecuencia de acoplamiento elctrico
(conducido) o magntico (radiado), con otro punto del propio
sistema, o con otros sistema naturales.
21
Fuentes de Ruido en
Sistemas Digitales
Circuito oscilador
Puertos I/O no utilizados
Puertos I/O utilizados pero con extenso cableado
en medio hostil
Alimentacin (energa alterna y continua)
Distribucin de tierras (anlogas y digitales)
Ruido de conmutacin (e.g. relays y sus
contactos mecnicos)
22
Rechazo a Ruido
El objetivo es reducir al mnimo la aportacin a la
salida de seales elctricas indeseables
generadas por los componentes mismos de un
circuito, o interferencias extraas.
Ejemplos:
Mrgenes de ruido NM
H
y NM
L
.
Histresis.
Blindajes y apantallamientos.
La robustez de una familia de circuitos lgicos
est determinada por su capacidad para rechazar
el ruido.
23
Referencias
CMOS Design slides. Mattausch, H20/5/2.
Open Collector Wikipedia. March 2013.
http://en.wikipedia.org/wiki/Open_collector
Open Collector Outputs
http://www.acroname.com/robotics/info/concepts/opn_clct.html
Instrumentacin electrnica de comunicaciones. Escuela tcnica
superior de ingenieros industriales y de telecomunicacin.
Universidad de Cantabria. 2005
24

You might also like