You are on page 1of 3

UNIVERSIDAD POLITCNICA SALESIANA LABORATORIO DE ELECTRONICA DIGITAL

Fecha: 22/04/2014
1
FUNCIONES BOLEANAS

Edwin Moiss Oa Paredes
e-mail: integrante1@institucin (quitar hipervnculo)
Yadira Maribel Pilatua Carchi
e-mail: integrante2@institucin (quitar hipervnculo)
Stalin Gabriel Yaguana Torres


ABSTRACT:


KEYS WORDS:

1. OBJETIVOS


2. MARCOTERICO


3. MATERIALES Y EQUIPO

Fuentes de Voltaje
Compuerta NAND 74LS00
Compuerta OR 74LS32
Comuerta AND 74LS08
Compuerta NOT 74LS04
Dip SWitch
Resistencias
Diodos LED
Multimetro


4. DESARROLLO Y PROCEDIMIENTO

Para desarrollar esta prctica se implemento el
circuito proporcionado en los esquemas del preparatorio,
los cuales se basaron en la simplificacin de dos
funciones boleanas.

El desarrollo de esta prctica implica la
implementacin de de las funciones usando compuertas
bsicas (AND , OR, NOT), y tambin usando
compuertas NAND.

El primer circuito en ser implementado corresponde a
la funcin simplificada de :

Funcin Original:

X=(M+N+P)( /M+ /N+P)( /M + /N + /P)

Funcin Simplificada:

X= /NM + /MN + P(/N + /M)

El esquema del circuito implementado con
compuertas bsicas y compuertas NAND, se muestra a
continuacin:



Fig1. Diagrama de funcin X simplificada,
implementada con compuertas bsicas.



Fig2. Diagrama de funcin X simplificada, implementada
con compuertas NAND.

El segundo circuito en ser implementado,
corresponde a la funcin simplificada de:

Funcin Original:

Z=/AB/C + AB/C + ABC

Funcin Simplificada:

Z=B(/AC + A)

Similar al circuito implementado en el paso anterior,
se implement este esquema con compuertas bsicas, y
compuertas NAND.



Fig3. Diagrama de funcin Z simplificada, implementada
con compuertas bsicas.


UNIVERSIDAD POLITCNICA SALESIANA LABORATORIO DE ELECTRONICA DIGITAL

Fecha: 22/04/2014
2



Fig4. Diagrama de funcin Z simplificada, implementada
con compuertas NAND.


5. ANLISIS Y RESULTADOS

La implementacin de estos circuitos, nos
proporcionan los siguientes resultados.

En la tabla 1 se muestra la tabla de verdad que
corresponde a la simplificacin de la funcin X, est
tabla nos permitir comprobar si el circuito
implementado con compuertas NAND es equivalente al
implementado con compuertas bsicas.

Tabla 1. Tabla de verdad de funcin X.

M N P /NM /MN /N + /M P(/N + /M) X
0 0 0 0 0 1 0 0
0 0 1 0 0 1 1 1
0 1 0 0 1 1 0 1
0 1 1 0 1 1 1 1
1 0 0 1 0 1 0 1
1 0 1 1 0 1 1 1
1 1 0 0 0 0 0 0
1 1 1 0 0 0 0 0

Entonces al analizar la tabla, se deduce que el
circuito implementado se activara solo cuando cumpla
ciertas condiciones que corresponden a operaciones
generadas en la simplificacin de la funcin original X. A
continuacin se muestran las grficas cuando la salida
del circuito es 1L 0L.



Fig5. Valores ingresados M=1 , N=1, P=0 , salida X=0 ,
valores que se pueden comprobar en tabla de verdad.



Fig6. Valores ingresados M=0 , N=1, P=1 , salida X=1 ,
valores que se pueden comprobar en tabla de verdad.



Fig7. Circuito implementado con compuertas NAND.
Valores ingresados M=1 , N=1, P=0 , salida X=0 , valores que
se pueden comprobar en tabla de verdad.



Fig7. Circuito implementado con compuertas NAND.
Valores ingresados M=0 , N=1, P=0 , salida X=0 , valores que
se pueden comprobar en tabla de verdad.

En la tabla 2 se muestra la tabla de verdad
correspondiente a la simplificacin de la funcin Z.

Tabla 2. Tabla de verdad de funcin Z.

A B C /AC /AC + A B(/AC+A)
0 0 0 0 0 0
0 0 1 1 1 0
0 1 0 0 0 0
0 1 1 1 1 1
1 0 0 0 1 0
1 0 1 0 1 0
1 1 0 0 1 1
1 1 1 0 1 1

De la misma manera que en el caso anterior, la
tabla de verdad nos ayudara a comprobar si es que los
circuitos diseados con compuertas lgicas
corresponden a la simplificacin obtenida.



UNIVERSIDAD POLITCNICA SALESIANA LABORATORIO DE ELECTRONICA DIGITAL

Fecha: 22/04/2014
3


Fig8. Valores ingresados A=0, B=1, C=0 , salida Z=0 ,
valores que se pueden comprobar en tabla de verdad.




Fig9. Valores ingresados A=1 , B=1, C=0 , salida Z=1 ,
valores que se pueden comprobar en tabla de verdad.



Fig10. Circuito implementado con compuertas NAND.
Valores ingresados A=0 , B=1, C=0 , salida Z=0 , valores que
se pueden comprobar en tabla de verdad.



Fig11. Circuito implementado con compuertas NAND.
Valores ingresados A=1, B=1, C=0 , salida Z=1 , valores que se
pueden comprobar en tabla de verdad.


3.1 ECUACIONES

6. CONCLUSIONES

7. RECOMENDACIONES

8. REFERENCIAS


9. ANEXOS

You might also like