Professional Documents
Culture Documents
COMPETENCIAS
2. MARCO TEORICO
Familia lgica RTL
RTL son las iniciales de las palabras inglesas Resistor, Transistor, Logic. Es
decir es una familia cuyas puertas se construyen con resistencias y transistores
(bipolares). El esquema bsico de una puerta NOR es el siguiente:
Empezamos por considerar las dos entradas a nivel alto (H-H), suponiendo que
este nivel sea de 3v. Tanto Q1 como Q2 estn saturados. Por qu?, pues porque tienen
sus uniones BE bien polarizadas (la base ms positiva que el emisor) y se les suministra
suficiente intensidad de base:
Como podemos observar la ganancia de los transistores (beta hFE) solo necesita
ser superior a 0,45 (relacin entre la corriente de colector y la de base) y generalmente
la beta de los transistores es muy superior. Asi pues ambos transistores estn en
saturacin, por tanto la tensin de salida ser de 0,2v (VCE(SAT) de los transistores). La
corriente por la resistencia de 640 ser la suma de las dos corrientes de colector, es decir
de unos 4,4 mA.
Como vemos la beta necesaria del transistor debe ser superior a 5.5 (no demasiado exigente).
3. MATERIALES
Protoboard
Transistores de diseo
Resistencias de diseo
Leds de diseo
Multimetro
Leds
NOR
A
A
Log V
B
Log
5.03
2.67
Log
V
Log
V
Log
V
0
0
0
0
1 2.69
0
0
1 5.03 0
0
1 5.03 0
0
0
0
1 5.03 1 5.03 0
0
NAND
A
Log
0
0
1
1
B
V
0
0
5
5
Log
0
1
0
1
Z
V
0
5
0
5
Log
1
1
1
0
V
2.12
2.12
2.12
0
5. PROCEDIMIENTO
Parte 1.1
Disear e implementar un circuito NOT RTL y compruebe su tabla de verdad.
Parte 1.2
Disear e implementar una compuerta RTL NOR de dos entradas y compruebe su tabla de
verdad
.
Parte 1.3
Construya una compuerta NAND DTL de dos entradas y compruebe su tabla de verdad.
6. CUESTIONARIO
1. Indique las ventajas y desventajas al trabajar entre familias RTL estndar con una
DTL.
R.-
RTL
Ventajas
Gran inmunidad al ruido
Nmero mnimo de transistores utilizados
Desventajas
La frecuencia mxima de funcionamiento de los CI con tecnologa resistenciatransistorfue de 5 MHz.
DTL
Ventajas
Desventajas
Relativamente baja velocidad por su alta impedancia de salida a nivel alto entre 30
y 50ns.
2. Que diferencia de operacin existe entre NAND DTL frente a una HTL
La nica diferencia que existe en operacin son el voltaje que debe ser
suministrado y los componentes que son distintos
7. CONCLUSIONES
8. RECOMENDACIONES
9. BIBLIOGRAFIA
http://www.uhu.es/adoracion.hermoso/Documentos/tema-2-familiasBJT.pdf
http://www.itescam.edu.mx/principal/sylabus/fpdb/recursos/r17694.PDF+