You are on page 1of 7

UNIVERSIDAD POLITECNICA SALESIANA, SEDE CUENCA

ELECTRONICA DIGITAL

FUNCIONAMIENTO DE COMPUERTAS
LOGICAS

Romero I. Fajardo E.

iromerof@est.ups.edu.ec

Abstract in this paper the behavior of different types of


gates previously studied in class as well as the different types
of logical order that each one of them to further verify its
functionality with the implementation of a circuit is explained.
ndice de Trminos compuertas, lgico, or, and, not,
nor, nand.
I. OBJETIVO
Realizar un anlisis de las curvas torque velocidad del motor
en corriente continua en sus diferentes conexiones realizadas
en clase.

II.

INTRODUCCIN

L enumerar los diferentes tipos de motores, conviene


aclarar un concepto bsico que debe conocerse de un
motor: el concepto de funcionamiento con carga y
funcionamiento en vaco.
Un motor funciona con carga cuando est arrastrando
cualquier objeto o soportando cualquier resistencia externa
que le obliga a absorber energa mecnica. As pues, en este
caso, el par resistente se debe a factores internos y externos.
Por ejemplo: una batidora encuentra resistencia cuando bate
mayonesa; el motor de una gra soporta las cargas que eleva,
el propio cable, los elementos mecnicos propios de la gra,
un motor de un coche elctrico soporta numerosas cargas: el
peso de los pasajeros, el peso del propio vehculo, la
resistencia que ofrece la superficie del terreno. Un motor
funciona en vaco, cuando el motor no est arrastrando ningn
objeto, ni soportando ninguna resistencia externa.

III.

MARCO TEORICO

3.1 COMPUERTA LGICA OR.


La compuerta OR realiza la funcin de suma lgica. Cuando
se le aplica un uno a cualquiera de sus entradas el resultado de
salida ser uno, independiente del valor de la otra entrada.
Excepto cuando las dos entradas estn en 0 la salida ser 0. [2]
La ecuacin caracterstica es la siguiente [1]:

En donde A y B son las entradas y X es la salida lgica.

Figura 1: Smbolo de la compuerta OR.

La configuracin de los pines en el integrado es la siguiente:

Figura 2: Configuracin de los pines de la compuerta 74LS32. [3]

Y su tabla de verdad se representa de la siguiente forma:

ELECTRONICA DIGITAL

utilidad de ajustar niveles pero tomando en cuenta que invierte


la seal.[1]
La ecuacin caracterstica es la siguiente [3]:

En donde A es su ingreso y X su salida lgica.

Tabla 1: Tabla de verdad de la compuerta OR.


Figura 5: Smbolo de la compuerta NOT.

3.2 COMPUERTA LGICA AND.

La configuracin de los pines en el integrado es la siguiente:

La compuerta AND hace la funcin de multiplicacin lgica.


Es decir toma los valores que le aplicamos a sus entradas y los
multiplica.[2]
La ecuacin caracterstica es la siguiente [2]:

En donde A y B son las entradas y X es la salida lgica.

Figura 6: Configuracin de los pines de la

compuerta 74LS04. [5]

Y su tabla de verdad se representa de la siguiente forma:

Figura 3: Smbolo de la compuerta AND.

La configuracin de los pines en el integrado es la siguiente:

Tabla 3: Tabla de verdad de la compuerta NOT.

3.4 COMPUERTA LGICA NOR.


La compuerta NOR realiza la funcin de suma, pero entrega el
resultado invertido, ahorrndonos un NOT. Su salida ser 1
solo si las dos entradas son 0.[2]
La ecuacin caracterstica se puede representar de dos formas
[4],[5]:
Figura 4: Configuracin de los pines de la

compuerta 74LS08. [4]

Y su tabla de verdad se representa de la siguiente forma:


A

Tabla 2: Tabla de verdad de la compuerta AND.

3.3 COMPUERTA LGICA NOT.


La compuerta NOT es un tanto parecida al buffer salvo por
que invierte el valor que se le entrega. Tambin tiene la

En donde A y B son las entradas y X es la salida lgica.

Figura 7: Smbolo de la compuerta NOR


.

La configuracin de los pines en el integrado es la siguiente:

ELECTRONICA DIGITAL

Tabla 5: Tabla de verdad de la compuerta NAND.

Figura 8: Configuracin de los pines de la

compuerta 74LS02.[6]

LISTA DE MATERIALES Y HERRAMIENTAS

Y su tabla de verdad se representa de la siguiente forma:


A

1 Integrado NE555

2 Leds

MATERIALES
7 Compuertas Lgicas

Tabla 4: Tabla de verdad de la compuerta NOR.

16 Resistencias

3.5 COMPUERTA LGICA NAND.

1 Protoboard

La compuerta NAND tambin hace la funcin de


multiplicacin, pero entrega el valor negado. Esto es muy til,
dado que si estuviramos usando una AND normal tendramos
que usar otro chip con un NOT para negar el resultado.[2]

1m Cable UTP
2 Dip Switch
EQUIPOS

La ecuacin caracterstica se las puede representar de las


siguientes dos formas [6], [7]:

Fuente de Tensin Fija


Cables Banana
multmetros

En donde A y B son las entradas y X es la salida lgica.

Tabla 8: Tabla de materiales y herramientas.

IV.

DESARROLLO

4.1 Verificar la tabla de verdad de la NAND, NOR, NOT.


Figura 9: Smbolo de la compuerta NAND.

La configuracin de los pines en el integrado es la siguiente:

Figura 10: Configuracin de los pines de la

compuerta 74LS00.[7]

Y su tabla de verdad se representa de la siguiente forma:


A

NOT
A
0
1

Q
1
0

Voltaje
3.5
0

A
0
0
1
1

B
0
1
0
1

NOR
Lgico
1
0
0
0

Voltaje
3.53
0.12
0.13
0.13

A
0
0
1

B
0
1
0

NAND
Lgico
1
1
1

Voltaje
3.53
3.52
3.53

ELECTRONICA DIGITAL

0.15

VCC
5V

J1
U1A

1)

COMPUERTA LOGICA NOT.

R1
R2
1k 1k

VCC

74LS02N

+
-

5.000

5V

A
0V

J1
U3A

B
0V

Q
5V

Figura 13: Figura y tabla de verdad de la funcionalidad de la compuerta


lgica.
VCC

74LS04N
R1
1k

+
-

5.000

5V

J1

A
0V

U1A

Q
5V

Figura 11: Figura y tabla de verdad de la funcionalidad de la compuerta


lgica.

R1
R2
1k 1k

74LS02N

+
-

0.000

VCC
5V

A
0V

J1

B
5V

Q
0V

Figura 14: Figura y tabla de verdad de la funcionalidad de la compuerta


lgica.

U3A

VCC

74LS04N
R1
1k

+
-

0.000

5V

J1

A
1

Figura 12: Figura y tabla de verdad de la funcionalidad de la compuerta


lgica.

2)

U1A

Q
0
R1
R2
1k 1k

74LS02N

+
-

0.000

COMPUERTA LOGICA NOR.

A
5V

B
0V

Q
0V

Figura 15: Figura y tabla de verdad de la funcionalidad de la compuerta


lgica.

ELECTRONICA DIGITAL

VCC

0V

5V

5V

5V

Figura 18: Figura y tabla de verdad de la funcionalidad de la


compuerta lgica.
VCC

J1

5V

U1A

R1
R2
1k 1k

74LS02N

J1

+
-

A
5V

B
5V

0.000

U2A
74LS00N

R1
R2
1k 1k

Q
0V

Figura 16: Figura y tabla de verdad de la funcionalidad de la compuerta


lgica.

+
-

A
5V

B
0V

5.000

Q
5V

Figura 19: Figura y tabla de verdad de la funcionalidad de la


compuerta lgica.
VCC

3)

5V

COMPUERTA LOGICA NAND.


VCC

J1

5V

U2A

J1
R1
R2
1k 1k

U2A

R1
R2
1k 1k

74LS00N
+
-

0.024u

74LS00N
+
-

A
0V

B
0V

5.000

A
5V

B
5V

Q
0.24uV

Figura 20: Figura y tabla de verdad de la funcionalidad de la


compuerta lgica.

Q
5V

Figura 17: Figura y tabla de verdad de la funcionalidad de la


compuerta lgica.

a)

COMPUERTA LOGICA NOT


V. Esperado

VCC
5V

V. Medido

0V

3V

0,25V

3,36V

3V

0V

3,02V

0,16V

J1

Tabla 9: Tabla de mediciones


U2A

R1
R2
1k 1k

b)

74LS00N
+
-

5.000

COMPUERTA LOGICA NOR


V. Esperado

V. Medido

0V

0V

3V

0,22V

0,22V

3,43V

0V

3V

0V

0,22V

3,02V

0,15V

3V

0V

0V

3,02V

0,23V

0,15V

ELECTRONICA DIGITAL

3V

3V

0V

3,02V

3,02V

1
1
1

0,13V

Tabla 10: Tabla de mediciones

c)

COMPUERTA LOGICA NAND


V. Esperado

0
1
1

1
0
1

0
0
1

0.12
0.12
3.65

Tabla 12: Tabla de mediciones

V. Medido

0V

0V

3V

0,16V

0,16V

3,45V

0V

3V

3V

0,22V

3,02V

3,45V

3V

3V

3V

3,02V

0,22V

3,45V

3V

3V

3V

3,02V

3,02V

0,16V

Tabla 11: Tabla de mediciones

4.2 Realizar el circuito asignado y verificar mediante una tabla


de verdad cada uno de los estados,Comprobando el estado de
la salida Q.

a)

CIRCUITO 2

4.3
a)

CIRCUITO 1

U7A
R4

J2

U5A

7402N

1.2k

1.2k

7400N

U4A

R5
R6
1.2k

LED2

7402N
V2
12 V

R1

U3A

1.2k
R2

J1

U2A

7400N

1.2k

U1A
R3
1.2k

7402N

7400N

V1
12 V

A
0
0
0
0
1

B
0
0
1
1
0

C
0
1
0
1
0

Q
0
0
0
0
0

V
0.12
0.12
0.12
0.12
0.12

LED1

A
0
0
0
0
1
1
1
1

B
0
0
1
1
0
0
1
1

C
0
1
0
1
0
1
0
1

Q
0
1
1
1
1
1
1
1

V
0.12
3.52
3.52
3.52
3.52
3.52
3.52
3.52

Tabla 13: Tabla de mediciones

V.

CONCLUSIONES

In practice it was found that the operation of the logic gates


and familiar with its inputs and outputs and know what your
power pins.

ELECTRONICA DIGITAL

Such recommendation should take into account the way in


which the gate is connected to not damage the same.
En la prctica se realiz y comprob el
funcionamiento de las compuertas lgicas se
pudo diferenciar sus entradas y salidas y saber
cules son sus pines de alimentacin.
Una recomendacin debera ser tener en cuenta
la manera en que la compuerta debe ser
conectada y conocer las salidas de cada una
para evitar daarlas.
VI.

REFERENCIAS

[1] Compuerta lgicas, Compuertas Lgicas, Marzo 24,


2013[Online].http://www.profesormolina.com.ar/electroni
ca/componentes/int/comp_log.htm.
[2] Compuertas lgicas, compuertas lgicas Marzo 28,
2013[Online], Enlace. http://www.retrogames.cl/gates.htl.
[3] Catlogo de compuertas Lgicas, Alldatasheet, Marzo
25,
2013
[Online],
Enlace.
http://pdf1.alldatasheet.es/data
sheetpdf/view/12619/ONSEMI/74LS32.html.

You might also like