You are on page 1of 9

UNIVERSIDAD POLITECNICA SALESIANA

PRACTICA #1, OPERADORES LOGICOS.


Oscar Vintimilla Moreno.
ovintimilla@est.ups.edu.ec
Universidad Politcnica Salesiana.
ELECTRONICA DIGITAL.
Cuenca Ecuador.
Resumen In the practice of logic gates
is a basic and elementary practice, that
help us understand the different
applications we can give, which we
acquaint us with the components, as must
connect each of the gates how each and as
they connect and also check through the
truth tables of the gates running so check
how the different gates to be discussed in
this practice.Index TermsOR, NOR,
AND, NAND, XOR, XNOR, NOT.
I.

Utilizar correctamente los catlogos

Identificar el orden de los pines del


CI
Comprobar el funcionamiento de
las compuertas lgicas OR, AND,
NOT, NOR, NAND, XOR y XNOR

II.

III.

MARCO TERICO

COMPUERTAS LOGICAS.
COMPUERTA AND
La salida de una compuerta AND ser 1
solo para el caso en que todas las entradas
sean 1; para todos los casos ser 0.

OBJETIVOS

tambin para poder desarrollar los distintos


diseos que iremos a realizar a futuro.

Disear un circuito que deje o no


pasar una forma de onda cuadrada
(generada con un 555)

FIG 1. COMPUERTA AND.

Tabla de verdad de la AND.


A
0
0
1
1

B
0
1
0
1

X=A.B
0
0
0
1

Circuito integrado (74LS08)

INTRODUCCION

Las compuertas lgicas son muy utilizables


en el rea de la electrnica para
implementar los distintos diseos que nos
impongamos por eso es muy imprecindible
conocer
las
distintas
formas
de
funcionamiento de las compuertas que
iremos describiendo durante el desarrollo
del informe, comprobando cada una de las
compuertas para as saber cmo funcionan
y como se deben conectar correctamente y

FIG 2. INTEGRADO 74LS08

ELECTRONICA DIGITAL.

UNIVERSIDAD POLITECNICA SALESIANA

COMPUERTA OR.

Tabla de verdad de la NOT.

La operacin OR produce un resultado


(salida) de 1 cuando cualquier entrada sea
1. De otra manera es cero.

A
0
1

X=A
1
0

COMPUERTA NAND.

FIG 3. COMPUERTA OR.

Esta compuerta opera igual que la AND con


la nica diferencia que esta seguida de un
inversor. La expresin de salida de la
compuerta NAND es x=AB

Tabla de verdad de la OR.


A
0
0
1
1

B
0
1
0
1

X=A+B
0
1
1
1

Circuito integrado (74LS32).

FIG 6. COMPUERTA NAND.

Tabla de verdad de la NAND.


A
0
0
1
1

B
0
1
0
1

X=A.B
1
1
1
0

Circuito integrado (74LS00)

FIG 4. INTEGRADO 74LS32

COMPUERTA NOT
La compuerta not siempre tiene una sola
entrada y su nivel lgico de salida siempre
es contrario al nivel lgico de entrada.

FIG 7. INTEGRADO 74LS00.

COMPUERTA NOR.
De la misma forma que la compuerta
NAND, la compuerta NAND opera igual
que la OR con la diferencia que va seguida
de un inversor. La expresin de salida de la
compuerta OR es x=A+B

FIG 5. COMPUERTA NOT.

ELECTRONICA DIGITAL.

UNIVERSIDAD POLITECNICA SALESIANA

FIG 8. COMPUERTA NOR.

Tabla de verdad de la NOR.


A
0
0
1
1

B
0
1
0
1

X=A+B
1
0
0
0

FIG 11. INTEGRADO 74LS86.

COMPUERTA XNOR.
Una compuerta NOR exclusiva o XNOR
opera en una forma exactamente opuesta a
una compuerta XOR, es decir una
compuerta XNOR indica mediante un 1
lgico en su salida cuando las dos entradas
tienen el mismo estado. La ecuacin de
salida es x=

Circuito integrado (74LS02)

FIG 9. INTEGRADO 74LS02.


FIG 12. COMPUERTA XNOR.

COMPUERTA XOR
Una compuerta OR exclusiva o XOR
informa mediante un 1 en su salida, cuando
las dos entradas tienen estados lgicos
diferentes. La ecuacin de salida es x=

Tabla de verdad de la compuerta XNOR.


A
0
0
1
1

B
0
1
0
1

X=
1
0
0
1

Circuito Integrado (7266)


FIG 10. COMPUERTA AND.

Tabla de verdad de la XOR.


A
0
0
1
1

B
0
1
0
1

X=
0
1
1
0
FIG 13. INTEGRADO 7266.

Circuito integrado (74LS86).


IV.

LISTADO DE MATERIALES.

Cantida
d

Descripcin

Preci
o

ELECTRONICA DIGITAL.

UNIVERSIDAD POLITECNICA SALESIANA

74LS08-74LS3274LS00-74LS0274LS86-74LS66
LM555
R 1k
R 330
Dip-swicht
Led
alta
luminosidad
Led normales
Fuente
de
alimentacin
Protoboard

1
15
8
5
1
6
1

2.50

0
1

5vV
5v8.5
mV
4.9
5V
4.9
7v

0.75
1.50
0.60
1.25
0.25

0.60
----------de ------

5v
5v

V
4.9
2V
9.5
mV
4.4
6V

V
4.8
6V
4.8
5V
4.9
1V

OPERADOR LGICO NOR.

Generador
Funciones
Osciloscopio
Multmetro Digital

1
1
1

Un de
bananas
Total

Par

----------de -----$7.45
FIG 14. COMPUERTA NOR.

V.

DESARROLLO DE LA PRCTICA

Verificar el funcionamiento
siguientes operadores lgicos:

de

OPERADOR LGICO OR.

FIG 14. COMPUERTA OR.

Tabla de Valores
VALOR
ESPERADO

A
0
0

B
0
5v

los

Tabla de Valores
VALOR
ESPERADO

A
0
0
5v
5v

B
0
5v
0
5v

VALORES MEDIDOS

A
5v5.
2
m
V
6.
6
m
V
4.
97
V
4.
97
v

B
5
m
V

Q
4.9
4V

4.
95
V

132
.5m
V

6.
5
m
V
4.
98
V

129
.6m
V
154
.1m
V

VALORES MEDIDOS

A
10.
5v2m

B
10.
4m

Q
15
8m

OPERADOR LGICO AND.

ELECTRONICA DIGITAL.

UNIVERSIDAD POLITECNICA SALESIANA


FIG 16. COMPUERTA NAND.

Tabla de Valores
VALOR
ESPERADO

A
0
0
5v
5v

B
0
5v
0
5v

A
5v20.
5v6m
5vV
18.
3m
V
4.9
5V

FIG 15. COMPUERTA AND.

Tabla de Valores
VALOR
ESPERADO

A
0
0
5v
5v

B
0
5v
0
5v

VALORES MEDIDOS

A
6.
8
m
5vV
6.
3
m
V
4.
94
V
4.
98
v

B
6.
7
m
V
4.
97
V

Q
146
mV

5.
8
m
V
4.
98
V

144
.5m
V

VALORES MEDIDOS

4.9
6v

B
22
m
V
4.9
5V

Q
4.8
2V

19.
6m
V
4.9
7V

4.8
2V

4.8
6V

127
.8m
V
OPERADOR LGICO XOR.

145
.5m
V

4.9
4V

OPERADOR LGICO NAND.

Tabla de Valores
FIG 17. COMPUERTA XOR.
VALOR
ESPERADO

A
0
0
5v
5v

B
0
5v
0
5v

VALORES MEDIDOS

A
66.
5v6m
5vV
83.
3m
V
4.9
0V
4.9
2v

B
25
0
m
V
4.
90
V
0
4.
92
V

Q
190
mV

4.7
4V
4.7
4V
139
.3m
V

ELECTRONICA DIGITAL.

UNIVERSIDAD POLITECNICA SALESIANA

OPERADOR LGICO XNOR.

FIG 18. COMPUERTA NOT.

Tabla de Valores.
VALOR
ESPERADO

FIG 17. COMPUERTA XNOR.

A
0
1

Q
1
0

Tabla de Valores
VALOR
ESPERADO

A
0
0
5v
5v

B
0
5v
0
5v

VALORES
MEDIDOS

A
31.3
mV
4.84V

Q
4.73V
131m
V

VALORES MEDIDOS

A
5v19.
6m
V
5v18
mV
4.9
7V

5.0
2v

B
20
m
V
4.
95
V
6.
5
m
V
5.
02
V

Q
4.9
5V

Disear un circuito que deje o no pasar


una forma de onda cuadrada (generada
con un 555)

308
.7m
V
309
.4m
V
5.0
2V

OPERADOR LOGICO NOT.

FIG 19. LM555.

SIMULACIONES.
AND.

ELECTRONICA DIGITAL.

UNIVERSIDAD POLITECNICA SALESIANA

OR.
NAND.

NOT.
XNOR.

NOR.
SIMULACION DEL CIRCUITO CON EL
INTEGRADO 555.
VCC
5V
R1
470
DIODE_VIRTUAL

XSC1
A1

D1
DIODE_VIRTUAL
R2
5k
Key=A 50%

Ext T rig
+

VCC

D2
RST

_
+

R3
470

J10A
Key = A

THR
TRI

U3A

CON

555_VIRTUAL
C1
0.1F

DIS

GND

XOR.

OUT

C2
0.1F

R4
33

7432N

ELECTRONICA DIGITAL.

UNIVERSIDAD POLITECNICA SALESIANA

CON A=0

Verificar la conexin de las fuentes.


Verificar la disposicin de pines del
integrado.
Verificar los voltajes que le llegan a
las entradas sean las correctas.
VIII.

CON A=1

VI.

CONCLUSIONES.

BIBLIOGRAFIA.

[1]Sistemas
Digitales:
Principios y Aplicaciones._
Ronald J. Tocci Neal S.
Widmer
[2]PUERTAS
LOGICAS.
DISPONIBLE
EN:
http://recursostic.educacion.
es/secundaria/edad/4esotec
nologia/quincena6/pdf/quinc
ena6.pdf
[3]COMPUERTAS
LOGICAS.
DISPONIBLE
EN:
http://www.aguilarmicros.me
x.tl/imagesnew2/0/0/0/0/2/1/
4/2/9/6/Comp_L.pdf
[4]COMPUERTAS
LOGICAS.
DISPONIBLE
EN:
http://www.ucontrol.com.ar/
PDF/compuertasl.pdf

Al finalizar la presente prctica, hemos


podido observar y analizar las compuertas
lgicas, que nos ayudan a realizar un sin
nmero de circuitos, ya que mediante estos
CI podemos controlar y saber cmo
funciona cualquier elemento electrnico.
Por otro lado cada una de estas compuertas
tiene una disposicin diferente en su
integrado, es decir en la manera de
conexin, por tal motivo es necesario tener
a la mano el manual o catalogo para as
poder darle un mejor uso y as podemos
evitar muchos inconvenientes. Cabe
recalcar que todo lo que aprendimos en esta
prctica nos servir de mucho a futuro, en
donde nos encontremos con este tipo de
circuitos, los cuales si sabemos el correcto
funcionamiento y las aplicaciones que le
podemos dar, no sern difciles de armar.
VII.

RECOMENDACIONES.

ELECTRONICA DIGITAL.

UNIVERSIDAD POLITECNICA SALESIANA

ELECTRONICA DIGITAL.