Professional Documents
Culture Documents
N10903A
Semestre 2015
Prof. Leandro Velozo
E-mail: prof.leandro.velozo@gmail.com.
Exerccios Codificadores
1 - Projete um decodificador BCD 5421 para BCD 2421 e apresente:
a) Tabela Verdade
b) Mapa de Karnaugh
c) Desenho do Circuito
Exerccios Codificadores
1 - Projete um decodificador BCD 5421 para BCD 2421 e apresente:
a) Tabela Verdade
b) Mapa de Karnaugh
c) Desenho do Circuito
Cdigo BCD 5421
0000
0001
0010
0011
0100
1000
1001
1010
1011
1100
0000
0001
0010
0011
0100
1011
1100
1101
1110
1111
0
1
2
3
4
5
6
7
8
9
0
1
2
3
4
5
6
7
8
9
BCD 5421
Z Y X W
BCD 2421
D C B A
Page 3
Exerccios Codificadores
1 - Projete um decodificador BCD 5421 para BCD 2421 e apresente:
a) Tabela Verdade
b) Mapa de Karnaugh
c) Desenho do Circuito
BCD 5421
Z
Y X W
BCD 2421
D C B A
Page 4
Exerccios Codificadores
1 - Projete um decodificador BCD 5421 para BCD 2421 e apresente:
a) Tabela Verdade
b) Mapa de Karnaugh
c) Desenho do Circuito
Page 5
Exerccios Codificadores
2 - Projete um decodificador BCD 7421 para BCD 8421 e apresente:
a) Tabela Verdade
b) Mapa de Karnaugh
c) Desenho do Circuito
Exerccios Codificadores
2 - Projete um decodificador BCD 7421 para BCD 8421 e apresente:
a) Tabela Verdade
b) Mapa de Karnaugh
c) Desenho do Circuito
Cdigo BCD 7421
0000
0
0001
1
0010
2
0011
3
0100
4
0101
5
0110
6
1000
7
1001
8
1010
9
BCD 7421
Z Y X W
BCD 8421
D C B A
Page 7
Exerccios Codificadores
2 - Projete um decodificador BCD 7421 para BCD 8421 e apresente:
a) Tabela Verdade
b) Mapa de Karnaugh
c) Desenho do Circuito
BCD 7421
Z
Y X W
BCD 8421
D C B A
Page 8
Exerccios Codificadores
2 - Projete um decodificador BCD 7421 para BCD 8421 e apresente:
a) Tabela Verdade
b) Mapa de Karnaugh
c) Desenho do Circuito
Page 9
Q0 (no muda)
(comuta)
Page 10
Q0 (no muda)
(comuta)
Page 11
sinais aplicados :
Q0 (no muda)
(comuta)
Page 12
sinais aplicados :
Q0 (no muda)
(comuta)
Page 13
sinais aplicados :
Q0 (no muda)
(comuta)
Page 14
sinais aplicados :
Q0 (no muda)
(comuta)
Page 15
sinais aplicados :
Q0 (no muda)
(comuta)
Page 16
sinais aplicados :
Page 17
Exerccio Multiplex
1) Uma determinada funo lgica foi implementada de acordo com o circuito logico
abaixo. Implemente um circuito lgico para obter esta mesma funo lgica, empregando
um MUX 8x1. Considere a entrada A (MSB) e a entrada D (LSB).
a) Expresso Logica
b) Tabela Verdade
c) Sada Y = f(?)
d) Circuito Logico equivalente
Page 18
Exerccio Multiplex
3) Uma determinada funo lgica foi implementada de acordo com o circuito logico
abaixo. Implemente um circuito lgico para obter esta mesma funo lgica, empregando
um MUX 8x1. Considere a entrada A (MSB) e a entrada D (LSB).
a) Expresso Logica
b) Tabela Verdade
c) Sada Y = f(?)
d) Circuito Logico equivalente
Page 19
Exerccio Multiplex
A
Y=f(D)
Page 20