You are on page 1of 20

Circuitos Digitais

N10903A

Semestre 2015
Prof. Leandro Velozo

E-mail: prof.leandro.velozo@gmail.com.

Exerccios Codificadores
1 - Projete um decodificador BCD 5421 para BCD 2421 e apresente:
a) Tabela Verdade
b) Mapa de Karnaugh
c) Desenho do Circuito

Cdigo BCD 5421


0000
0
0001
1
0010
2
0011
3
0100
4
1000
5
1001
6
1010
7
1011
8
1100
9
Prof. Leandro Velozo

Cdigo BCD 2421


0000
0
0001
1
0010
2
0011
3
0100
4
1011
5
1100
6
1101
7
1110
8
1111
9
Page 2

Exerccios Codificadores
1 - Projete um decodificador BCD 5421 para BCD 2421 e apresente:
a) Tabela Verdade
b) Mapa de Karnaugh
c) Desenho do Circuito
Cdigo BCD 5421

Cdigo BCD 2421

0000
0001
0010
0011
0100
1000
1001
1010
1011
1100

0000
0001
0010
0011
0100
1011
1100
1101
1110
1111

0
1
2
3
4
5
6
7
8
9

Prof. Leandro Velozo

0
1
2
3
4
5
6
7
8
9

BCD 5421
Z Y X W

BCD 2421
D C B A

Page 3

Exerccios Codificadores
1 - Projete um decodificador BCD 5421 para BCD 2421 e apresente:
a) Tabela Verdade
b) Mapa de Karnaugh
c) Desenho do Circuito
BCD 5421
Z
Y X W

Prof. Leandro Velozo

BCD 2421
D C B A

Page 4

Exerccios Codificadores
1 - Projete um decodificador BCD 5421 para BCD 2421 e apresente:
a) Tabela Verdade
b) Mapa de Karnaugh
c) Desenho do Circuito

Prof. Leandro Velozo

Page 5

Exerccios Codificadores
2 - Projete um decodificador BCD 7421 para BCD 8421 e apresente:
a) Tabela Verdade
b) Mapa de Karnaugh
c) Desenho do Circuito

Cdigo BCD 7421


0000
0
0001
1
0010
2
0011
3
0100
4
0101
5
0110
6
1000
7
1001
8
1010
9
Prof. Leandro Velozo

Cdigo BCD 8421


0000
0
0001
1
0010
2
0011
3
0100
4
0101
5
0110
6
0111
7
1000
8
1001
9
Page 6

Exerccios Codificadores
2 - Projete um decodificador BCD 7421 para BCD 8421 e apresente:
a) Tabela Verdade
b) Mapa de Karnaugh
c) Desenho do Circuito
Cdigo BCD 7421
0000
0
0001
1
0010
2
0011
3
0100
4
0101
5
0110
6
1000
7
1001
8
1010
9

Prof. Leandro Velozo

Cdigo BCD 8421


0000
0
0001
1
0010
2
0011
3
0100
4
0101
5
0110
6
0111
7
1000
8
1001
9

BCD 7421
Z Y X W

BCD 8421
D C B A

Page 7

Exerccios Codificadores
2 - Projete um decodificador BCD 7421 para BCD 8421 e apresente:
a) Tabela Verdade
b) Mapa de Karnaugh
c) Desenho do Circuito
BCD 7421
Z
Y X W

Prof. Leandro Velozo

BCD 8421
D C B A

Page 8

Exerccios Codificadores
2 - Projete um decodificador BCD 7421 para BCD 8421 e apresente:
a) Tabela Verdade
b) Mapa de Karnaugh
c) Desenho do Circuito

Prof. Leandro Velozo

Page 9

Exerccios Flip Flip Carta de Tempo


Exerccio 1 Desenhe a carta de tempo do Flip-Flop JK
para a sada Q.

Q0 (no muda)

(comuta)

Prof. Leandro Velozo

Page 10

Exerccios Flip Flip Carta de Tempo


Exerccio 2 Desenhe a carta de tempo do Flip-Flop JK
para a sada Q.

Q0 (no muda)

(comuta)

Prof. Leandro Velozo

Page 11

Exerccios Flip Flip Carta de Tempo


Exerccio 3 Para os FF abaixo,

desenhe a forma de onda na sada em funo dos

sinais aplicados :

Q0 (no muda)

(comuta)

Prof. Leandro Velozo

Page 12

Exerccios Flip Flip Carta de Tempo


Exerccio 4 Para os FF abaixo,

desenhe a forma de onda na sada em funo dos

sinais aplicados :

Q0 (no muda)

(comuta)

Prof. Leandro Velozo

Page 13

Exerccios Flip Flip Carta de Tempo


Exerccio 5 Para os FF abaixo,

desenhe a forma de onda na sada em funo dos

sinais aplicados :

Q0 (no muda)

(comuta)

Prof. Leandro Velozo

Page 14

Exerccios Flip Flip Carta de Tempo


Exerccio 6 Para os FF abaixo,

desenhe a forma de onda na sada em funo dos

sinais aplicados :

Q0 (no muda)

(comuta)

Prof. Leandro Velozo

Page 15

Exerccios Flip Flip Carta de Tempo


Exerccio 7 Para os FF abaixo,

desenhe a forma de onda na sada em funo dos

sinais aplicados :

Q0 (no muda)

(comuta)

Prof. Leandro Velozo

Page 16

Exerccios Flip Flip Carta de Tempo


Exerccio 8 Para os FF abaixo,

desenhe a forma de onda na sada em funo dos

sinais aplicados :

Prof. Leandro Velozo

Page 17

Exerccio Multiplex
1) Uma determinada funo lgica foi implementada de acordo com o circuito logico
abaixo. Implemente um circuito lgico para obter esta mesma funo lgica, empregando
um MUX 8x1. Considere a entrada A (MSB) e a entrada D (LSB).
a) Expresso Logica
b) Tabela Verdade
c) Sada Y = f(?)
d) Circuito Logico equivalente

Prof. Leandro Velozo

Page 18

Exerccio Multiplex
3) Uma determinada funo lgica foi implementada de acordo com o circuito logico
abaixo. Implemente um circuito lgico para obter esta mesma funo lgica, empregando
um MUX 8x1. Considere a entrada A (MSB) e a entrada D (LSB).
a) Expresso Logica
b) Tabela Verdade
c) Sada Y = f(?)
d) Circuito Logico equivalente

Prof. Leandro Velozo

Page 19

Exerccio Multiplex
A

Prof. Leandro Velozo

Y=f(D)

Page 20

You might also like