You are on page 1of 15

ESCUELA POLITCNICA DEL EJRCITO

EXTENSIN LATACUNGA.
DEBERES DE CIRCUITOS DIGITALES.
Los deberes debern ser presentados a tres das hbiles antes del examen, en
formato digital las simulaciones en proteus, y el desarrollo de los diseos en Word.
El formato digital deber tener la siguiente configuracin:
Directorio Raz: Nombre y Apellido del estudiante.
Archivo en proteus: Ejercicio_#
Archivo en Word: Ejercicio_#
El trabajo se entrega en un CD con Caratula que identifique la Carrera, La asignatura:
Circuitos Digitales, Tema: Deberes, Periodo Febrero Julio 2013, Nivel:
Entregar el CD en una Caja, igualmente con caratula, en un solo CD se agrupara
todos los trabajos.

Ejercicio_#1
1. Disear un decodificador numrico BCD a 7 Segmentos mediante la utilizacin de
Compuertas, El mtodo de simplificacin debe ser por mapas de Karnaugh.
#
0
1
2
3
4
5
6
7
8
9
A
B
C
D
E
F

A
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1

B
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1

C
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1

D
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1

a
1
0
1
1
0
1
0
1
1
1
X
X
X
X
X
X

b
1
1
1
1
1
0
0
1
1
1
X
X
X
X
X
X

c
1
1
0
1
1
1
1
1
1
1
X
X
X
X
X
X

d
1
0
1
1
0
1
1
0
1
0
X
X
X
X
X
X

e
1
0
1
0
0
0
1
0
1
0
X
X
X
X
X
X

f
1
0
0
0
1
1
1
0
1
1
X
X
X
X
X
X

g
0
0
1
1
1
1
1
0
1
1
X
X
X
X
X
X

Funcion :a

AB
CD

00
01
11
10

00

01

11

10

1
0
1
1

0
1
1
0

x
X
X
x

1
1
x
X

A
a=D ( C +B ) + A B D+
Funcion :b

AB
CD

00
01
11
10

00

01

11

10

1
1
1
1

1
0
1
0

x
X
X
X

1
1
x
X

00

01

11

10

1
1
1
0

1
1
1
1

X
X
X
X

1
1
x
X

C ( D )

b=A + B+
Funcion :c

AB
CD

00
01
11
10

c=

D+ B
C+

Funcion :d

AB
CD

00
01

00

01

11

10

1
0

0
1

X
X

1
0

11
10

1
1

0
1

X
X

x
X

00

01

11

10

1
0
0
1

0
0
0
1

X
X
X
X

1
0
x
X

( B+C

C
)+ B C D+ A B
d= D

Funcion :e

AB
CD

00
01
11
10

e=

B D+C
D

Funcion :f

AB
CD

00
01
11
10

00

01

11

10

1
0
0
0

1
1
0
1

x
X
X
X

1
1
x
X

( B+ C ) + B C + A
D

f=

Funcion :g
AB
CD

00
01
11
10

00

01

11

10

0
0
1
1

1
1
0
1

x
X
X
X

1
1
x
X

g=

A
B
) + B C + A
C ( D+

Ejercicio_#2
2. Realizar las conexiones necesarias para obtener un sumador de 2 nmeros a 4
bits cada uno, utilizando circuitos integrados 74LS83, 74LS85, que sean
necesarios y visualizar la respuesta en dos display de 7 segmentos.

Ejercicio_#3
3. Disear un decodificador a 16 segmentos, que me permita visualizar en un display,
una a una las letras de su primer nombre, aplique mapas de Karnaugh para la
simplificacin de funciones.
Entradas

J
E
N
N
Y

Salidas

A
0
0
0
0
1

B
0
0
1
1
0

C
0
1
0
1
0

A1
1
1
0
0
0

A
2
1
1
0
0
0

B
0
0
1
1
0

C
0
0
1
1
0

1
1
1

0
1
1

1
0
1

X
X
X

X
X
X

X
X
X

X
X
X

D1 D2
0
1
1
1
0
0
0
0
0
0
X
X
X

X
X
X

E
0
1
1
1
0

F
0
1
1
1
0

G
1
0
1
0
0
0

G2
0
1
0
0
0

H
0
0
1
1
1

I
1
0
0
0
0

J
0
0
0
0
1

K
0
0
1
1
0

L
1
0
0
0
1

M
0
0
0
0
0

X
X
X

X
X
X

X
X
X

X
X
X

X
X
X

X
X
X

X
X
X

X
X
X

X
X
X

X
X
X

Funcion : A 1

A 1= A
AB
C

00
01

Funcion : A 2

A 2= A

00

01

11

10

1
1

0
0

x
X

0
x

Funcion :B
B=B
AB
C

00
01

00

01

11

10

0
0

1
1

x
X

0
x

00

01

11

10

1
1

0
0

x
X

0
x

00

01

11

10

0
1

1
1

x
X

0
x

Funcion :C

C=B
Funcion : D1

D1= A B C
Funcion : D2

B
D 2= A
AB
C

00
01

Funcion : E

E=B+C
AB
C

00
01

Funcion :F
F=B+ C

Funcion :G1
G1= A B C
Funcion :G2
G2= A B C
Funcion : H

H=B+ A

AB
C

00
01

00

01

11

10

0
0

1
1

x
X

1
X

00

01

11

10

0
0

1
1

x
X

0
X

00

01

11

10

1
0

0
0

x
X

1
X

Funcion :I
I = A B C
Funcion :J
C

J=A B
Funcion : K
K=B
AB
C

00
01

Funcion : L

L= B
AB
C

00
01

Funcion : M
M =GND

Ejercicio_#4
4. Un sistema automtico de riego funcionar si se cumplen las siguientes
condiciones:
Que el depsito de agua que alimenta el circuito de riego no est vaco, que no
est lloviendo en ese momento y que haya oscurecido lo suficiente para reducir la
evaporacin del agua de riego.
Para inyectar agua en la tubera de riego se dispone de una electrovlvula (salida)
que, si est activada, deja pasar el agua al sistema de riego, bajo el
funcionamiento de varios sensores.
Un interruptor de boya flotante en el depsito: A = 1 si queda agua, A = 0 no queda
agua. Un sensor de humedad para detectar la lluvia: B = 1 llueve, B = 0 no llueve.
Un sensor de luz con LDR: C = 1 es de da, C = 0 es de noche.
Construya la tabla de verdad y exprese su funcin lgica mediante la utilizacin de
Multiplexores.

Tabla de Verdad
Entradas: A,B,C
Salidas: F
A
0
0
0
0
1
1
1
1

B
0
0
1
1
0
0
1
1

C
0
1
0
1
0
1
0
1

Funcin:

S= A B

F
0
0
0
0
1
0
0
0

Ejercicio_#5
5. Realizar las conexiones necesarias para realizar un probador de transistores NPN
y PNP mediante la utilizacin del LM555.

Ejercicio_#6
6. Disear el flip- flop RS, mediante compuertas NAND.

S
0
0
1
1

TABLA DE
FUNCIONAMIENTO
R
Q
0
Se mantiene
1
0
0
1
1
Ambiguo
TABLA DE EXCITACIN
Q0
Q+
R
0
0
X
0
1
0
1
0
1
1
1
0

Q0
0
0
0
0
1
1
1
1

R
0
0
1
1
0
0
1
1

S
0
1
0
X

TABLAS DE ESTADO
S Q
Q0
R S Q'
0 0
0
0 0
1
1 1
0
0 1
0
0 0
0
1 0
1
1 X
0
1 1
X
0 1
1
0 0
0
1 1
1
0 1
0
0 0
1
1 0
1
1 X
1
1 1
X

Ejercicio_#7
7. Realizar un circuito utilizando LM555 que cumpla la siguiente funcin.

Encender un led Amarillo por un periodo T, al presionar un pulsador, y durante este


periodo T que se encuentra encendido el led amarillo, hacer parpadear un led Rojo
cuatro veces. Luego el sistema espera otro pulso. El sistema puede ser reseteado
en cualquier momento.

Figura 1: Seal de salida.

T=11S
T= ln3*C*R

R=

T
ln 3C

c=470106 F
R=

11
ln 3470106 F

R=33765.20308
T1=1s
T2=2s

R=

T1
ln 2C

c=470106 F
R=

1
6
ln 247010 F

R1=3069.563917
T2=ln2*C*(R1+R2)

R 2=

2
R 1
ln 2470106 F

R2=3069.563917

Ejercicio_#8
8. Para el multiplexor de la figura 2, determine la tabla de verdad, en los siguientes
casos:
Siendo Z la salida, E habilitacin del
integrado, S0 S1 S2, entradas de
seleccin, I0 I1 I2 I3 I4 I5 I6 I7 entradas de
datos.

Figura 2: Multiplexor 8 a 1

Tabla 1: Tabla de verdad


~
E
0
0
1
1
0
1

S2

S1

S0

I0

I1

I2

I3

I4

I5

I6

I7

~Z

0
1
0
1
1
0

1
0
0
1
1
1

0
1
0
0
1
0

0
1
1
1
0
1

1
0
0
0
1
0

0
1
1
1
0
1

1
1
1
1
1
1

1
1
1
0
1
0

0
0
0
1
0
1

0
0
0
1
0
1

1
1
1
1
1
1

1
1
0
0
1
0

0
0
1
1
0
1

Ejercicio_#9
9. Un sistema electrnico de alarma est constituido por cuatro sensores a, b, c y d.
La alarma debe dispararse cuando se activen tres o cuatro sensores. Si se activan
slo dos sensores su disparo es indiferente. La alarma nunca debe dispararse si
se activa un solo sensor o ninguno. Por ltimo y por razones de seguridad, se
deber activar si a = 0, b = 0, c = 0 y d = 1. Disee el circuito de control para esta
alarma con el menor nmero posible de compuertas, Utilice mapas de karnaugh
para la simplificacin.
Entradas: a,b,c,d
Salida:F
Tabla de Verdad
a
0
0

b
0
0

c
0
0

d
0
1

F
0
1

0
0
0
0
0
0
1
1
1
1
1
1
1
1

0
0
1
1
1
1
0
0
0
0
1
1
1
1

ab
cd

00
01
11
10

1
1
0
0
1
1
0
0
1
1
0
0
1
1

0
1
0
1
0
1
0
1
0
1
0
1
0
1

0
x
0
x
x
1
0
x
x
1
x
1
1
1

00

01

11

10

0
1
x
0

0
x
1
x

x
1
1
1

0
X
1
X

Funcion : D+ BC

Ejercicio_#10
10. El circuito de la figura 3 es un comparador binario de dos nmeros (A y B) de dos
bits. Las salidas (S0, S1 y S2) toman el valor lgico de 1 cuando A>B, A<B, A=B,

respectivamente. Obtenga las funciones lgicas de cada salida y simplifique por


Karnaugh.

Figura 3: Comparador de dos Nmeros.


Entradas: 2 nmeros de dos bits A1, A0, B1, B0
Salida: S0, S1, S2
Tabla de Verdad
A1 A0
0
0
0
0
0
0
0
0
0
1
0
1
0
1
0
1
1
0
1
0
1
0
1
0
1
1
1
1
1
1
1
1

B1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1

B0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1

S0
0
0
0
0
1
0
0
0
1
1
0
0
1
1
1
0

S
1
0
1
1
1
0
0
1
1
0
0
0
1
0
0
0
0

S2
1
0
0
0
0
1
0
0
0
0
1
0
0
0
0
1

Funcion :S 0
A1 A0
B1 B0

00
01
11
10

00

01

11

10

0
0
0
0

1
0
0
0

1
1
0
1

1
1
0
0

1+ A 0 B 1 B 0+ A 1 A 0 B
0
S 0= A 1 B

Funcion :S 1
A1 A0
B1 B0

00
01
11
10

00

01

11

10

0
1
1
1

0
0
1
1

0
0
0
0

0
0
1
0

00

01

11

10

1
0
0
0

0
1
0
0

0
0
1
0

0
0
0
1

1 B 1+ A
1A
0 B0 +B 1 B0 A 0
S 1= A

Funcion :S 2
A1 A0
B1 B0

00
01
11
10

1 A 0 B 1 B
0 + A 1 A 0 B 1 B 0+ A 1 A
0 B1 B
0 + A1 A 0 B1 B0
S 2= A

You might also like