Professional Documents
Culture Documents
Flip - Flop
Profesora:
Patricia Janet Benites Yglesias
Integrantes:
2015
DISEO LOGICO
INDICE
CARATULA............................................................................................ Pg. 1
NDICE......................................................................................................... Pg. 2
INTRODUCCIN........................................................................................ Pg. 3
FLIP-FLOP.......................................................................................... Pg. 4
1.1. Descripcin............................................................................. Pg. 4
1.2. Parmetro de los Flip-Flops................................................................ Pg. 4
1.3. Tipos de Flip-Flops. ........................................................................... Pg. 5
1.4. Inicializacin de Flip-Flops.................................................................. Pg. 11
1.5. Ejemplos con Flip-Flops........................................................... Pg. 12
RELOJ.................................................................................................... Pg. 13
2.1. Seales de Reloj (CLOCK) y FF controlados por Reloj........................ Pg. 13
2.2. Principales caractersticas de los FF sincronizados por Reloj. .............. Pg. 14
2.3. Constantes de tiempo de Establecimiento y de Retencin.................. Pg. 14
COMPUERTAS NAND Y NOR......................................................... Pg.16
3.1. Registro Bsico construido con compuertas NAND............................ Pg. 16
3.2. Registro Bsico con compuertas NOR................................................ Pg. 17
CIRCUITOS INTEGRADOS........................................................... Pg.20
4.1. Introduccin a los circuitos integrados.. Pg.20
4.2. Concepto... Pg.20
4.3. Circuitos integrados bipolares y unipolares... Pg.21
4.4. Tipos de encapsulados..... Pg.22
4.5. Clasificacin de los Circuitos Integrados de acuerdo a su estructura. ... Pg.24
4.6. Clasificacin de los circuitos Integrados de acuerdo a su funcin. ... Pg.25
4.7. Funciones de los circuitos integrados..... Pg.26
DISEO LOGICO
CONCLUCION.. Pg.28
RESUMEN... Pg.29
RECOMENDACIONES...Pag.33
EXAMEN TEORICO SIN RESOLVER... Pg.34
EXAMEN TEORICO RESUELTO...... Pg.35
EXAMEN PRCTICO SIN RESOLVER........ Pg.37
EXAMEN PRCTICO RESUELTO.... Pg.38
VALOR AGREGADO........ Pg.40
BIBLIOGRAFIAPag.42
DISEO LOGICO
INTRODUCCIN
Todos los circuitos digitales utilizan datos binarios para funcionar correctamente,
los circuitos estn diseados para contar, sumar, separar, etc. los datos segn
nuestras necesidades, pero por el tipo de funcionamiento de las compuertas
digitales, los datos presentes en las salidas de las mismas, cambian de acuerdo
con sus entradas, y no hay manera debitarlo, si las entradas cambian, las salidas
lo harn tambin, entonces: Cmo podemos hacer para mantener un dato o
serie de datos en un lugar hasta que los necesitemos?, La respuesta son las
memorias, bsicamente son sistemas que pueden almacenar uno o ms datos
evitando que se pierdan, hasta que nosotros lo consideremos necesario, es decir,
pueden variar su contenido a nuestra voluntad.
El corazn de una memoria son los Flip Flops, este circuito es una combinacin de
compuertas lgicas, A diferencia de las caractersticas de las compuertas solas, si
se unen de cierta manera, estas pueden almacenar datos que podemos
manipular con reglas preestablecidas por el circuito mismo. Esta es la
representacin general par un Flip Flop (comnmente llamado "FF")
En el presente documento se va a desarrollar la investigacin de los dispositivos
Flip-Flops y sus componentes: Reloj, Compuertas Nand y Nor y los Circuitos
Integrados.
DISEO LOGICO
FLIP FLOP
1. Descripcin
Los Flip Flops son dispositivos sncronos, de dos estados, tambin
conocidos como multivibradores Biestables capaz de permanecer en uno
de dos estados posibles durante un tiempo indefinido en ausencia de
perturbaciones. Un Flip - Flop se diferencia de un Latch, en la forma en que
cambian sus datos de salida, ya que es un dispositivo controlado por una
seal de reloj, en el cual solamente cambiar sus datos de salida mientras
ocurra un flanco de subida o de bajada de una seal de reloj, como lo
indica la entrada dinmica. Esta caracterstica es ampliamente utilizada
en electrnica digital para memorizar informacin.
Los circuitos secuenciales son aquellos en los cuales su salida depende de
la entrada presente y pasada. Dentro de estos circuitos se tienen a los FlipFlops.
Los Flip-Flops son los dispositivos con memoria ms comnmente utilizados.
Sus caractersticas principales son:
DISEO LOGICO
3. Tipos de Flip-Flops.
Flip-Flop S-R (Set-Reset)
La siguiente figura muestra una forma
posible de implementar un Flip-Flop S-R.
Utiliza dos compuertas NOR. S y R son las
entradas, mientras que Q y Q son las salidas
(Q es generalmente la salida que se busca
manipular.)
Como existen varias formas de
implementar un Flip-Flop S-R (y en
general cualquier tipo de Flip-Flop) se
utilizan diagramas de bloque que
representen al Flip-Flop. El siguiente
diagrama de bloque representa un FF SR. Ntese que ahora, por convencin, Q
se encuentra en la parte superior y Q en la inferior.
DISEO LOGICO
Q+
Ntese que en la implementacin del FF T, las dos entradas del FF S-R estn
conectadas a compuertas AND, ambas conectadas a su vez a la entrada
T. Adems, la entrada Q est conectada a R y Q a S. Esta conexin es as
para permitir que el FF S-R cambi de estado cada que se le mande un
dato a T. Por ejemplo, si Q = 1 en el tiempo actual, eso significa que Q = 0,
por lo tanto, al recibir T el valor de 1, se pasaran los valores de R = 1 y S = 0
al FF S-R, realizando un reset de Q.
DISEO LOGICO
Q+
DISEO LOGICO
Flip-Flop J-K
El flip-flop J-K es una mezcla entre el flip-flop S-R y el flip-flop T. Esto ocurre
de la siguiente manera:
En J=1, K=1 acta como Flip-flop T
De otra forma, acta como flip-flop S-R
DISEO LOGICO
Q+
0
0
1
1
0
1
0
0
10
Flip-Flop D (Delay)
El flip-flop D es uno de los FF ms sencillos. Su funcin es dejar pasar lo que
entra por D, a la salida Q, despus de un pulso del reloj. Es, junto con el FF JK, uno de los flip-flops ms comunes con reloj. Su tabla de estado se
muestra a continuacin:
D
Q+
DISEO LOGICO
11
4. Inicializacin de Flip-Flops
Cuando se estn utilizando flip-flops en la construccin de circuitos, es
necesario poder controlar el momento en el que un FF empieza a funcionar
y el valor con el que inicia su secuencia. Para esto, los flip-flops cuentan
con dos entradas que le permiten al diseador seleccionar los valores
iniciales del FF y el momento en el que empieza a funcionar. Estas entradas
son llamadas en Ingls: Clear y Preset.
Clear - inicializa Q en cero sin importar entradas o reloj (
Preset - inicializa Q en 1 sin importar entradas o reloj (
).
).
DISEO LOGICO
12
DISEO LOGICO
Q+
13
Reloj
1. Seales de Reloj (CLOCK) y FF controlados por Reloj
Hasta ahora hemos visto que un Registro Bsico tiene dos variables de
entrada y responde de manera predecible a ellas, pero Qu podamos
hacer si necesitramos otra variable de control? Cmo podramos hacer
que el registro acte cuando sea conveniente para nosotros, y no al
momento de cambiar sus entradas? Todos los sistemas digitales tienen
bsicamente dos formas de operacin:
DISEO LOGICO
14
DISEO LOGICO
15
Las figuras nos muestran del lado izquierdo de la lnea verde el pin de
entrada de Reloj del FF, el lado derecho nos muestra el circuito interno del
FF. La diferencia entre CK y CK se debe al retraso en la propagacin que
cualquier compuerta tiene, desde que se aplica una seal en la entrada,
hasta que esta se refleja en la salida. Esta diferencia en tiempo, nos
permite obtener un pulso de salida solamente cuando ocurre la transicin
para la que estn diseados, y por lo tanto accionar el FF.
DISEO LOGICO
16
DISEO LOGICO
17
La siguiente tabla nos muestra los diferentes cambios de las salidas, segn
cada seleccin de entradas (La "X" significa que no importa el estado en el
que se encuentren en ese momento):
18
DISEO LOGICO
19
DISEO LOGICO
20
CIRCUITOS INTEGRADOS
1. Introduccin a los circuitos integrados
Como todos sabemos los Circuitos Integrados son unos pequeos circuitos
electrnicos fabricados con una funcin especfica como pueden ser:
Operaciones Aritmtica
Funciones lgicas
Amplificacin
Codificacin
Decodificacin
Controladores
DISEO LOGICO
21
DISEO LOGICO
22
II Ciclo
4. Tipos de encapsulados
Todos los chips estn encapsulados de distintas formas y tamaos,
dependiendo de la funcin que van a cumplir. Adems, cada tipo de
encapsulado posee una distribucin y asignacin de pines, que podemos
consultar en las hojas de datos respectivas. En la actualidad, existe una
gran variedad de encapsulados, entre los cuales podemos encontrar
algunos como:
Encapsulados SIP (Single In line Package): al igual que los DIP, son los
encapsulados ms antiguos y presentan una fila nica de pines para
la conexin; el nmero mximo de estos suele ser de 24.Tambin, al
igual que los DIP, estos encapsulados pueden ser soldados en
orificios realizados en las placas, y son utilizados para circuitos
integrados de pequea y mediana escala de integracin.
DISEO LOGICO
23
II Ciclo
DISEO LOGICO
24
II Ciclo
DISEO LOGICO
25
II Ciclo
DISEO LOGICO
26
II Ciclo
DISEO LOGICO
27
II Ciclo
CONCLUSION
Podemos concluir que los Flip- Flops o tambin llamados Biestables se diferencian
de un Lanctch por que estos son controlados por una seal de reloj (clock). Esta
es ampliamente utilizado en electrnica digital para memorizar informacin, por
esos son los dispositivos ms comnmente utilizados.
Sus parmetros son mas o menos normalizados, entre ellos destacan: SET UP TIME,
HOLD TIME, el de Frecuencia Mxima de reloj, Duracin del tiempo bajo y alto de
reloj, el tiempo bajo de Present y Clear y El Tiempo de retardo o propagacin.
Entre los tipos de flip flops vemos que en el S-R si se le dan valores = 1, esto no es
vlido, porque ese estado vuelve inestable al circuito flip flop, en cambio en el FF
T al cambiar de estado en cada pulso no mantendra el estado inestable. El flip
flop J- K es una mescla del FF S-R y FF T , ahora si en los estados son = 1, si son
vlidos, en FF J-K es uno de los ms comunes en reloj. El FF D es uno de los ms
sencillos por lo que su tabla de estado es ms sencilla.
En cuanto a las seales de reloj vemos que estas actan como controles para los
FF. Todos los sistemas digitales tienen bsicamente en 2 formas de operacin:
Asncrono (Automtica) y Sncrono (Reloj). Los asncronos son muy complicados
en lo que es diseo y reparacin, en cambio los sncronos son ms fciles porque
podemos saber los estados al no ser automtico. La seal del reloj cambia
cuando hace una transicin llamada flanco, esta puede ser Positivo o Negativo.
La manera de trabajar con un circuito combinacional como lo es el Flip flop es
con las compuertas NAND y NOR, ya que estas son ms comunes y ms fciles de
trabajar que con las AND y OR. Sus usos ms comunes son: eliminar el ruido para
pulsadores mecnicos, Sistemas ON/OFF tanto digitales como anlogos, para
sensores de movimiento mecnico (Ejemplo: las puertas de los ascensores), entre
muchas ms.
Los Circuitos Integrados son pequeos circuitos electrnicos que han ido
evolucionando con el paso del tiempo; ya que sus funciones han crecido y su
tamao ha disminuido considerablemente; la llamada Miniaturizacin.
En la actualidad, los pasos para fabricar un circuito integrado han cambiado, ya
que han surgido nuevas industrias que han asumido la responsabilidad de
introducir los ltimos avances tecnolgicos en el equipo de procesamiento.
DISEO LOGICO
28
II Ciclo
RESUMEN
a) Primer mapa conceptual
FLIP FLOP
Concepto
El corazn de una memoria son los flip flops, estos circuitos son una combinacin de
puertas lgicas.
FF Registro Bsico NAND
Tipos
FF JK
FF tipo D
DISEO LOGICO
29
II Ciclo
FF JK
FF tipo D (datos)
DISEO LOGICO
30
II Ciclo
Reloj (Clock)
Todos los sistemas digitales tienen
bsicamente dos formas de
operacin:
La Transicin con
pendiente negativa (TPN) o
Flanco Negativo (FN).
DISEO LOGICO
31
II Ciclo
Circuitos Integrados
Son un agrupamiento de resistencias, diodos y transistores
fabricados en una sola pieza de material semiconductor
CI Bipolares
Son los que se hacen
empleando el transistor
bipolar de unin (NPN Y
PNP) como el elemento
principal del circuito.
DISEO LOGICO
CI Unipolares
Tipos
Clasificacin
SSI
MSI
LSI
VLSI
32
II Ciclo
RECOMENDACIONES
Existen diversos tipos de flip flops: D, JK, T, SR, entre otros. El uso es lo que definir
que tipo de flipflop es el adecuado para nuestra conveniencia. En la prctica se
usarn los flip flops de tipo D y JK principalmente. Pero antes es necesario saber
principalmente lo que es un latch y posteriormente un flip flop. Tambin se ver lo
que es un flip flop tipo D, JK, T. Posteriormente se har la prctica siguiendo con
las indicaciones establecidas.
Tambin hasta ahora hemos visto que un Registro Bsico tiene dos variables de
entrada y responde de manera predecible a ellas. Todos los sistemas digitales
tienen bsicamente dos formas de operacin.
Tambin sabemos que los circuitos digitales ASNCRONOS son muy complicados
en lo que a diseo y reparacin se refiere y os circuitos digitales SNCRONOS son
ms fciles de disear y reparar.
Los circuitos combinacionales se construyen ms a menudo con
compuertas NAND o NOR, que con compuertas AND y OR debido a que son ms
comunes desde el punto de vista de hardware en la forma de circuitos
integrados.
Los Circuitos Integrados por lo general se combinan para formar sistemas mucho
ms complejos que pueden ser desde una calculadora, un reloj digital, un
videojuego, hasta una computadora.
DISEO LOGICO
33
II Ciclo
Examen Terico
1. Cules son los tipos de Flip-Flops?
_______________________________________________________________________
_______________________________________________________________________
_______________________________________________________________________
_______________________________________________________________________
_______________________________________________________________________
2. Qu son los circuitos digitales ASNCRONOS?
_______________________________________________________________________
_______________________________________________________________________
_______________________________________________________________________
_______________________________________________________________________
_______________________________________________________________________
3. Cules son las principales caractersticas de los FF sincronizados por
Reloj?
_______________________________________________________________________
_______________________________________________________________________
_______________________________________________________________________
_______________________________________________________________________
_______________________________________________________________________
4. Describa y dibuje la compuerta NAND.
___________________________________
___________________________________
___________________________________
___________________________________
___________________________________
5. Nombre los tipos de encapsulados y describa uno de ellos.
_______________________________________________________________________
_______________________________________________________________________
_______________________________________________________________________
_______________________________________________________________________
_______________________________________________________________________
DISEO LOGICO
34
II Ciclo
DISEO LOGICO
35
DISEO LOGICO
36
Examen Prctico
1. Dibuje un FF T con Reloj
Q+
DISEO LOGICO
37
Q+
Solucin
DISEO LOGICO
38
Solucin
DISEO LOGICO
39
VALOR AGREGADO
DISEO LOGICO
40
DISEO LOGICO
41
Bibliografa
Circuitos Secuenciales,
http://homepage.cem.itesm.mx/pchavez/material/arqui/Modulos/M
oduloVICircuitosSecuenciales/MaterialCircuitosSecuenciales/FlipFlop
s/FlipFlops.htm
DISEO LOGICO
42