Professional Documents
Culture Documents
EQUIPOS DE AUDIO
Alberto Franco Snchez
Introduccin
Los actuales equipos electrnicos de audio y video cuentan con sistemas de sintona cada vez
ms pequeos, complejos y eficientes.
Por definicin, los sintonizadores son aquellos dispositivos que permiten aumentar o disminuir la longitud de onda (frecuencia) propia
del aparato receptor, adaptndola a la longitud
de las ondas que intenta recibir. Por su parte,
sintonizar quiere decir hacer que el aparato receptor vibre al unsono con el emisor.
Seguramente, usted recuerda los antiguos sistemas de sintona; aquellos que tenan una torreta, y en los que con cada cambio de canal se
haca girar una serie de placas con pequeas
bobinas; y en ocasiones capacitores, que generaban la frecuencia adecuada para la sintona
del canal. Y recuerda tambin los radios en cuyo
sistema mecnico una polea se haca girar para
ir variando la frecuencia y as sintonizar las diferentes estaciones?
Tambin recordar que dichos sistemas de
sintona provocaban fallas diversas, no slo electrnicas; por ser mecnicos, su constante uso
los iba desgastando hasta que empezaban a generar mala sintona. En los televisores de torreta, por ejemplo, era muy comn que no sintonizaran correctamente los canales; esto se deba
a que estaban sucias las terminales de conexin
en el selector de canales.
Mas con el avance tecnolgico logrado en
aos recientes, se desarrollaron circuitos electrnicos en los que, gracias a nuevas configuraciones de funcionamiento, las partes mecnicas
e incluso las analgicas han sido sustituidas por
partes digitales.
Actualmente existen sistemas de sintona
apoyados en PLL (lazos de amarre por fase), que
ofrecen las ventajas propias de los sistemas digitales. Los modulares, auto-estreos y otros
equipos reproductores de sonido, no slo almacenan en memoria las estaciones preferidas por
el usuario; previa activacin de una funcin especial, tambin son capaces de seleccionar entre estaciones que transmiten msica o programas similares; o bien, a partir de cierta estacin
que se haya querido sintonizar y que por alguna
razn no sea bien captada, pueden buscar entre
las siguientes hasta ubicarse en la que mejor se
escuche.
Para ejemplificar mejor sta y otras particularidades de los modernos sistemas de sintona,
enseguida veremos un caso especfico.
Figura 1
ANTENA
Diagrama a
bloques bsico
de un
sintonizador
AMP.
RF
MIXER
FILTRO
PASA BANDA
OSCILADOR
A I.F.
Descripcin general
Los circuitos PLL son ampliamente utilizados en
electrnica, tanto en equipos de comunicacin
celular como en telefona normal; tambin en
fuentes de alimentacin, en sintona de seal de
televisin y, como lo veremos enseguida, en sistemas de sintona de audio.
Pero describamos primero los sistemas de
recepcin en general.
Un sintonizador se encuentra en cualquier
aparato capaz de recibir una seal (radio, televisor, etc.), y consiste en un amplificador de RF,
49
pacidad variable por voltaje). Estos diodos permitieron disear un mtodo electrnico para
cambiar la frecuencia del oscilador.
Los varactores son semiconductores (o sea,
condensadores variables dependientes del voltaje) que operan de acuerdo con polarizacin
inversa aplicada, y se utilizan para la sintona
de estaciones de AM.
En la figura 3 se muestra el circuito equivalente para este diodo y sus smbolos ms utilizados.
Figura 4
Oscilador con diodos varactor
MIXER
B+
Voltaje
de
control
(DC)
Figura 3
A
(0.1 - 12 )
Rr 1M
Rs
(1-SmH)
Ls
C r =f(Vr )
El circuito que con mayor frecuencia se emplea para controlar la frecuencia del VCO, es un
PLL. Son las siglas de Phase Locked Loop, que,
como ya sealamos, significa lazo de amarre por
fase y se refiere propiamente a un circuito de
sincronizacin de fase.
50
Detector de fase
Entrada 1
CFV
SALIDA
Entrada 2
CFV
Figura 6
LPF: Filtro pasa bajos
Limpia cualquier ruido presente en la salida
del detector de fase
LPF
Salida
VCO
Figura 7
Detector
de fase
Oscilador
local
Data
las dos seales sea la de mayor frecuencia. Recuerde que a mayor frecuencia, el CFV entrega
mayor voltaje.
En otra etapa del PLL, una salida del detector
de fase se acopla a un oscilador de referencia
(que normalmente es un cristal oscilador). La
otra entrada se utiliza para monitorear la salida
del VCO, misma que se acopla a un diodo
varactor en el propio VCO (figura 6).
El funcionamiento es el siguiente: si la frecuencia del VCO es ms baja que la frecuencia
del oscilador de referencia, la salida del detector de fase ser ALTO y, en consecuencia, la frecuencia del VCO aumentar; y si la frecuencia
del VCO es ms alta que la del oscilador de referencia, la salida del detector de fase ser BAJO y,
en este caso, disminuir la frecuencia del VCO.
Estas acciones se ejecutarn una y otra vez,
en tanto no haya una igualdad de frecuencias.
Cuando esto ocurre, la salida del detector de fase
es mnima y entonces la frecuencia no cambia.
Aunque el circuito que acabamos de describir trabaja con una sola frecuencia, cabe sealar que un sintonizador trabaja con muchas frecuencias. Veamos qu sucede en tales
circunstancias.
Divisor
programable
Clock
Latch
2 500 kHz
5 200 kHz
Oscilador
de referencia
Salida
VCO
Otro de los aspectos importantes de este circuito, es que el oscilador de referencia maneja
una frecuencia muy alta (1MHz); y con la divisin de frecuencias, ser posible lograr la
sintona deseada. El problema de esto, es que
siempre se requiere que la frecuencia del oscilador local sea mayor que la frecuencia que se
desea sintonizar. Adems, los adelantos actuales y el amplio espectro de frecuencias utilizado
para las comunicaciones, hacen que resulte poco
prctico. Por eso se ha optado por utilizar otro
bloque adicional: el prescaler (pre-escalera), que
se utiliza para dividir la salida del oscilador local hacia una frecuencia ms baja, antes de enviarla al detector de fase. Con esto se logra que
el oscilador trabaje en un nivel de frecuencia ms
bajo (Figura 8).
En un sintonizador de TV, el prescaler tiene
entradas de seleccin de banda que finalmente
permiten cambiar entre VHF bajo y VHF alto o
UHF.
51
Figura 8
Prescaler para un PLL de
frecuencias altas
Oscilador
local
Data
Divisor
programable
Clock
Latch
Salida
Detector
de fase
VCO
Figura 9
Asignacin de pines para el LC72131
fabricado por Sanyo
Prescaler
Pin Assignments
(LC72131)
Latch
Data
Clock
XIN
22 XOUT
NC
21 Vss
CE
20 AOUT
DI
19 AIN
CL
18 PD
DO
17 VDD
B01
16 FMIN
B02
15 AMIN
B03
14 NC
I01
52
B04 10
11
13
I02
12 IFIN
Top view
las entradas que contienen los datos de las seales de FM y AM, respectivamente).
Este divisor programable funciona de acuerdo
con los datos de control que le enva el bloque
del registro de corrimiento (data shift register), el
cual almacena los datos recibidos desde el controlador.
Las terminales AIN y AOUT son de un transistor que funciona como amplificador y LPF (filtro pasa-bajos) activo.
El funcionamiento de este circuito depende
de los datos que provienen del microcontrolador por medio de la terminal 4 (DI). Y los datos
seriales, como usted su nombre lo indica, se adquieren en una serie de bits recibidos uno a uno
y que se pueden separar de acuerdo con la longitud de la palabra definida. Observe la figura
11.
Existen dos mtodos para la entrada/salida
de datos, que con base en los bits de direcciones (los primeros 8 de la figura 12A) determinan, entre otras cosas, la forma en que se deben
interpretar los siguientes 24 bits de la palabra.
Dichos bits son:
Figura 10
REFERENCE
DIVIDER
XIN
PHARSE DETECTOR
CHARGE PUMP
PD
XOUT
AIN
1/2
FMIN
SWALLOW COUNTER
1/16. 1/17 4 BITS
UNLOCK
DETECTOR
AOUT
UNIVERSAL
COUNTER
IFIN
12 BITS PROGRAMMABLE
DIVIDER
AMIN
CE
DI
CCB
I/F
CL
DO
VDO
POWER
ON
RESET
VSS
B01 B02
B03
B04
I01
I02
53
Tabla 1
Pin No.
Tipo
1
2
Xtal OSC
Funciones
Conexi n del cristal resonador (4.5/7.2 MHz)
A02596
16
15
Entrada del
oscilador local
Oscilador
local
A02599
A02599
Este pin tendr un estado lgico ALTO cuando esten entrando o saliendo
datos serie
Utilidado para la sincronizacin del reloj con los datos entrantes o salientes
en la entrada serie.
Data input
Data output
17
Fuente de
alimentaci n
21
Tierra
Habilitacin
del chip
Reloj
A02600
A02600
A02600
A02601
7
8
Puerto de
salida
El estado de las salidas son determinados por los bits (BO1)' a (BO4)' de
los datos serie
Se debe tener cuidado cuando se usa el Pin B01, ya que tiene una
impedancia mas alta que el resto de las salidas del bus (B02-B04).
10
11
La direccion (entrada o salida ) esta determinada por los bits IOC1 e IOC2
en los datos seriales. Cuando el dato es 0 el puerto es de entrada y
cuando es 1 el puerto es de salida.
Puerto I/O
13
19
Salida de
datos
procesados
Transistor
amplificador
LPF
El canal Ndel transistor MOS usado en el PLL activa el filtro pasa bajas
20
Acepta una entrada en el rango de frecuencia 0.4 a 12 MHz.
12
Contador IF
La seal de entrada se transmite directamente al contador de IF.
54
Figura 11
B El formato de salida
C1
C0
C2
C3
C4
C5
C6
C7
C8
C11
C10
C9
C12
C13
I1
I2
DO
(1) IN - PORT
R2
R3
R0
R1
(2) R- CTR
XS
DVS
CTE
P15
SNS
P14
P13
P11
P12
P9
P10
P8
P7
(1) P- CTR
P6
P5
P4
P3
P2
P1
1 0
C14
DI
C15
C16
C17
C18
UL
C19
(2) UNLOCK
P0
DI
Address
: MUST BE ZERO
Localizacin de fallas
En la tabla 2 se presentan los rangos mximos
absolutos de operacin. Con ellos, es posible
obtener un parmetro confiable para cuando se
estn haciendo las mediciones.
55
Figura 12
A Estructura del divisor programable
12 Bits
4 Bits
FMIN
1/2
(A)
Swallow
counter
Programmable
divider
(C)
AMIN
FVCO/N
PD
DVS
SNS
0E
FREF
FVCO - FREF X N
Procedimiento a seguir
Existen procedimientos que, apoyados en la informacin anterior, nos
B Estructura del contador IF
IF Counter
permitirn detectar cualquier tipo de
(20-bit binary counter)
falla en esta seccin.
L
M
(FC)
S
S
En los casos que se plantearon
IFIN
B
B DO PIN
al inicio de este artculo, acerca de
(C)
0 TO 3 4 TO 7 8 TO 11 12 TO 15 16 TO 19
los PLL simples, sera fcil detectar
4/B/32/64
(GT)
MS
cualquier problema. Tenga en cuenCTE
ta que estos dispositivos slo cuenGT0 GT1
C = FC X GT
tan con algunas terminales importantes para monitorear la seal.
Pero como realmente no son tan simples, haremos algunas recomendaciones basadas en el
1. Si el oscilador de referencia no funciona adefuncionamiento que se ha descrito.
cuadamente, tendremos un punto de prueba:
Tabla 2
Absolute Maximum Ratings at Ta = 25C, V SS = 0 V
Parameter
Supply voltage
56
Symbol
Pins
Ratings
Unit
V DD ma x
V DD
0.3 to +7.0
V IN1 max
0.3 to +7.0
V IN2 max
0.3 to V DD + 0.3
V IN3 max
IO1, IO2
0.3 to +15
V O1 max
DO
0.3 to +7.0
0.3 to V DD + 0.3
V O2 max
XOUT, PD
V O3 max
IO1 max
BO1
IO2 max
AOUT, DO
IO3 max
Pd max
Ta 85C
0.3 to +15
0 to 3.0
mA
0 to 6.0
mA
0 to 10.0
mA
LC72131: DIP22S
350
LC72131M: MFP20
180
mW
Operating temperature
Topr
40 to +85
Storage temperature
Tstg
55 to +125
Tabla 3
Allowable Operating Ranges at Ta = 40 to +85C, V SS = 0 V
Parameter
Symbol
Supply voltage
Input high-level voltage
Input low-level voltage
V DD
V IH1
V IH2
min
typ
ma x
U nit
4.5
5.5
CE, CL, DI
0.7 V DD
6.5
I O1, IO2
0.7 V DD
13
0.3 V DD
V O1
DO
6.5
V O2
13
fIN1
X IN
V IN1
MHz
fIN2
F MIN
V IN1
10
160
MHz
fIN3
AMI N
V IN3, SNS = 1
40
MHz
fIN4
AMI N
V IN4, SNS = 0
0.5
10
MHz
fIN5
IFIN
V IN5
0.4
12
V IN1
X IN
fIN1
400
1500
V IN2-1
FMIN
f = 10 to 130 MHz
40
1500
mVrms
V IN2-2
FMIN
70
1500
mVrms
Input amplitude
MHz
mVrms
V IN3
AMI N
f IN3, SNS = 1
40
1500
mVrms
V IN4
AMI N
f IN4, SNS = 0
40
1500
mVrms
V IN5-1
IFIN
fIN5, IFS = 1
40
1500
mVrms
V IN5-2
IFIN
fIN6, IFS = 0
70
1500
mVrms
XIN, XOUT
4.0
8.0
Supported crystals
Note: *
Conditions
V IL
Output voltage
Input frequency
Pins
V DD
Xtal
MHz
C2
XOUT
<Sample Oscillator Circuit>
Crystal oscillator: HC-49/U (manufactured by Kinseki, Ltd.), CL = 12 pF
C1 = C2 = 15 pF
The circuit constants for the crystal oscillator circuit depend on the crystal used,
the printed circuit board pattern, and other items. Therefore we recommend consulting
with the manufacturer of the crystal for evaluation and reliability.
LC72131/M
C1
XIN
b) Con una fuente regulada, aplique un voltaje de control a la resistencia para que llegue al varactor.
c) Mientras observa la salida del oscilador local a travs de la pantalla de un osciloscopio o de un frecuencmetro, vaya aumentando el voltaje de la fuente. De esta
manera, la frecuencia del oscilador local
deber aumentar. Y si disminuye el valor
de voltaje, la frecuencia tender a disminuir.
Si la fuente de alimentacin vara con la
suficiente precisin, debern escucharse
57
Figura 13
CB20
4.7/50
Q805
FM IF
AMP
T10
CF802
SFF 10.
MA57
L981 (3/3)
PACK 4N (TOK)
R823
1K
C822
0.01
R963
33
R824
330
Q805
25C2714 (0)
R832
39C
R827
180
R828
100
T3
C812
0.01
R836 IK
C814
0.01
2
3
4
R821
100
TP2
VT
C828
0.1
RB20
10K
OTHER:0
FM:7.5
+B
CB29
0.1
6
7
NC
(GND)
R822
10K
GND
ANT
J801
FM
75
AM
LOOP
ANTENNA
FM
AM
FM FRONT END
L981 (1/3)
PACK 4N (TOK)
12
13
VT
AM
GND
OSC
OUT
R839
150
IF
OUT
T7
T1
Q806
RT1P144C
14
BAND
SW
L981 (2/3)
PACK 4N (TOK)
11
C960
0.1
CF801
SFE 10.7
MA5
R640
560
R826
10K
LB32
2.2 UH
C823
0.01
10
15
R825
18K
C961 8P
R945 100K
R962
220-1/BW
58
L772
CFAZH-450
(TOK)
C758 5P
R760
270
REG
AM LO
C959
0.1
AM RF
C821
0.01
Otras aplicaciones
Como usted sabe, cada fabricante de equipos
electrnicos disea y decide que componentes
utilizar para cada aplicacin. As que en el mercado podemos encontrar muchas configuraciones para un mismo fin; por ejemplo, para la
sintona.
Generalmente, el producto determina el tipo
de componentes a utilizar. Si por ejemplo se pretende crear un producto de bajo costo, debern
emplearse circuitos no tan complejos y que realicen las funciones esenciales. Si el precio no
importa tanto, se puede utilizar lo ms avanzado de la tecnologa (dispositivos de gran escala
de integracin) con el fin de que el producto final tenga todas las funciones necesarias en el
menor espacio posible.
Por ejemplo, en varios modelos de equipos
de audio Toshiba se emplea un microcontrolador que aloja a un PLL y a otros componentes
digitales (tales como la memoria RAM, la ALU,
los registros y hasta una ROM). O sea, se trata
de todo un sistema digital.
La ROM interna es un claro ejemplo de que
se crean componentes especficos para cada
configuracin de equipos. Este microcontrolador no puede ser utilizado en otro sistema, porque el programa que contiene define la aplicacin del sistema en que se aloja.
El diagrama a bloques de este dispositivo se
muestra en la figura 14. Observe que la configuracin del PLL interno del microcontrolador es
muy similar a la del LC72131.
30
FM-IN
ADJ
IC770 LA1837
DECORDER
S-CURVE
Figura 14
TEST GND
INT
2HZ 10HZ
100HZ
2HZ F/F
MPX
50 HZ
SYSTEM RESET
VDD1
LA.
INH
DIVIDER
REFERENCE DIVIDER
POWER ON RESET
3 REF
TR
BUFFER
PHASE
COMPARATOR
XT
GND
AMIN
FM
HF
1 1
/
15 16
HF
(LF)
FM
1/2
FM IN
FM
FM IF IN /IN2
14 BIT IF
COUNTER
REF
AM IFIN /IN1
IF CONTROL
K3
K2
K1
K0
4
DATA BUS
4
COMPARATOR
COLUMN
A-D CONV.
RAM
(4 X 128 WORD)
C
ROW
3
16
ROM
LA.
R/W BUF
2
4
G-REG
IC
P3-2/A-D IN
P3-1/DC-REF
LA.
B 4
LA.
ALU
INSTRUCTION
DEC.
ADDR. DEC.
CA.
LA.
SELECT
LA.
10
P2-4/STB
P2-3/CK
P2-2/SO
P2-1/S1
4
6
JUDGE
PROG. COUNTER
10
S/O CONT.
CODE BUS
GND
LF
4
10 BIT PROGRAMABLE
COUNTER
SIG
10
D02
TR
BUFFER
4 BIT SWALLOW
COUNTER
F/F
X'TAL
OSC
VDD2
SHIFT REG.R
D01
UNLOCK
F/F
XT
10
LA.
LA.
50 Hz
STACK REG.
100 Hz
LA.
T6
T5
T
4
T3
T2
T1
T0
MUTE
S 1 2 3 4 5 6 7 8 9 10 12 14 16 18 20 22 24
11 13 15 17 19 21 23 25
59
Figura 15
Diagrama a bloques de un PLL para DTS de montaje superficial utilizado principalmente en autoestreos.
OSC
CONSTANT
POWER SUPPLY
VOLTAGE
BUFF
VT
ON/OFF
X0 1
OSC CIRCUIT
REFERENCE COUNTER
REF
AM CP
20
PHASE
COMPARATOR
X1 24
SWITCH
SIG
FM
VCO 15
AMP
AM
AMP
VCO 16
XX
PRESCALER
4 - BIT
SWALLOW COUNTER
12 - BIT
PROGRAMMABLE COUNTER
REG
22 +
I
IFC 13
CE
AMP
19
3
REGISTER 1
22 - BIT
DIN
CK
REGISTER 2
SERIAL
INTERFACE
18
I/0 PORT
DOUT
VT
VDD
FM CP
SWITCH
VDD2
7
SR
1/0-1
9
1/0-2
10 11
12
OUT-1 OUT-2 VDD2
14
VDD
17
21
23
Conclusiones y recomendaciones
Como mencionamos al principio de este artculo, los PLL son circuitos de mltiples aplicaciones que pueden encontrarse en sistemas de telefona (trabajando como generadores de tono)
o desempeando funciones relacionadas con la
modulacin o demodulacin de frecuencias, el
acondicionamiento de seales, la sincronizacin
de seales de reloj y el control de velocidad de
motores.
60