You are on page 1of 3

1

Edgar Lpez, Cristian Porras, Estudiantes de Ingeniera Electrnica y Telecomunicaciones, UNACH

Obtencin de Min. Trminos y Max. Trminos


mediante compuertas Lgicas AND OR NOT

Fig. 2 Compuerta AND. (Compuerta AND y tabla)

AbstractoA continuacin en esta prctica de laboratorio se


realiz un anlisis de los valores lgicos con respecto a mediciones
de voltajes, es decir que voltaje corresponde al valor lgico 0 y
valor lgico 1.
Se realiz el respectivo funcionamiento de circuitos con
compuertas lgicas, adems de la implementacin de otros
circuitos en el que se manejen los trminos mnimos trminos
mximos utilizando anlisis mediante tablas lgicas.

C. COMPUERTA OR (O) 7432


Produce una funcin sumadora, es decir en su salida se
obtiene un 1 si alguna de las entradas es 1, solo se obtendr un
0 en la salida si las dos entradas son 0.

I. INTRODUCCIN

os circuitos lgicos son circuitos que producen en su


salida una seal lgica, ya sea 1 o 0, dependiendo
de sus entradas y compuertas que se utilicen.
Para el anlisis y construccin de estos circuitos existen las
tablas de verdad, que son tabulaciones de las posibles
combinaciones de las entradas; esta informacin de salida
toma el nombre de bit, es decir 0 o 1.
II.

MARCO TERICO

Existen tres operaciones binarias bsicas: AND, NOT Y


OR.
A. COMPUERTA NOT (INVERSOR) 7404
Es aquella compuerta en la que se puede obtener en su
salida la negacin de su entrada, es decir si a su entrada
colocamos un 1 en su salida tendremos un 0, o lo contrario si
en su entrada un 0 en su salida un 1. Se representa por un
apstrofe o una raya superior en a variable de entrada.

Fig. 3 Compuerta OR. (Compuerta OR y tabla)

D. MATERIALES Y EQUIPOS UTILIZADOS


Voltmetro
4 resistencias de 220 ohmios.
ENTRENADOR DIGITAL
Punta Lgica
Compuertas NAD, OR, NOT
Dipswitch de 4 u 8 entradas.
E. PROCEDIMIENTO DE LA PRCTICA
1.

Reconocimiento del entrenador digital:

Fig. 1 Compuerta NOT. (Representaciones de esta compuerta.)

B. COMPUERTA AND (Y) 7408


Este tipo de compuerta tiene variables de entrada
designadas por A y B y una salida binaria.
Produce la multiplicacin lgica AND: solo resulta un 1 en
la salida si ambas entradas son 1 de lo contrario la salida es 0.

Fig. 4 Punta Lgica y entrenador digital.

2. Construccin del circuito lgico:


F=AB+AB

Fig. 8 Circuito Equivalente de AB+AB

3.1 Tabla de verdad

Fig. 5 Circuito 1.

A B A

0 0 1
0 1 1
1 0 0
1 1 0

1
0
1
0

A
B
1
0
0
0

A
B
0
0
0
1

AB+
AB
1
0
0
1

3.2 Simulacin
Fig. 6 Equivalente de AB+AB

2.1 Tabla de verdad


A B B A
B

0 0 1 0
0 1 0 0
1 0 1 1
1 1 0 0

A A

B
1 0
1 1
0 0
0 0

2.2 Simulacin

AB+
AB
0
1
1
0

4.

Obtencin de Min Trminos

F= m(0,4,7,11)
F= m(ABCD+ABCD+ABCD+ABCD)
TABLA 1

3. Construccin del circuito lgico:


F=AB+AB

4.1 Simulacin:

Fig. 7 Circuito 2

5.

Obtencin de Max trminos

F=M (1,2,3,14)
F=M((A+B+C+D)(A+B+C+D)(A+B+C+D)
(A++C+D))
TABLA 2

III. CONCLUSIONES
Al comparar los valores lgicos 0 y 1 en la prctica con los
voltajes medidos con un voltmetro se estableci que para el
valor lgico 1 corresponde el voltaje de aproximadamente 5
voltios y el valor lgico 0 corresponde a 0.17 voltios.
La relacin que existe entre el primer circuito de
F=AB+AB que es el equivalente de la compuerta lgica
exclusiva EXOR y el segundo circuito F=AB+AB con su
equivalente EXNOR es que sus valores lgicos en la salida
son contrarios esto es porque el segundo circuito es la
negacin del primero.
En los siguientes circuitos para encontrar los trminos
mnimos y mximos en el momento de medir los voltajes en la
salida de 1 lgico dio un resultado de 3.4 voltios lo que pudo
bajar el voltaje por la cada de tensin en las resistencias.

5.1 SIMULACIN

IV REFERENCIAS
Publicaciones de internet:
[1]
[2]

http://www.profesormolina.com.ar/electronica/componentes/int/comp
http://www.aguilarmicros.mex.tl/imagesnew2/0/0/0/0/2/1/4/2/9/6/Comp
_L.pdf
BIOGRAFA

You might also like