Professional Documents
Culture Documents
Flip-Flops tem em seu circuito suas variveis de entrada, uma entrada para o
clock e duas sadas, normalmente denominadas com Q e Q. Quando falamos
de clocks e circuitos seqncias, temos que entender apenas um conceito
muito simples, que as sadas se alteram de acordo com a entrada apenas
quando damos um pulso no clock. Como voc j pode notar os Flip-Flops so
circuitos seqncias lgicos desenvolvidos para inmeras aplicaes, como por
exemplo o controle de alguma produo industrial, onde temos varias entradas
que devem funcionar de acordo com um determinada lgica para que a
produo possa ser otimizada e nunca parar. Com isso em mente, podemos
ver os tipos de Flip-Flops
Flip-flop S-R Sincrono
Flip-flop J-K
Tabela Verdade
Qprx
Comentrio
Qanterior
mantm
reset
set
Qanterior
alterna
1 Experincia:
Objetivo:
Entender o funcionamento do Flip-flop R-S.
Materiais:
Protoboard;
Jogo de chaves;
Multmetro;
CI 7400;
2 leds vermelhos;
Fios;
Cabos banana;
Ponta de prova;
Fonte MPL-3303M
Procedimento:
Montamos o circuito de acordo com a apostila do laboratrio de eletrnica.
Aps o circuito montado realizamos os testes propostos na mesma apostila, e
obtivemos os seguintes resultados .
Resultados:
CLK
Qn+1
Qn+1
Qn
Qnbarrado
Memria
Qn
Qnbarrado
Memria
Reset
Set
Indeterminado
Concluso:
Conclumos atravs deste experimento que os estados do flip flop( set, reset,
memria e indeterminado), apresentado pelo professor em sala de aula, foram
comprovados a partir do circuito montado em laboratrio, onde, por exemplo,
todos os estados SET e RESET estiverem em zero e o clock desabilitado o
estado Qn+1 permanecera igual a Qn, isto foi observado atravs dos leds do
circuito.
2 Experincia:
Objetivo:
Entender o funcionamento do Flip-Flop JK.
Materiais:
Jogo de chaves;
Jogo de botes;
Multmetro;
Pontas de prova;
2 leds;
Cabos banana;
CI 7473;
Protoboard;
Fios;
Fonte MPL- 3303M.
Procedimento:
Montamos o circuito JK de acordo com a apostila fornecida em laboratrio,
verificando a pinagem do CI para efetuar as ligaes, aps a montagem
obtivemos os resultados demonstrados abaixo.
Resultados:
CL
K
0
Qbarrado
Estado
-----
------
Q0
Memria
Q0
1
1
1
0
1
1
1
0
1
0
1
Q0barrad
o
Q0barrad
o
Q0barrad
o
1
0
Q
Memria
Reset
Set
Mem. Invertida
Concluso:
Conclumos atravs deste experimento que os estados do flip flop( set, reset,
memria e Memria invertida), apresentado pelo professor em sala de aula,
foram comprovados a partir do circuito montado em laboratrio.
Bibliografia:
Flip Flop RS e JK- Pagina da internet:
http://escolaindustrial.com.br/escolaindustrial.com.br/Apostilas/M-1113a-1100-AlunoPor.pdf