You are on page 1of 6

Introduo terica:

Flip-Flops tem em seu circuito suas variveis de entrada, uma entrada para o
clock e duas sadas, normalmente denominadas com Q e Q. Quando falamos
de clocks e circuitos seqncias, temos que entender apenas um conceito
muito simples, que as sadas se alteram de acordo com a entrada apenas
quando damos um pulso no clock. Como voc j pode notar os Flip-Flops so
circuitos seqncias lgicos desenvolvidos para inmeras aplicaes, como por
exemplo o controle de alguma produo industrial, onde temos varias entradas
que devem funcionar de acordo com um determinada lgica para que a
produo possa ser otimizada e nunca parar. Com isso em mente, podemos
ver os tipos de Flip-Flops
Flip-flop S-R Sincrono

Consiste no tipo mais bsico de Flip-Flop, onde temos as duas sadas Q e Q e


suas variveis de entrada so um Set e um Reset, onde o Set seleciona o nvel
lgico 1 na sada do circuito (Q) e o Reset que seleciona o nvel lgico 0 na
sada (Q). Abaixo temos seu circuito equivalente. Adote Q como a entrada
atual do circuito RS Bsico.

Tipo RS com Entrada Clock

Partindo da mesma lgica do tipo de Flip-Flop RS Bsico, a nica alterao em


sua composio a entrada de um clock, que a pea fundamental para o
circuito, pois quando ativo ele altera a sada de acordo com as variveis de
entrada. Abaixo segue o circuito equivalente.

Flip-flop J-K

O flip-flop J-K aprimora o funcionamento do flip-flop R-S interpretando a


condio S = R = 1 como um comando de inverso. Especificamente, a
combinao J = 1, K = 0 um comando para ativar (set) a sada do flip-flop; a
combinao J = 0, K = 1 um comando para desativar (reset) a sada do flipflop; e a combinao J = K = 1 um comando para inverter o flip-flop, trocando
o sinal de sada pelo seu complemento. Fazendo J = K o flip-flop J-K se torna
um flip-flop T.

Operao do Flip Flop JK

Tabela Verdade

Qprx

Comentrio

Qanterior

mantm

reset

set

Qanterior

alterna

1 Experincia:
Objetivo:
Entender o funcionamento do Flip-flop R-S.

Materiais:

Protoboard;
Jogo de chaves;
Multmetro;
CI 7400;
2 leds vermelhos;
Fios;
Cabos banana;
Ponta de prova;
Fonte MPL-3303M

Procedimento:
Montamos o circuito de acordo com a apostila do laboratrio de eletrnica.
Aps o circuito montado realizamos os testes propostos na mesma apostila, e
obtivemos os seguintes resultados .

Resultados:
CLK

Qn+1

Qn+1

Qn

Qnbarrado

Memria

Qn

Qnbarrado

Memria

Reset

Set

Indeterminado

Tabela1: Resultado do funcionamento do do circuito Flip-flop R-S

Figura 1: Montagem do circuito

Concluso:
Conclumos atravs deste experimento que os estados do flip flop( set, reset,
memria e indeterminado), apresentado pelo professor em sala de aula, foram
comprovados a partir do circuito montado em laboratrio, onde, por exemplo,
todos os estados SET e RESET estiverem em zero e o clock desabilitado o
estado Qn+1 permanecera igual a Qn, isto foi observado atravs dos leds do
circuito.

2 Experincia:
Objetivo:
Entender o funcionamento do Flip-Flop JK.

Materiais:

Jogo de chaves;
Jogo de botes;
Multmetro;

Pontas de prova;
2 leds;
Cabos banana;
CI 7473;
Protoboard;
Fios;
Fonte MPL- 3303M.

Procedimento:
Montamos o circuito JK de acordo com a apostila fornecida em laboratrio,
verificando a pinagem do CI para efetuar as ligaes, aps a montagem
obtivemos os resultados demonstrados abaixo.

Resultados:
CL
K
0

Qbarrado

Estado

-----

------

Q0

Memria

Q0

1
1
1

0
1
1

1
0
1

0
1
Q0barrad
o

Q0barrad
o
Q0barrad
o
1
0
Q

Tabela 2: Resultado do funcionamento do Flip-flop JK

Figura 3: Circuito montado do flip-flop JK com o CLK em 1.

Memria
Reset
Set
Mem. Invertida

Diagrama de tempos do flip-flop J-K

Concluso:
Conclumos atravs deste experimento que os estados do flip flop( set, reset,
memria e Memria invertida), apresentado pelo professor em sala de aula,
foram comprovados a partir do circuito montado em laboratrio.

Bibliografia:
Flip Flop RS e JK- Pagina da internet:
http://escolaindustrial.com.br/escolaindustrial.com.br/Apostilas/M-1113a-1100-AlunoPor.pdf

You might also like