You are on page 1of 3

Amplificadores Bipolares - Topologia Emissor Comum

Lucas Silva Lopes, 11/0129482


Resumo
Introduziu-se
a
importncia
de
amplificadores na atualidade. Estudou-se um
transistor bipolar de juno em topologia emissor
comum. Construiu-se um circuito baseado nesta
topologia. Amplificou-se um sinal de baixa amplitude
com sucesso e calculou-se o ganho experimental.

1. INTRODUO TERICA
Amplificadores
apresentam
uma
gama
extremamente elevada de aplicaes. De msica
neurocincia; de telecomunicaes geofsica; de
astronomia medicina; amplificadores mostram-se
praticamente onipresentes em todas as reas da cincia
e tecnologia.
A caracterstica exponencial de Transistores
Bipolares de Juno (BJT), em comparao com a
caracterstica parablica de Transistores de Efeito de
Campo (FET), faz com que os primeiros sejam mais
vantajosos para a construo de amplificadores, ao
menos em eletrnica discreta.
Uma configurao bastante simples em que um
transistor BJT pode ser conectado para operar como
amplificador a topologia emissor comum _ apesar de
que esta topologia deve ser evitada, exceto em circuitos
com realimentao negativa [1]. A Figura 1 mostra esta
topologia.

Figura 1 Transistor Bipolar de Juno em topologia


Emissor Comum.

Se a tenso de entrada variada enquanto se


observa a tenso na sada, o grfico obtido
semelhante quele mostrado na Figura 2. Neste grfico
esto representados os trs modos de operao mais
usuais de um transistor BJT.

Figura 2 Relao entrada-sada para um transistor


bipolar de juno em topologia emissor comum.

Quando a tenso de entrada pequena, a corrente


do coletor aproximadamente zero, no h queda de
tenso sobre o resistor e o valor medido na sada
aproximadamente Vcc = 5V. Esta a regio de corte.
Quando a tenso de entrada moderada, pequenas
variaes na entrada provocam grandes variaes na
corrente do coletor. A tenso de sada diminui
conforme a tenso de entrada e a corrente aumentam,
devido queda de tenso no resistor. Esta a regio
ativa. Se a tenso de entrada continuar aumentando,
chegar um ponto em que a tenso de sada no mais
diminuir (ou diminuir muito pouco), porque a
corrente no coletor no mais aumentar. Esta a regio
de saturao.
A Figura 3 mostra graficamente o porqu de se
observar o comportamento descrito anteriormente.
Para uma tenso de entrada elevada: Vce < Vbe, o
transistor entra na regio de saturao. Nesta regio, a
corrente Ic varia pouco com Vbe, como pode ser
observado pela figura. Para uma tenso de entrada
moderada: Vce > Vbe, o transistor est no modo ativo.
Ic varia bastante com Vbe, como pode ser observado
pela figura. Para uma tenso de entrada muito
pequena, a corrente do coletor praticamente zero.

Figura 3 Corrente do coletor em funo de Vbe e Vce.


Nesta figura, Vbe3 > Vbe2 > Vbe1.

Por fim, para trabalhar-se com transistores como


amplificadores, deve-se definir um ponto de operao.
Esto destacados trs pontos na Figura 2. Ponto de
operao significa que o sinal a ser amplificado estar
sobreposto a ele, e representar pequenas variaes ao
redor dele. Se o ponto de operao escolhido for o mais
direita, h grandes chance de parte do sinal original
ser perdido, pois para diversos valores do sinal entrada
o amplificador apresentar um mesma valor de sada. O
mesmo vale se o ponto de operao escolhido for o
mais esquerda. Conclui-se, portanto, que o melhor
ponto de operao o ponto do meio, Vcc/2 = 2.5V.
Este o ponto que permite a maior variao do sinal de
entrada sem causar perda do sinal original.
2. OBJETIVOS
Amplificar um sinal analgico de tenso.

Figura 4 Esquemtico do Amplificador Emissor Comum


a ser implementado.

4. PROCEDIMENTOS
Lista de dispositivos: transistor BC548; resistor de
270 ; resistor de 910 .
Construiu-se o circuito conforme a Figura 4. Aplicouse as tenses Vcc e 0V na entrada do circuito. Nestas
condies, sabe-se que o circuito opera como chave,
alternando entre o modo de saturao e de corte,
respectivamente. Quando a tenso de entrada Vcc, a
corrente do coletor mxima e a tenso de sada
mnima. Quando a tenso de entrada 0V, a corrente
do coletor zero e a tenso de sada mxima (Vcc).
Em seguida ajustou-se o gerador de funo para
gerar um seno de amplitude 20mV pico-a-pico,
frequncia 3 KHz e tenso offset 0V. O resultado
mostrado na Figura 5.

3. DESENVOLVIMENTO
O circuito da Figura 1 representa um amplificador
emissor comum. No entanto, para este amplificador ser
usado na prtica, ainda necessrio limitar a corrente
entrando no terminal base do transistor. Para este fim,
escolheu-se uma resistncia de 910 .
Do datasheet do transistor BC548 [2], a mxima
corrente DC permitida no coletor 100 mA = 0.1 A.
Escolhendo a resistncia conectada ao coletor como
sendo Rc = 270 , o pior caso (mxima corrente) fluindo
pelo coletor seria 5V/270 = 0.01851 A. Polarizando no
ponto de mxima excurso, a corrente seria 2.5V/270 =
0.00925 A. Para operar no limiar do modo ativo: Vcc Rc*Ic = Vbe [3]. Sabendo que Vbe 0.8V e Vcc = 5V, a
mxima corrente Ic para a qual o transistor permanece
no modo ativo 0.015 A.
O circuito a ser montado mostrado na Figura 4.

Figura 5 Tenso de entrada (Vin) em vermelho e tenso


de sada (Vout) em azul para quando a entrada um seno de
frequncia 3 Khz, amplitude 20mV pico-a-pico e offset 0V.

Observa-se que para este caso, o circuito emissor


comum est no modo de corte. Nessa situao, a
corrente passando pelo resistor conectado ao coletor
zero. Portanto, a tenso na sada do circuito igual
Vcc, ou seja, 5V. Este exatamente o comportamento
que se observa na Figura 5.
Em seguida, aumentou-se gradativamente a tenso
offset do seno (retirando o transistor do modo de corte
e passando para o modo ativo). A tenso DC (offset) do
sinal de sada diminuiu gradativamente. Procurou-se o
ponto mxima excurso, ou seja, Vout = Vcc/2 = 2.5V.
Parou-se na tenso 2.457V, pois esta j era prxima o
suficiente. Para esta tenso offset na sada, a tenso
offset na entrada foi 690 mV. Os sinais de entrada e
sada para este caso so mostrados na Figura 6.

Para calcular o ganho do amplificador, mediu-se as


tenses RMS dos sinais de entrada e sada utilizando-se
o multmetro. A tenso RMS da entrada foi 6.1 mV. A
tenso RMS da sada foi 294.4 mV. O ganho dado pela
tenso de sada sobre a tenso de entrada, igual a
aproximadamente 48.26 (adimensional).
5. CONCLUSO
O problema de se amplificar um sinal analgico de
tenso foi resolvido com sucesso utilizando-se um
transistor bipolar de juno em topologia emissor
comum. Este circuito bastante simples e fcil de ser
implementado, mas no entanto apresenta algumas
desvantagens, como uma linearidade ruim [1]. Neste
experimento, este amplificador mostrou-se satisfatrio
porque a amplitude do sinal de entrada era bastante
pequena. Se a amplitude fosse maior, a no-linearidade
do amplificador se mostraria mais evidente. Uma
soluo presente na literatura para a linearidade ruim
do estgio emissor comum a utilizao do estgio
emissor comum degenerado [3].
6. REFERNCIAS BIBLIOGRFICAS
[1] Paul Horowitz, Winfield Hill. The Art of
Electronics. Cambridge University Press, 1989.
[2] Fairchild, NPN Epitaxial Silicone Transistor. BC548
datasheet. Nov, 2014.
[3] Behzad Razavi. Fundamentals of Microelectronics.
John Wiley & Sons, 2013.

Figura 6 Tenso de entrada (Vin) em magenta e tenso


de sada (Vout) em azul para quando a entrada um seno de
frequncia 3 Khz, amplitude 20mVpp e offset 690mV. Utilizouse acoplamento AC para medir tanto a entrada quanto a
sada.

You might also like