You are on page 1of 7

CUESTIONARIO FINAL

2. Compare las familias lgicas TTL y CMOS respecto a potencia y velocidad.


Qu voltajes de alimentacin deben aplicarse a un CI- TTL y a un CI- CMOS?
Caractersticas de la familia lgica CMOS:
Disipacin de baja potencia: La disipacin de potencia depende de la potencia de la
fuente de poder, su frecuencia, carga en la salida y el tiempo de arranque. A 1 MHz y a
50pF de carga, la disipacin de potencia es tpicamente 10nW por compuerta.
Retrasos de propagacin corta: Depende de la fuente de poder, los retrasos de
propagacin son usualmente de 25 ns a 50 ns.
Tiempos de subida y bajada controlados: Los flancos de subida y de bajada son
usualmente denominados como rampas en lugar de funciones de escaln, y tardan entre
20% 40% ms que los retrasos de propagacin.
La inmunidad al ruido ronda el 50% o 45% de la oscilacin lgica.
Niveles lgicos sern esencialmente iguales a la fuente de poder, esto debido a la alta
impedancia de entrada.
Nivel de tensin desde 0 a VDD donde VDD es la fuente de tensin. Un nivel bajo es
cualquier valor entre 0 y 1/3 de VDD mientras que un nivel alto se representa como
cualquier valor entre 2/3 VDD y VDD.
Caractersticas de la familia lgica TTL:
10 mW de disipacin de potencia por compuerta.
Retrasos de propagacin son de 10ns al tratar con 15 pF/400 de carga.
El rango de tensin est entre 0 y Vcc donde Vcc es usualmente 4.75V 5.25V. Un
nivel bajo es representado por niveles de tensin entre 0V 0.8V, mientras que un nivel
alto se representa por niveles de tensin entre 2V Vcc.
CMOS comparado con TTL:
Los componentes CMOS son usualmente ms caros que los equivalentes en TTL. Sin
embargo, la tecnologa CMOS es ms barata a nivel de sistema, esto debido a los chips
que poseen un menor tamao adems que requieren menos regulacin.
Los circuitos CMOS no drenan tanta potencia como los TTL en los perodos de
inactividad. Sin embargo, el consumo de potencia de los CMOS se incrementa ms
rpidamente que los TTL al aumentar la velocidad del reloj. Un menor consumo de
corriente requiere menor distribucin de la fuente de alimentacin, teniendo como
producto un diseo ms sencillo y barato.

Debido a que los tiempos de subida y bajada son mayores, la transmisin de las
seales digitales resulta ms sencilla y barata con los chips CMOS.
Los componentes CMOS son ms susceptibles a daos por descargas electrostticas
con respecto a los componentes TTL.
3. Cuantas compuertas estn presentes en los siguientes chips: 7400, 7427, 7402,
7486, 7420, 7410, 7421, 7451.
7400: puerta NAND cudruple de 2 entradas
7427: puerta NOR triple de 3 entradas
7402: Puerta NOR Cudruple de 2 entradas
7486:puerta XOR cudruple de 2 entradas
7420: puerta NAND dual de 4 entradas
7410: puerta NAND triple de 3 entradas
7421: puerta dual de 4 entradas
7451: puerta AND-OR-invertido doble de 2 entradas

4. Cul es el estado lgico de una entrada sin conexin en un chip de la serie 74? Por qu?
Por lo general a una entrada desconectada se le conoce como entrada flotante. Una
entrada TTL flotante acta justo igual que un 1 lgico .Es decir el CI responder como
si se le hubiera aplicado un nivel lgico ALTO. Dejar una entrada flotante no es una
prctica recomendada porque es muy susceptible de recoger seales de ruido que
podran afectar en forma adversa la operacin del dispositivo. Si midisemos una
entrada flotante puede indicar un nivel de voltaje 1.4 a 1.8 v. Aun cuando estos valores
se encuentran en el intervalo indeterminado, producir la misma respuesta que un 1
lgico.

5. Cul es la diferencia entre fan-in y fan-out


Fan-in es un trmino que define el nmero mximo de entradas digitales que una sola
puerta lgica puede aceptar. Most transistor-transistor logic ( TTL ) gates have one or
two inputs, although some have more than two. La mayora lgica transistor-transistor
(TTL) puertas tienen una o dos entradas, aunque algunos tienen ms de dos. A typical
logic gate has a fan-in of 1 or 2. Una puerta lgica tpica tiene un fan-in de 1 o 2.
Fan-out es un trmino que define el nmero mximo de entradas digitales que la salida
de una sola puerta lgica puede alimentar. Most transistor-transistor logic ( TTL ) gates
can feed up to 10 other digital gates or devices. La mayora de lgica transistortransistor (TTL) puertas pueden alimentar hasta otras 10 puertas o dispositivos digitales.
Thus, a typical TTL gate has a fan-out of 10. Por lo tanto, una puerta TTL tpico tiene
un fan out de 10.

6. Presentar las caractersticas de los smbolos lgicos normalizados adoptados por


la Comisin Electrotcnica Internacional (IEC).
Puerta NOT
INPUT
A
0
1

OUTPUT
NOT A
1
0

INPUT
B
0
1
0
1

OUTPUT
A AND B
0
0
0
1

B
0
1
0
1

OUTPUT
A OR B
0
1
1
1

A
0
0
1
1
Puerta AND

INPUT
A
0
0
1
1
Puerta OR

INPUT
A
0
0
1
1
Puerta NAND

Puerta
NOR

Puerta
XOR

OUTPUT
A NAND B
1
1
1
0

B
0
1
0
1

INPUT
A
0
0
1
1

B
0
1
0
1

OUTPUT
A NOR B
1
0
0
0

B
0
1
0
1

OUTPUT
A XOR B
0
1
1
0

INPUT
A
0
0
1
1

INPUT
A
0
0
1
1
Puerta XNOR

OUTPUT
A XNOR B
1
0
0
1

B
0
1
0
1

7. Para los circuitos mostrados, presentar la funcin


lgica correspondiente y su tabla de verdad:

Funcin lgica
f A.B C .D
Tabla de verdad
A

f A.B C.D

0
0
0
0
0
0

0
0
0
0
1
1

0
0
1
1
0
0

0
1
0
1
0
1

0
0
0
1
1
1

0
0
1
1
1
1
1
1
1
1

1
1
0
0
0
0
1
1
1
1

1
1
0
0
1
1
0
0
1
1

0
1
0
1
0
1
0
1
0
1

1
1
0
0
0
1
0
0
0
1

Funcin lgica
f A.B B. A

Tabla de verdad
A

f A.B B. A

0
0
1

0
1
0

0
1
1