You are on page 1of 16

[Escriba texto]

INSTITUTO TECNOLOGICO SUPERIOR DE


CALKNI EN EL ESTADO DE CAMPECHE
ALUMNO:
LUIS ALBERTO CAHUICH PECH
MATRICULA:
4390
ASIGNATURA:
ELECTRONICA DIGITAL
CARRERA: INGENIERIA MECATRONICA
DOCENTE:
CARLOS ANTONIO TURRIZA NAAL
ACTIVIDAD:
REPORTE DE PRCTICA

MAPAS K Y SUMADOR

SEMESTRE: 5

Contenido
INTRODUCCIN:.................................................................................................. 2
OBJETIVO:........................................................................................................... 3
MATERIALES:....................................................................................................... 4
DESARROLLO:..................................................................................................... 5
Problema 1:.................................................................................................. 5
Simulacin:...................................................................................................... 6
Circuito real (fsico):......................................................................................... 7
Problema 2.................................................................................................... 7
Simulacin:...................................................................................................... 9
Circuito real (fsico):......................................................................................... 9
Simulacin:.................................................................................................... 12
Circuito real (fsico):....................................................................................... 12
CONCLUSIN:.................................................................................................... 14

INTRODUCCIN:
En esta prctica se llevar a cabo la realizacin de tablas verdad de dos circuitos
diferentes los cuales se determinan por medio de la realizacin de dos problemas
diferente, as mismo la realizacin de los mapas de karnaugh para poder
determinar la funcin para llevar a cabo la realizacin de los circuitos lgicos
programables de un semisumador y un sumador completo los cuales sern
comprobados realizando el circuito de manera fsica empleando compuertas
bsicas.

OBJETIVO:

Comprobar la importancia de la realizacin de los mapas de karnaugh por


medio de la minimizacin de funciones de conmutacin.

Comprobar el funcionamiento del diseo de un semisumador y sumador


completo empleando compuertas bsicas.

MATERIALES:
PROBLEMA 1

Fuente de voltaje de 5V

1 DIP de 8 entradas

1 LED (no importa el color)

5 resistencias de 470 ohms

1 tablilla de conexiones (protoboard)

Los siguientes circuitos integrados o equivalentes:


Un 74LS04 (6 compuertas NOT), un 74F08 (4 compuertas AND de 2
entradas), un 74LS32 (4 compuertas OR de 2 entradas)

PROBLEMA 2:

Una fuente de voltaje de 5V

2 DIP de 4 u 8 entradas

4 LED (en cada circuito que vaya uno de cada color)

9 resistencias de 470 ohms

2 tablillas de conexiones (protoboard)

Los siguientes circuitos integrados o equivalentes:


Dos 74LS86 (4 compuertas XOR de 2 entradas), dos 74LS08 (4
compuertas AND de 2 entradas) y un 74LS32 (4 compuertas OR de 2
entradas).
4

Manual ECG (para consultar el arreglo interno de las compuertas)

Alambre para conexiones.

DESARROLLO:
Problema 1:

Las 4 lneas que entran al circuito lgico combinacional la cual se ilustra en el


diagrama a bloques de la siguiente figura, lleva un digito decimal codificado en
binario, es decir los equivalentes binarios de los dgitos decimales 0-9 pueden
aparecer en las lneas A, B,C,D. El bit ms significativo es A.

Las combinaciones de los valores correspondientes a los equivalentes binarios de


los nmeros decimales 10-15 nunca aparecern en las lneas de entrada. La nica
salida Z del circuito debe ser 1 si y solo si representan un nmero que sea cero o
una de potencia de 2.
Tabla funcional
# A
B
C
D
Z
0 0
0
0
0
1
1 0
0
0
1
1
2 0
0
1
0
1
3 0
0
1
1
0
4 0
1
0
0
1
5 0
1
0
1
0
6 0
1
1
0
0
7 0
1
1
1
0
8 1
0
0
0
1
9 1
0
0
1
0
De la tabla funcional el mapa de karnaugh queda de la siguiente manera:
AB
CD
00
01
11
10

00

01

11

10

1
1
0
1

1
0
0
0

1
0
0
0

1
0
0
0

Simulacin:

Circuito real (fsico):

Problema 2

a) SEMISUMADOR: contiene un bit para el consumado, otro para el sumado y


se puede tener un bit de acarrea C. El diagrama a bloques del
semisumador se presenta en la siguiente figura:

Donde X e Y son los sumandos, C el acarreo y S la suma. la tabla funcional


del semisumador es:
#
X
Y
C
S
0
0
0
0
0
1
0
1
0
1
2
1
0
0
1
3
1
1
1
0
De la tabla funcional el mapa de karnaugh para C y S son las siguientes:

Resumiendo: C = X Y

S=XY

es decir,C se genera con una compuerta AND y S con una compuerta XOR como
se muestra en el logigrama correspondiente al semisumador:

Simulacin:

Circuito real (fsico):

10

b) SUMADOR COMPLETO: cuando adems de tener los 2 bits


correspondientes al cosumado y al sumado, se tiene un acarreo inicial C0 ,
con acarreo final C. su diagrama a bloques se muestra en la siguiente
figura:

Donde C0 es el acarreo posterior y C el acarreo final. La tabla funcional del


sumador completo es:
#
X
Y
C0 C
S
0
0
0
0
0
0
1
0
0
1
0
1
2
0
1
0
0
1
3
0
1
1
1
0
4
1
0
0
0
1
5
1
0
1
1
0
6
1
1
0
1
0
7
1
1
1
1
1
Cuando el nmero de entradas con valor 1 es impar en la XNOR, la funcin es
igual a 1, en caso contrario es igual a 0, la suma S es igual a:
S = X Y C0
El acarreo final C, en forma cannica es:
mapas K para S y C son.
11

C = SUMAminitrminos (3,5,6,7) Los

Las funciones reducidas son: S = X Y C0


El logigrama de S y C es:

Simulacin:

12

C = XY + YC0 + XC0

Circuito real (fsico):

13

14

CONCLUSIN:
De acuerdo a la prctica realizada se obtuvo una visin ms clara sobre el
comportamiento de cada una de las compuertas y su aplicacin con las tablas de
verdad conforme al mapa de Karnaugh, la cual nos ayuda a determinar el tipo de
compuertas que se emplear al momento de pasarlo al programa Multisim para
as una vez determinado cuales son las compuertas, llegar a la realizacin del
circuito real o fsico donde se comprob que funcionaba de acuerdo a la tabla y
que de igual manera se realiz fsicamente en el Protoboard funcionando
correctamente.

15

You might also like