Professional Documents
Culture Documents
SENAI
Sumrio
Introduo
13
15
Ressonncia
17
22
Largura da faixa
Apndice
25
27
Questionrio
27
Bibliografia
27
Espao SENAI
Srie de Eletrnica
Introduo
Os aparelhos de som produzidos atualmente dispem de muitos recursos e
so ligados a caixas de som de alta qualidade, de forma que os sons graves so
reproduzidos em um alto-falante e os agudos em outro.
Como que esta separao entre graves e agudos acontece? Certamente
esta pergunta j foi feita inmeras vezes.
A resposta a essa pergunta est nos circuitos compostos por resistores,
capacitores e indutores, denominados de circuitos RLC.
Este fascculo tratar do circuito RLC srie e suas caractersticas, visando
a fornecer os fundamentos indispensveis para que seja possvel compreender
fenmenos como a separao de graves e agudos.
Ic
Vc
90 o
o
Vc
90
VL
IL
o
90
IL
Srie de Eletrnica
C
L
VR = I R
VR
I
I
VR
I
R
C
L
VL
=IxXL
VC =I.XC
Srie de Eletrnica
As tenses no circuito
RLC srie
No circuito RLC srie existe uma nica corrente (I) e trs tenses
envolvidas (VR, VL e VC), conforme mostram os grficos senoidal e fasorial da
Fig.7.
VL
21V
L
VC -VL 43V
VC 64V
10
Srie de Eletrnica
(a)
(b)
Fig.10 (a) Circuito RLC onde o efeito capacitivo maior que o indutivo e
(b) circuito RLC onde o efeito indutivo maior que o capacitivo.
A partir do sistema de dois fasores defasados entre si de 90, a tenso total
VT pode ser determinada pelo Teorema de Pitgoras.
VT 2 VR 2 (VL VC ) 2
VT VR 2 (VL VC ) 2
(1)
VT 2 VR 2 (VL VC )2
VT 50 2 (70 30) 2
VT = 64V
Exemplo 2:
Determinar o valor da queda de tenso no resistor.
12
VR = 50 V
VC = 70 V
VL = 30 V
Srie de Eletrnica
Soluo:
R
50 V
VL= 80 V
VC = 60 V
VT 2 VR 2 (VL VC ) 2
VT 2 (VL VC ) 2 VR 2
VR VT 2 (VL VC ) 2
VR 50 2 20 2
VR = 45,8V
Observe que (VL VC) foi tratado com um nico termo para o
dimensionamento da equao.
Impedncia do
circuito RLC srie
A equao para determinar a impedncia de um circuito RLC srie pode
ser encontrada a partir de um estudo do seu diagrama fasorial.
Dividindo-se cada um dos fasores VL , VR e VC pela corrente I, tem-se :
13
XL
VL
I
VR
I
XC
VC
I
R
d iv id id o
por I
VR = I x X
VC= I x X
( X
(a)
14
- X
Srie de Eletrnica
( X
X
- X
(b)
Fig.12 (a) Circuito RLC onde XL > XC e (b) XC > XL
A partir do sistema de dois fasores defasados entre si de 90, a resultante
pode ser determinada pelo Teorema de Pitgoras :
Z R2 X L X C 2
(2)
VT
Z
(3)
120 V
60 Hz
XL = 2 f L XL = 6,28602
XC
1
2 f C
1 k
2H
2
F
XL = 754
X C 1.327
Z R 2 (X C X L )2
Z 1.000 2 (1.327 754) 2
Z = 1.153
VT
Z
120
1.153
I = 0,104A
VR =I R
VR = 0,104 1.000
VR = 104V
VL = I XL
VL = 0,104 754
VL = 78V
VC = I XC
VC = 0,104 1.327
VC = 138V
VT = 120,07V
16
Srie de Eletrnica
1
1.592
2 f C
50 V
1 kHz
1,2 k
100 nF
0,4 H
XL = 2 f L = 2.512
Z R 2 ( X L X C )2
Z
Z = 1.512
I
VT
Z
50
1.512
I = 0,0331A
VR =I R
VR = 0,0331 1.200
VR = 39,7V
VL = I XL
VL = 0,0331 2.512
VL = 83,1V
VC = I XC
VC = 0,0331 1.592
VC = 52,7V
Ressonncia
A reatncia de um indutor cresce medida que a freqncia da rede CA
aumenta. Por exemplo, para um indutor de 1H conectado a um gerador de sinais,
tem-se a relao apresentada na Tabela 1.
Tabela 1 Relao entre freqncia do gerador e reatncia de um indutor de 1H.
Freqncia do gerador
Reatncia do indutor
500 Hz
3.140
1000 Hz
6.280
1500 Hz
9.420
2000 Hz
12.560
Colocando-se os dados em um grfico, observa-se que a reatncia de um
indutor cresce linearmente com o aumento da freqncia, como ilustrado na
Fig.13.
XL (k)
10
0,5
1,5
f (khz)
18
Srie de Eletrnica
XC (k )
15
10
5
0,5
1,5
f (kHz)
19
(k)
XC
15
XL
10
5
0,5
1,5
f (khz)
1
2 f R C
fR
onde
20
1
2 L C
1
2
4 L C
(4)
Srie de Eletrnica
1.000
2 L C
fR
0,5 H
1 F
1.000
1.000
2 L C 6,28 0,5 1
fR = 225,22Hz
XC = 707,02
0,5H em 225,22Hz
XL = 707,19
21
Exemplo 6:
Determinar a freqncia de ressonncia do circuito da figura abaixo.
Soluo:
fR
1.000
2 L C
47 nF
fR
1.000
6,28 0,01 0,047
fR = 7.347,5Hz
22
10 mH
Srie de Eletrnica
XL = XC
Z R2 ( X L X C )2 R2
Z()
470
1000
800
50 V
600
1 F
0,4 H
400
200
100
200
300
400
500 f (Hz)
fR
I (mA)
100
470
1 F
0,4 H
Imx = 106 mA
50V
80
60
40
20
100
24
200
300
400
500 f (Hz)
Srie de Eletrnica
220
A
0,047 H
B
Soluo:
10 nF
VT
Z
10
220
VAB = VL = I XL
Imx = 45,45mA
XL = 2 f L = 6,28 7.345 0,047 = 2.169
25
VR = I R
VR = 0,04545 220
VR = 10V.
LARGURA DA FAIXA
A largura de faixa, denominada em ingls de bandwidth, definida como
a faixa de freqncia em que a corrente do circuito RLC srie se mantm em um
valor maior que 70,7% da corrente mxima (I = Imx 0,707).
A determinao da largura de faixa no grfico tpico de corrente do
circuito RLC srie aparece na Fig.19.
I
I mx
0,707 I mx
largura
da faixa
fR
26
Srie de Eletrnica
I
L a rg u ra
d a fa ix a
f
L a rg u ra
d a fa ix a
entrada
sada
27
Apndice
QUESTIONRIO
1. Esboce os grficos senoidal e fasorial das tenses e das correntes de um
circuito RLC srie em corrente alternada.
2. Como se determina a impedncia de um circuito RLC srie ?
3. O que se entende por frequncia de ressonncia ?
4. Para que frequncia ocorre a impedncia mnima em um circuito RLC srie ?
BIBLIOGRAFIA
DAWES, CHESTER L. Curso de Eletrnica; Corrente Alternada. A course
in electrical engineering Trad. de Joo Protsio Pereira da Costa. 18 a. ed.,
Porto Alegre, Lobo, 1979, vol.4.
VAN VALKENBURG, NOOGER & NEVILLE. Eletricidade Bsica. 5a. ed.,
Rio de Janeiro, Freitas Bastos, 1960, vol. 4 ilust.
28
Srie de Eletrnica
29