You are on page 1of 10

Enunciado

Implementar en protoboard un flip-flop RS, RS Sncronp, D y JK.

Objetivos:

Entender el funcionamiento de los diferentes flip-flops


Implementar circuitos que evidencien el funcionamiento de cada flip-flop
Verificar que los resultados obtenidos en la protoboard satisfacen los
resultados de la tabla de verdad.
Operaciones lgicas [1]

Una operacin lgica asigna un valor (CIERTO o FALSO) a la combinacin de


condiciones (CIERTO o FALSO) de uno o ms factores. Los factores que
intervienen en una operacin lgica slo pueden ser ciertos o falsos. Y el resultado
de una operacin lgica puede ser, tan slo, cierto o falso.
Los resultados de una operacin lgica, para cada uno de los valores posibles de
las variables, se fijan en una tabla denominada Tabla de Verdad, que consta de las
variables, y las posibles operaciones a desarrollar.
Para que un procesador pueda ejecutar las operaciones lgicas, es preciso
asignar un valor binario a cada una de las condiciones posibles. Se suele asignar
un UNO (1) al valor CIERTO y un CERO (0) al valor FALSO, con el criterio
denominado lgica positiva. Las operaciones lgicas ms importantes son:
EQUAL (idntico), NOT (negacin), OR (O), AND (Y), NOR (O negada), NAND (Y
negada), OREX (O exclusiva) y NOREX (O exclusiva negada).
Compuerta lgica [2]: Las compuertas lgicas son dispositivos que operan con
aquellos estados lgicos que funcionan igual que una calculadora, de un lado se
ingresan los datos, sta realiza una operacin, y finalmente, muestra el resultado.
Tabla de verdad [3]: Es ella se representan a la izquierda todos los estados
posibles de las entradas (en el ejemplo, el estado del conmutador) y a la derecha
los estados correspondientes a la salida (en el ejemplo, la lmpara).
Funcin booleana[3]: Es una expresin matemtica que emplea los operadores
booleanos
Funcin NAND:
Equivale a la funcin AND negada. El resultado S de aplicar la funcin lgica
NAND, sobre dos variables a y b es el siguiente: S es CIERTO si a es FALSO (0) o
si b es FALSO (0) o si son FALSAS ambas variables. Los resultados de la
operacin lgica NAND, en las cuatro combinaciones posibles de valores dos
variables, se muestran en la tabla de verdad adjunta:

a
0
0
1
1

b
0
1
0
1

s
1
1
1
0

Su compuerta lgica es la 7400

Circuito integrado 555:


Tambin se puede llamar temporizador, integrado 555, circuito generador de
pulsos, timer 555, 555 chip y algn nombre ms con el que suele aparecer por ah.
Este circuito integrado se utiliza para activar o desactivar circuitos durante
intervalos de tiempo determinados, es decir se usa como temporizador. Para ello,
lo combinaremos con otros componentes cuyas caractersticas y forma de
conexin en el circuito, determinarn la duracin de los intervalos de tiempo del
555, y si estos intervalos se repitan continuamente o no.

Flip-Flops [2]
El "Flip-flop" es el nombre comn que se le da a los dispositivos de dos estados,
que sirven como memoria bsica para las operaciones de lgica secuencial. Los
Flip-flops son ampliamente usados para el almacenamiento y transferencia de
datos digitales y se usan normalmente en unidades llamadas "registros", para el
almacenamiento de datos numricos binarios.

Un flip-flop es un circuito digital que tiene dos salidas Q y Q`, las cuales siempre
se encuentran en estados opuestos. Si Q=1 entonces Q`=0 y se dice que el flipflop est inicializado (set). Si Q = 0 entonces Q`=1 y se dice que el flip-flop est
reinicializado (reset), inactivo o borrado . Existen varios tipos de flip-flops, y las
entradas de control cambian con cada tipo. Los niveles lgicos en las entradas de
los flip-flops determinan el estado de las salidas de acuerdo con la tabla de verdad
del flip-flop.
A diferencia de las compuertas estudiadas hasta esta momento, el flip-flop puede
en algunos estados mantener su estado de salida (encendido o apagado) an
despus de que las seales de entrada que produjeron el estado de salida
cambien. De esta manera el flip-flop puede guardar un bit de informacin.

Flip-flop RS:
Dispositivo de almacenamiento temporal de 2 estados (alto y bajo), cuyas
entradas principales permiten al ser activadas:
R: el borrado (reset en ingls), puesta a 0 nivel bajo de la salida.
S: el grabado (set en ingls), puesta a 1 nivel alto de la salida

Si no se activa ninguna de las entradas, el biestable permanece en el estado que


posea tras la ltima operacin de borrado o grabado.

Smbolo lgico

Diseo lgico

Tabla de verdad RS:


Modo operacin
Prohibido
Set
Reset
Mantenimiento

Entradas
Set
0
0
1
1

Reset
0
1
0
1

Q
1
1
0

Salidas
Q
1
0
1
No cambia

Flip-Flop RS sncrono:
La entrada de control es una seal de reloj (CK). Cuando el reloj es 0, las salidas
del flip-flop no pueden cambiar. Cuando el reloj es 1, las compuertas son
habilitadas, o activadas, y en sus salidas aparecen los complemento de las
entradas.

Smbolo lgico

Diseo lgico

Tabla de verdad RS Sncrono:


Modo
operacin
Mantenimiento
Set
Reset
Prohibido

Entradas
CK
010
010
010
010

Set
0
0
1
1

Salidas
Reset
0
1
0
1

Q
Q
No cambia
0
1
1
0
1
1

Flip-Flop D:
La diferencia entre el flip-flop D y el biestable D es que el flip-flop copia la entrada
D a la salida Q en el flanco del pulso de reloj, el biestable lo hace por nivel.
El flip-flop tipo D es un elemento de memoria que puede almacenar informacin en
forma de un 1 o 0 lgicos. Este flip-flop tiene una entrada D y dos salidas Q y
Q. Tambin tiene una entrada de reloj, que en este caso, nos indica que es un FF
disparado por el borde o flanco descendente (ver el tringulo y la pequea esfera
en la entrada en los diagramas inferiores). Si el flip flop se disparara por el borde
ascendente slo aparecera el tringulo (no hay la pequea esfera).
El flip-flop tipo D adicionalmente tiene dos entradas asincrnicas que permiten
poner a la salida Q del flip-flop, una salida deseada sin importar la entrada D y el
estado del reloj. Estas entradas son:

PRESET (poner) y
CLEAR (Borrar).

Es importante notar que estas son entradas activas en nivel bajo. Ser activo en
nivel bajo significa que:

Para poner un 1 en la salida Q se debe poner un 0 en la entrada


PRESET
Para poner un 0 en la salida Q se debe poner un 0 en la entrada CLEAR

Smbolo lgico

Tabla de verdad Flip-Flop D

Flip-Flop JK:
Se considera como el flip-flop universal pueden construirse a partir de l. Las
entradas J y K son entradas de datos y la entrada de reloj transfiere el dato de las
entradas a la salida.

Smbolo lgico

Tabla de verdad Flip Flop JK


Modo de
operacin
Set asncrono
Borrado
asncrono
Prohibido
Mantenimiento
Reset
Set
Conmutacin

Entradas

Salidas

Preset
0
1

Clear
1
0

CLK
X
X

J
X
X

K
X
X

Q
1
0

Q
0
1

1
1
1
1

1
1
1
1

010
010
010
010

0
0
1
1

0
1
0
1

Desarrollo del enunciado


Diseo lgico/ simulacin:
Flip-Flop RS:

No cambia
0
1
1
0
Estado Opuesto

Flip-Flop Rs Sincrono

Flip-Flop D

Flip-Flop JK

Conclusiones:

Bibliografa:

[1] Gonzales L. Dto. De Tecnologa, IES Sta. Eugenia, Lgica Binaria. Documento disponible
en: http://roble.pntic.mec.es/jlop0164/archivos/electronica-digital-2.pdf
[2]
UPB
seccional
de
Bucaramanga,
fuente
http://clrueda.docentes.upbbga.edu.co/web_digitales/Tema_4/flip.html

disponible

en:

You might also like