You are on page 1of 6

LABORATORIO DE CIRCUITOS DIGITALES

REDUCCION POR MAPAS DE KARGAUGH.

OBJETIVO GENERAL
Reduccin e implementacin de circuitos lgicos mediante mapas de
Kargaugh.
Identificar las caractersticas de las familias T.T.L
Verificar experimentalmente la operacin de las compuertas digitales
bsicas

MARDO TEORICO
Familias lgicas
Como consecuencia de las diferentes tcnicas de fabricacin de los
circuitos integrados, podemos encontrarnos con diversas familias lgicas,
que se clasifi can en funcin de los transistores con los que estn
construidas.
As, cuando se utilizan transistores bipolares se obtiene la familia
denominada TTL, y si
se utilizan transistores unipolares, se obtiene la familia CMOS. Cada
una de estas familias
tiene sus ventajas e inconvenientes, por eso, para el diseo de equipos
digitales seutilizar la ms adecuada en cada caso.Las caractersticas de
todas las familias lgicas integradas son las siguientes:
Alta velocidad de propagacin.
Mnimo consumo.
Bajo coste.
Mxima inmunidad al ruido y a las variaciones de temperatura.
A continuacin estudiaremos ambos tipos de familias: TTL y CMOS.
Familia lgica TTL
Las siglas TTL signifi can Lgica Transistor-Transistor (del ingls, TransistorTransistorLogic). En este caso, las puertas estn constituidas por
resistencias, diodos y transistores.
Esta familia comprende varias series, una de las cuales es la 74, y cuyas
caractersticas
son:
Tensin comprendida entre 4,5 y
5,5 V.
Temperatura entre 0 y 70 C.
VIH mn. 5 2,0 V.

VIL mx. 5 0,8 V.


Otra serie es la 54, que presenta las mismas caractersticas que la serie
74, con la diferencia
de que la temperatura de trabajo est comprendida entre 255 C y 125 C.
Esta serie se utiliza en aplicaciones espaciales.
Las puertas ms utilizadas son las de la serie 74, que son ms comerciales.
En concreto,
las ms empleadas son las que tienen como referencia 74Lxx, donde la L
signifi ca Low-power, y cuyas caractersticas son:
Potencia disipada por puertas: 1 mW.
Tiempo de propagacin: 33 ns.
A su vez, la S (74Sxx) signifi ca Schottky, y sus caractersticas son:
Potencia disipada por puertas: 19 mW.
Tiempo de propagacin: 3 ns.

Finalmente, LS (74LSxx) signifi ca Low-power Schottky, y sus


caractersticas son:
Potencia disipada por puertas: 2 mW.
Tiempo de propagacin: 10 ns.

Familia lgica CMOS


En esta familia el componente bsico es el transistor MOS (Metal-xidoSemiconductor). Los circuitos integrados CMOS son una mezcla entre la
NMOS, constituida por transistores
canal N, y la PMOS, cuyo elemento fundamental es el transistor MOS de
canal P.
La familia CMOS bsica que aparece en los catlogos de los fabricantes es
la serie 4 000. Sus caractersticas ms importantes son:
La tensin de alimentacin
Los tiempos de propagacin
vara entre 3 y 18 V.
varan inversamente con la
El rango de temperaturas
tensin de alimentacin,
siendo
oscila entre 240 y 85 C.

de 60 ns para 5 V y de 30 ns
Los niveles de tensin son:
para 10 V.
VIL mn. 5 3,5 V; VIL mx. 5
La potencia disipada por
1,5 V; VOH mn. 5 4,95 V;
VOL mx. 5 0,05 V.
puerta es de 10 nW.

Inicialmente, se fabricaron circuitos CMOS con la misma disposicin


de las puertas en los circuitos integrados que en las familias TTL. As,
se gener la familia 74C, compatible con la familia TTL, cuyas
caractersticas son muy parecidas a las de la familia
4 000. Debido a las mejoras en la fabricacin, se desarrollaron las
series 74HC (alta velocidad) y la 74HCT (alta velocidad compatible
con los niveles TTL). Estas series poseen caractersticas muy
parecidas a las LS de la familia TTL, pero con consumos inferiores.

Las series ms utilizadas son las 74HCxx, donde HC signifi ca High


speed CMOS. El tiempo de propagacin de estas series ofrece
valores del orden de 8 ns y se alimentan con tensiones de entre 2 y 6
V.
Compatibilidad entre las familias lgicas TTL y CMOS
Si queremos conectar las distintas familias lgicas entre s, tenemos
que tener en cuenta
su compatibilidad, tanto de corriente como de tensin.
Compatibilidad de corriente
Para conectar la salida de un circuito con la entrada de otro, el
circuito de la salida
debe suministrar sufi ciente corriente en su salida, tanta como
necesite la entrada del
otro circuito. Por tanto se tiene que cumplir que:

Qu es una compuerta Or exlusiva (XOR)?

En la electrnica digital hay unas


compuertas
que
no
son
comunes. Una de ellas es la
compuerta XOR compuerta O
exclusiva compuerta O excluyente.
Smbolo compuerta XOR o compuerta
exclusiva - Electrnica Unicrom

OR

El diagrama anterior muestra el smbolo de una compuerta XOR (O


exclusiva) de 2 entradas:
Tabla de verdad de compuerta XOR (OR exclusiva) de 2 entradas Electrnica Unicrom
Comprender el funcionamiento de esta compuerta digital es muy
importante para despus poder implementar lo que se llama un
comparador digital. La figura de la derecha muestra la tabla de
verdad de una compuerta XOR de 2 entradas.
Y se representa con la siguiente funcin booleana
X = A.B + A.B
A diferencia de la compuerta OR, la compuerta XOR tiene una salida
igual a "0" cuando sus entradas son iguales a 1.
Mapas de Karnaugh
Los mapas de Karnaugh es una herramienta grafica usada para
simplificar una ecuacin lgica o convertir una tabla de verdad en su
circuito lgico correspondiente. Los mapas de Karnaugh pueden

aplicarse a dos, tres, cuatro y cinco variables. Para ms variables, la


simplificacin resulta tan complicada que conviene en ese caso
utilizar teoremas mejor.

MATERIAL Y EQUIPO UTILIZADO


4 CI Compuertas lgicas
74LS08, 74LS04, 74LS32, 74
86
Diodos LED
Resistencias de 330, a
1/2W.
Protoboard.

DIP Switch (8bits).


Fuente de alimentacin de
5VCD.
Multimetro.
Juego de cables para
conexin
DIP Switch (8bits)

CONCLUSIONES

Se logr cumplir de una manera eficaz con todos los objetivos


trazados, logrando demostrar la simplificacin por mapas de
Karnaugh en el laboratorio de manera terico como prctico .

El armado en el protoboard todos los circuitos del laboratorio


fueron muy indispensables ya que de manera practica se puede
tener el dominio.

El mapa de Karnaugh, podra considerarse como una especie de


Tabla de la verdad. Su gran utilidad radica en la posibilidad de
minimizar expresiones booleanas ,Por esto debe considerarse el
aprendizaje de este mtodo como una herramienta importante en
el estudio de informtica y electrnica, entre otras.

Gracias a este mtodo podemos expresar en trminos grficos la


agrupacin de expresiones con factores comunes y as eliminamos
las variables que no necesitamos.

Tanto el mapa de karnaugh como las compuertas OR, AND y XOR


nos permiten disminuir el tamao del circuito y ahorrar costos en
materiales, facilitando la creacin de funciones lgicas ademas se
puede apreciar la aplicacin de las compuertas en un sistema til.

MATERIA

INTEGRANTES

Efrain Ajata Calle


Gricelda Manriquez Zurita
Amparo Alison Villegas Condori
DOCENTE

GESTION:

2015
El Alto La Paz
Bolivia

You might also like