Professional Documents
Culture Documents
Sistemas Digitais
Circuitos Combinacionais
e Sequenciais
So Paulo
2014 - Editora rica Ltda.
1
Aula
Captulos do livro
8 a 10
11 a 14
15
16
Decodificador Binrio/Decimal
17 e 18
19 e 20
Circuitos aritmticos
21 a 23
Flip-Flops
24 e 25
Contadores Assncronos
26 a 28
Contadores Sncronos
29 e 30
Registradores de Deslocamento
31
32 e 33
Captulo 5 - Memrias
34 e 35
Captulo 5 - Memrias
36 e 37
Captulo 5 - Memrias
38 e 39
40
Respostas
dos Exerccios
Sistemas Digitais
Circuitos Combinacionais
e Sequenciais
So Paulo
2014 - Editora rica Ltda.
1
Captulo 1
1)
R
E
CH A
CH B
R
S
(a) NE
CH B
CH A
(b) NOU
b)
A
4)
a)
b)
ABC
ABCD
0 0 0
0 0 0 0
0 0 1
0 0 0 1
0 1 0
0 0 1 0
0 1 1
0 0 1 1
1 0 0
0 1 0 0
1 0 1
0 1 0 1
1 1 0
0 1 1 0
1 1 1
0 1 1 1
1 0 0 0
1 0 0 1
1 0 1 0
1 0 1 1
1 1 0 0
1 1 0 1
1 1 1 0
1 1 1 1
5) S = [(AB) + (CD)]
6)
A
7) S = A B C + A B C + A B C + A B C
8)
A
9)
10)
AB
00
01
10
11
11)
AB
00
01
10
11
12)
ABC
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1
b) S = A B + C D
2) S = C + A B
3) S = C D + A B + A D + AC
4) S = A D + A B C + A B D
5)
B
C
D
6) S1 = A + B S2 = A
7) S1 = BC + AC + AB S3 = BC + AC
S2 = B + C S4 = ABC + AC + AB + BC
8) S1 = B + CD + CD
c) S = A + B
10) S1 = A + B
S2 = AB + AC
11) S1 = B + D S3 = B D + A B C + ABC + A B CD
S2 = BD + AC + BD S4 = BC + AD + CD + AB
3
A
B
2)
S0
S1
S2
S3
3)
S0
S1
S2
S3
S4
S5
S6
S7
4) a = B + AC
e = BC
5) a = C
e = ABC
b = A + C
c = B + C
d = B + AC
f = A
g=A+B
b = ABC + BC + AB
c = AC + B
f = ABC + ABC
g = ABC + ABC
6) O Somador Completo apresenta entrada (TE) para o bit proveniente da coluna anterior.
7) Aplicando o terceiro nmero ao terminal TE.
8)
A1
B1
TE
S2
B0
B
Meio
somador
Somador
completo
TS
A0
TS
S1
S0
9)
A3
B3
TE
Subtrator
completo
TS
S4
S3
A2
B2
TE
Subtrator
completo
TS
A1
B1
TE
S2
B0
Meio
subtrator
Subtrator
completo
TS
A0
TS
S1
S0
Qf
0 0
0 1
CK
S R
1 0
1 1
Qa
CK
Qf
RS bsico
Qa
2)
Clock
Preset
Clear
Qa
Qf
10
10
10
10
01
01
3)
Q3
Q2
Q1
Q0
4) Q3 = 0, Q2 = 0, Q1 = 0 e Q0 = 1
5) O nvel 1 de Q0 seria novamente aplicado entrada ES e com as sucessivas descidas de
pulso passaria de sada em sada, permanecendo em loop no sistema.
6)
Q0
1
T0
Q0
Q2
Q1
T1
Q1
T2
Q2
Q3
T3
Q3
CK
CLR Q0
CLR Q1
CLR Q2
CLR Q3
7)
Q0
1
T0
Q0
Q2
Q1
T1
Q1
T2
Q2
Q3
T3
Q3
CK
CLR Q1
CLR Q0
CLR Q2
CLR Q3
CLR
8)
Q0
1
T0
Q0
Q2
Q1
T1
Q1
Q2
T2
Q3
T3
Q3
CK
CLR Q1
CLR Q0
CLR Q2
CLR Q3
CLR
9)
Q1
Q0(LSB)
1
J0
Q0
CLR Q0
J1
Q1
K0CLR Q1
Q3
Q2
J2
Q2
K1CLR Q2
J3
Q3
K0CLR Q3
CLR
CK
10)
Q0
1
T0
CK
(E)
Q0
Q1
Q1
T1
CLR Q0
Q2
T2
CLR Q1
Q2
Q3
T3
Q4
T4
Q3
CLR Q4
CLR Q3
CLR Q2
Q4
Q5(S)
T5
Q5
CLR Q5
11)
Q0(LSB)
J0
Q0
K0
Q0
Q2
Q1
Q3
J1
Q1
J2
Q2
J3
Q3
K1
Q1
K2
Q2
K3
Q3
CK
12) J3 = Q2 Q1 Q0 K3 = Q0
J2 = Q3Q0 K2 = Q1 Q0
J1 = Q3Q0 + Q2Q0 K1 = Q0
J0 = 1
K0 = 1
13)
X
H
J0
Q0
J1
Q1
K0
Q0
K1
Q1
Ck
Q0(LSB)
Q1
14) A mquina de estado do exerccio resolvido, segue o modelo de Mealy, pois a sada S
acionada pela entrada X, atuando independentemente do clock. No exerccio anterior o
modelo obedecido o de Moore, pois as mudanas de todas as sadas se processam aps a
descida de clock.
10
Captulo 5 Memrias
15) a) Capacidade 2048 bits, endereo: 00016 a 1FF16
b) Capacidade 32768 bits, endereo: 00016 a FFF16
c) Capacidade 1M bits, endereo: 0000016 a 1FFFF16
d) Capacidade 32M bits, endereo: 00000016 a 1FFFFF16
16)
Endereo
Dados
A2
A1
A0
Hex
D7
D6
D5
D4
D3
D2
D1
D0
01
3F
23
4B
56
88
9C
ED
17)
ENDEREAMENTO
DADOS
BINRIO
HEXADECIMAL
A3 A2
A 1 A0
D6 D 5 D 4 D 3 D 2 D 1 D 0
a
b c d e f g
11
18)
R/W
SEL
19)
A1
A1
A0 (LSB)
R/W
CS
12
SEL
R/W
SEL
R/W
SEL
R/W
SEL
R/W
SEL
R/W
SEL
R/W
SEL
R/W
SEL
R/W
20)
Memria
Acesso
Volatilidade
Troca de dados
Armazenamento
ROM
aleatrio
no voltil
apenas de leitura
esttico
PROM
aleatrio
no voltil
esttico
aleatrio
no voltil
apenas de leitura
programvel e apagvel
esttico
E2PROM
aleatrio
no voltil
escrita/leitura
esttico
FLASH
aleatrio
no voltil
escrita/leitura
esttico
aleatrio
voltil
escrita/leitura
esttico (SRAM)
dinnico (DRAM)
EPROM
RAM
13
O conector de fcil acoplamento e a tomada ou porta pode ser instalada em diversos pontos dos gabinetes dos equipamentos, permitindo a ligao de vrios dispositivos perifricos.
O dispositivo tem tambm uma sada de alimentao (5V), permitindo o fornecimento de energia a um elemento conectado.
O BIOS que est armazenado na ROM realiza o autoteste e carrega a parte aplicativa
do sistema operacional na RAM.
15