You are on page 1of 4

LABORATORIO Simplificacin de Funciones

Betancourt Lozano J.J. 2420151030, Sandoval Salguero J.C. 2420151026


Facultad de Ingeniera, Universidad de Ibagu, Carrera 22 Calle 67. B/Ambal, Ibagu, Tolima.

INTRODUCCIN
En el presente informe se mostrara la
reduccin de una funcin por el mtodo de
Karnaugh, el circuito final (simulacin y
montaje) y justificaciones del porque se
hicieron elecciones frente a la solucin del
problema del simplificado.

- NAND: Esta compuerta es una combinacin


de una And (la salida es verdadero (1) si solo si
todas las entradas son verdaderas (1)) y una
Not.

MARCO TERICO:
- Compuertas: es un dispositivo electrnico que
funciona segn la algebra booleana: Suma,
Multiplicacin, Negacin y Afirmacin,
Exclusin o inclusin etc., segn la propiedad
que se tenga.

- NOT: Esta compuerta es la negacin de la


variable de entrada, es decir, si la entrada X es
1, la salida Z es 0 y viceversa.

- NOR: Esta compuerta es una combinacin de


una Or (la salida es verdadero (1) si una o ms
de sus entradas son verdaderas (1))

- BIT SWITCH: Es un dispositivo conmutador de


varias entradas y salidas (de misma cantidad de
entradas y de salidas), cada conmutacin tiene
igual funcionamiento que un switch, este es
usualmente utilizado cuando se necesita ms
de 3 entradas diferentes.

SIMPLIFICACIN
La funcin asignada es la siguiente:
F(E,D,C,B,A)=
(2,4,6,10,11,12,13,14,15,18,19,23,27,29,31)
+(3,8,28)
La correspondiente tabla de verdad de la
funcin es:

E D C B A

O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1

0
0
1
X
1
0
1
0
X
0
1
1
1
1
1
1
0
0
1
1
0
0
0
1
O
O
O
1
X
1
O
1

O
O
O
O
O
O
O
O
1
1
1
1
1
1
1
1
O
O
O
O
O
O
O
O
1
1
1
1
1
1
1
1

O
O
O
O
1
1
1
1
O
O
O
O
1
1
1
1
O
O
O
O
1
1
1
1
O
O
O
O
1
1
1
1

O
O
1
1
O
O
1
1
O
O
1
1
O
O
1
1
O
O
1
1
O
O
1
1
O
O
1
1
O
O
1
1

O
1
O
1
O
1
O
1
O
1
O
1
O
1
O
1
O
1
O
1
O
1
O
1
O
1
O
1
O
1
O
1

Esta funcin inicialmente fue abordada por el


mtodo de Karnaugh por la razn de que si
empezbamos a aplicar teoremas, la funcin
sera ms compleja de desarrollar e igual no se
sabra cuales No Importa se deberan escoger
para la funcin reducida.
-

Karnaugh: El mapa de Karnaugh es un


mtodo de simplificacin, el cual cada
celda con un 1 en su interior
representa un mintermino (mx).
Puede usarse para representar
funciones.

(D'C'B) + (E'C'B) + (EBA) + (E'CA') + (DCA)


-

Morgan: La aplicacin de Morgan


consiste en transformar funciones que
se suman
en funciones que se
multiplican
y
viceversa.
Una
compuerta ON se reemplaza por una
AND o realizar un circuito utilizando
compuertas NAND. La ventaja de tener
chips NAND es que se puede conseguir
en el comercio un solo tipo de
integrados, es decir, varias compuertas
en un chip.
Para la funcin que se est trabajando,
aplicando dicho teorema, quedar:

[(D'C'B)'. (E'C'B)'. (EBA)'. (E'CA')'. (DCA)']'


DIAGRAMA DE TIEMPO

CIRCUITO SIMPLIFICADO

00111 (Salida 0)

MONTAJE
Materiales:
SIMULACIN
Para mostrar un ejemplo la simulacin en ISIS,
se tomar para ello, dos valores o dos salidas,
una que de 1 (encienda el LED) y otro que la
salida sea 0 (LED apagado).
Como se observar, se tomar el 01010 (10) y
el 00111 (7).
Las dems salidas se pueden observar en la
tabla.

Bit Switch
2 Nands 7400
1 Nand 74ls30
1 Not 7404
1 Led
6 Resistencias de 1 k
Cable UTP
Protoboard
Fuente D.C. 5 voltios

01010 (Salida 1)

JUSTIFICACIONES
Por qu el tipo de integrados?
R=/ Se escogieron 2 tipos de integrados, NOT y
NAND porque era ms factible y ms propenso
a que el circuito quedara de un tamao no tan
grande.

Por qu esa cantidad de integrados?


R=/ La cantidad de integrados fue la mnima
que se podan usar en este circuito ya que la
gran mayora de compuertas estn en uso, no
se pudo hacer ms pequeo porque se hubiera
necesitado un integrado 5 NAND de 3 entradas
1 salida el cual no se encontr y se opt por
tener 2 integrados de 3 NAND de 3 entradas 1
salida siendo ms factible, y un NOT donde
vienen 6 negaciones de las cuales 5 estn en
uso.

Por qu se aplica el teorema de Morgan?


R=/ De Morgan nos permiti ahorrarnos un
integrado de ms, ya que nos ayuda a negar la
funcin y usar una NAND, de no ser as se
hubiera necesitado usar una AND y un NOT, lo
cual hubiera aumentado el tamao del circuito.

Por qu no ms grande o ms pequeo el


circuito?
R=/ El reto que se plante este grupo fue hacer
el circuito ms pequeo y econmico posible,
lo cual no se logr, pero para intentar dejar ms
reducido el circuito se necesitaran compuertas
de otro tipo ya que por obligacin se tendran
3 integrados.

Por qu el cableado?
R=/ Este tipo de alambrado (cableado) fue
necesario para poder encontrar errores de
conexin y se ve mejor a simple vista.
Cunto es el dinero invertido?
R=/Se invirti una cantidad moderada de
dinero, donde lo ms costoso del integrado fue
el bit switch.

Cunto tiempo se us para realizar el


proyecto?

R=/Para el Diseo, simplificacin, simulacin y


montaje se tuvo un tiempo largo, ya que en el
ltimo procedimiento (Montaje) hubieron
errores minsculos de conexin pero que a la
hora de probar la funcin, no corresponda
como era; el tiempo fue un poco extenso
porque el da mircoles 31 de agosto, el trabajo
se finaliz con xito.

You might also like