You are on page 1of 5

Componentes bsicos:

AND:
Cada compuerta tiene dos variables de entrada designadas por A y B y una salida binaria
designada por x.
La compuerta AND produce la multiplicacin lgica AND: esto es: la salida es 1 si la entrada
A y la entrada B estn ambas en el binario 1: de otra manera, la salida es 0.
Estas condiciones tambin son especificadas en la tabla de verdad para la compuerta AND.
La tabla muestra que la salida x es 1 solamente cuando ambas entradas A y B estn en 1.
El smbolo de operacin algebraico de la funcin AND es el mismo que el smbolo de la
multiplicacin de la aritmtica ordinaria (*).
Las compuertas AND pueden tener ms de dos entradas y por definicin, la salida es 1 si
todas las entradas son 1.

OR:
La compuerta OR produce la funcin sumadora, esto es, la salida es 1 si la entrada A o la
entrada B o ambas entradas son 1; de otra manera, la salida es 0.
El smbolo algebraico de la funcin OR (+), es igual a la operacin de aritmtica de suma.
Las compuertas OR pueden tener ms de dos entradas y por definicin la salida es 1 si
cualquier entrada es 1.

NOT:
El circuito NOT es un inversor que invierte el nivel lgico de una seal binaria. Produce el
NOT, o funcin complementaria. El smbolo algebraico utilizado para el complemento es una
barra sobra el smbolo de la variable binaria.
Si la variable binaria posee un valor 0, la compuerta NOT cambia su estado al valor 1 y
viceversa.
El crculo pequeo en la salida de un smbolo grfico de un inversor designa un inversor
lgico. Es decir cambia los valores binarios 1 a 0 y viceversa

MULTIPLEXORES:
Un multiplexor es un sistema digital que consta de varias entradas y una salida, y mediante
un mecanismo de seleccin, una determinada entrada se transfiere a la salida.
Una definicin ms formal de multiplexor sera la de un circuito combinacional con n entradas
n

de seleccin o control (a, b,.. ), 2 entradas de datos (K1 , K2 , ... ) y una salida Z. Los datos
de la se rutan desde la entrada de datos cuyo nmero de orden coincide con el nmero
binario puesto en la entrada de seleccin hacia la salida .
La sntesis con puertas lgicas se realiza obteniendo la expresin lgica de la salida Z,
obteniendo .

La sntesis con puertas lgicas se realiza obteniendo la expresin lgica de la salida Z,


obteniendo .

SUMADOR:
Un sumador es un circuito lgio que calcula la operacin suma. En los ordenadores modernos
se encuentra en lo que se denomina Unidad aritmtica lgica (ALU). Generalmente realizan
las operaciones aritmticas en cdigo binario decimal o BCD exceso 3, por regla general los
sumadores emplean el sistema binario.
En los casos en lo que se est empleando un complemento a dos para representar nmeros
negativos el sumador se convertir en un sumador-restador.

http://es.slideshare.net/JeduardAnonimo/sumadorrestador-10526824
SUMADOR RESTADOR:
Un sumador- restador binario es un circuito combinacional que realiza las
operaciones aritmticas de suma y resta con nmeros binarios.
Desarrollaremos este circuito utilizando un diseo jerrquico. Primero
disearemos el semisumador, y a partir de l desarrollaremos el sumador
completo. La conexin de n sumadores completos en cascada produce un
sumador binario para nmeros de n bits. Incluiremos el circuito de resta con
la ayuda de un circuito complementador.

*desbordamiento: Efecto que se produce cuando se realiza una operacin


aritmtica entre dos o ms nmeros, cuyo resultado es mayor a la
capacidad de representacin del sistema, interpretando de esta manera un
error en el resultado Cuando se suman nmeros con signo, la suma de dos
nmeros de diferente signo no produce nunca rebose. Sin embargo si se
suman dos nmeros del mismo signo, el resultado puede producir rebose.
En la tabla siguiente se muestran las condiciones de rebose y el circuito
detector del mismo

You might also like