You are on page 1of 21

PRCTICA DE LABORATORIO

CARRERA: INGENIERIA ELCTRICA


NRO. PRCTICA:

01

ASIGNATURA: ELECTRONICA DIGITAL

TTULO PRCTICA: FUNCIONAMIENTO DE LAS COMPUERTAS LGICAS

OBJETIVOS:
GENERAL
Comprobar el funcionamiento de las compuertas lgicas TTL.
ESPECFICO
Disear y comprobar el funcionamiento de una fuente de tensin continua con tomas +/-12Vcc, +/-5Vcc,
respecto a GND de 1A.
Disear y armar dos circuitos de 8 entradas y 8 salidas de datos con indicadores LED.
Comprobar el funcionamiento a travs de indicadores LED y registrar voltajes y corrientes de entrada y
salida de las compuertas lgicas TTL.
ACTIVIDADES DESARROLLADAS
1.Marco terico
1.1 FUENTE REGULADA DE TENSION.
En electrnica, la fuente de alimentacin o fuente de poder es el dispositivo que convierte la corriente alterna (CA),
en una o varias corrientes continuas (CC), que alimentan los distintos circuitos del aparato electrnico al que se
conecta. Las fuentes de alimentacin para dispositivos electrnicos, pueden clasificarse bsicamente como:
Fuente de alimentacin lineal.
Fuente de alimentacin conmutada.
Parmetros bsicos de una fuente:
Tensin nominal de salida.
Rango de tensin de salida.
Tensin de salida.
Rango de tensin de entrada.
Rango de tensin diferencial estrada-salida.
Rango de corriente de carga.
Parmetros de estabilidad.
Regulacin de lnea.
Regulacin de carga.
Regulacin trmica.
Estabilidad trmica.
Parmetros de seguridad.
Tensino de entrada mxima absoluta.
Tensin diferencial mxima absoluta.
Lmite de corriente.
Corriente mxima de carga.
Lmite de potencia.
Corriente mxima de carga.
Lmite de potencia.
Potencia mxima.
Rango de temperatura.
Resistencia trmica.

Fuente estabilizada doble simtrica:

Figura 1. Fuente estabilizada doble simtrica.

CIRCUITO INTEGRADO AND 74LS08


La puerta AND o compuerta AND es una puerta lgica digital que implementa la conjuncin lgica. sta entregar
una salida ALTA (1), dependiendo de los valores de las entradas, siendo este caso, al recibir solo valores altos en
ambas entradas. Si alguna de estas entradas no son ALTAS, entonces se mostrar un valor de salida BAJA (0).
Descripcin de las terminales del 74LS08:
Pin 1: la entrada A de la compuerta 1.
Pin 2: la entrada B de la compuerta 1.
Pin 3: aqu veremos el resultado de la operacin de la primera compuerta.
Pin 4: la entrada A de la compuerta 2.
Pin 5: la entrada B de la compuerta 2.
Pin 6: aqu veremos el resultado de la operacin de la segunda compuerta.
Pin 7: normalmente GND: es el polo negativo de la alimentacin generalmente tierra.
Pin 8: aqu veremos el resultado de la operacin de la cuarta compuerta.
Pin 9: la entrada B de la compuerta 4.
Pin 10: la entrada A de la compuerta 4.
Pin 11: aqu veremos el resultado de la operacin de la tercera compuerta.
Pin 12: la entrada B de la compuerta 3.
Pin 13: la entrada A de la compuerta 3.
Pin 14: Entrada +Vcc de la fuente de alimentacin.

Figura 2. Terminales del 74LS08 (AND)

Tabla de verdad y smbolo:

Figura 3. Smbolo del 74LS08 (AND)

B
0
0
1
1

A
0
1
0
1

X
0
0
0
1

Tabla 1. Tabla de verdad del 74LS08 (AND)

CIRCUITO INTEGRADO OR 74LS32


La puerta OR o compuerta OR es una puerta lgica digital que implementa la disyuncin lgica. Cuando todas sus
entradas estn en 0 (cero) o en BAJA, su salida est en 0 o en BAJA, mientras que cuando al menos una o ambas
entradas estn en 1 o en ALTA, su SALIDA va a estar en 1 o en ALTA.
Descripcin de las terminales del 74LS32:
Pin 1: la entrada A de la compuerta 1.
Pin 2: la entrada B de la compuerta 1.
Pin 3: aqu veremos el resultado de la operacin de la primera compuerta.
Pin 4: la entrada A de la compuerta 2.
Pin 5: la entrada B de la compuerta 2.
Pin 6: aqu veremos el resultado de la operacin de la segunda compuerta.
Pin 7: normalmente GND: es el polo negativo de la alimentacin generalmente tierra.
Pin 8: aqu veremos el resultado de la operacin de la cuarta compuerta.
Pin 9: la entrada B de la compuerta 4.
Pin 10: la entrada A de la compuerta 4.
Pin 11: aqu veremos el resultado de la operacin de la tercera compuerta.
Pin 12: la entrada B de la compuerta 3.
Pin 13: la entrada A de la compuerta 3.
Pin 14: Entrada +Vcc de la fuente de alimentacin.

Figura 4. Terminales del 74LS32 (OR)

Tabla de verdad y smbolo:

Figura 5. Smbolo del 74LS32 (OR)

B
0
0
1
1

A
0
1
0
1

X
0
1
1
1

Tabla 2. Tabla de verdad del 74LS32 (OR)

CIRCUITO INTEGRADO NOT 74LS04


En lgica digital, un inversor, puerta NOT o compuerta NOT es una puerta lgica que implementa la negacin lgica.
Siempre que su entrada est en 0 (cero) o en BAJA, su salida est en 1 o en ALTA, mientras que cuando su entrada
est en 1 o en ALTA, su SALIDA va a estar en 0 o en BAJA, la funcin fsica del inversor, es la de cambiar en su
salida el nivel del voltaje de su entrada entre los definidos como lgico ALTO Y lgico BAJO.
Descripcin de las terminales del 74LS04:
Pin 1: Entrada de la compuerta 1.
Pin 2: Salida negada de la primera compuerta.
Pin 3: Entrada de la compuerta 2.
Pin 4: Salida negada de la segunda compuerta.
Pin 5: Entrada de la compuerta 3.
Pin 6: Salida negada de la tercera compuerta.
Pin 7: normalmente GND: es el polo negativo de la alimentacin generalmente tierra.
Pin 8: Salida negada de la cuarta compuerta.
Pin 9: Entrada de la compuerta 6.
Pin 10: Salida negada de la quinta compuerta.
Pin 11: Entrada de la compuerta 5.
Pin 12: Salida negada de la sexta compuerta.
Pin 13: Entrada de la compuerta 4.
Pin 14: Entrada +Vcc de la fuente de alimentacin.

Figura 6. Terminales del 74LS04 (NOT)

Tabla de verdad y smbolo:

Figura 7. Smbolo del 74LS04 (OR)

A
0
1

X
1
0

Tabla 3. Tabla de verdad del 74LS04 (AND)

CIRCUITO INTEGRADO NAND 74LS00


La puerta NAND, compuerta NAND o NOT AND es una puerta lgica que produce una salida falsa solamente si
todas sus entradas son verdaderas; por tanto, su salida es complemento a la de la puerta AND. Cuando todas sus
entradas estn en 1 (uno) o en ALTA, su salida est en 0 o en BAJA, mientras que cuando una sola de sus entradas
o ambas estn en 0 o en BAJA, su SALIDA va a estar en 1 o en ALTA.
Descripcin de las terminales del 74LS00:
Pin 1: la entrada A de la compuerta 1.
Pin 2: la entrada B de la compuerta 1.
Pin 3: aqu veremos el resultado de la operacin de la primera compuerta.
Pin 4: la entrada A de la compuerta 2.
Pin 5: la entrada B de la compuerta 2.
Pin 6: aqu veremos el resultado de la operacin de la segunda compuerta.
Pin 7: normalmente GND: es el polo negativo de la alimentacin generalmente tierra.
Pin 8: aqu veremos el resultado de la operacin de la cuarta compuerta.
Pin 9: la entrada B de la compuerta 4.
Pin 10: la entrada A de la compuerta 4.
Pin 11: aqu veremos el resultado de la operacin de la tercera compuerta.
Pin 12: la entrada B de la compuerta 3.
Pin 13: la entrada A de la compuerta 3.
Pin 14: Entrada +Vcc de la fuente de alimentacin.

Figura 8. Terminales del 74LS00 (NAND)

Tabla de verdad y smbolo:

Figura 9. Smbolo del 74LS00 (NAND)

B
0
0
1
1

A
0
1
0
1

X
1
1
1
0

Tabla 4. Tabla de verdad del 74LS00 (NAND)

CIRCUITO INTEGRADO NOR 74LS02


La puerta NOR o compuerta NOR es una puerta lgica digital que implementa la disyuncin lgica negada. Cuando
todas sus entradas estn en 0 (cero) o en BAJA, su salida est en 1 o en ALTA, mientras que cuando una sola de
sus entradas o ambas estn en 1 o en ALTA, su SALIDA va a estar en 0 o en BAJA. NOR es el resultado de la
negacin de que el operador OR. Tambin puede ser visto como una puerta AND con todas las entradas invertidas.
El NOR es una operacin completamente funcional. Las puertas NOR se pueden combinar para generar cualquier
otra funcin lgica. En cambio, el operador OR es montono, ya que solo se puede cambiar BAJA a ALTA, pero no
viceversa.
Descripcin de las terminales del 74LS02:
Pin 1: aqu veremos el resultado de la operacin de la primera compuerta.
Pin 2: la entrada A de la compuerta 1.
Pin 3: la entrada B de la compuerta 1.
Pin 4: aqu veremos el resultado de la operacin de la segunda compuerta.
Pin 5: la entrada A de la compuerta 2.
Pin 6: la entrada B de la compuerta 2.
Pin 7: normalmente GND: es el polo negativo de la alimentacin generalmente tierra.
Pin 8: la entrada B de la compuerta 4.
Pin 9: la entrada A de la compuerta 4.
Pin 10: aqu veremos el resultado de la operacin de la cuarta compuerta.
Pin 11: la entrada B de la compuerta 3.
Pin 12: la entrada A de la compuerta 3.
Pin 13: aqu veremos el resultado de la operacin de la tercera compuerta.
Pin 14: Entrada +Vcc de la fuente de alimentacin.

Figura 10. Terminales del 74LS02 (NOR)

Tabla de verdad y smbolo:

Figura 11. Smbolo del 74LS02 (NOR)

B
0
0
1
1

A
0
1
0
1

X
1
0
0
0

Tabla 5. Tabla de verdad del 74LS02 (NOR)

CIRCUITO INTEGRADO XOR 74LS86


La puerta XOR, compuerta XOR u OR exclusiva es una puerta lgica digital que implementa el o exclusivo; es decir,
una salida verdadera (1/HIGH) resulta si una, y solo una de las entradas a la puerta es verdadera. Si ambas
entradas son falsas (0/LOW) o ambas son verdaderas, resulta en una salida falsa. La XOR representa la funcin
de la desigualdad, es decir, la salida es verdadera si las entradas no son iguales, de otro modo el resultado es
falso.
Descripcin de las terminales del 74LS86:
Pin 1: la entrada A de la compuerta 1.
Pin 2: la entrada B de la compuerta 1.
Pin 3: aqu veremos el resultado de la operacin de la primera compuerta.
Pin 4: la entrada A de la compuerta 2.
Pin 5: la entrada B de la compuerta 2.
Pin 6: aqu veremos el resultado de la operacin de la segunda compuerta.
Pin 7: normalmente GND: es el polo negativo de la alimentacin generalmente tierra.
Pin 8: aqu veremos el resultado de la operacin de la cuarta compuerta.
Pin 9: la entrada B de la compuerta 4.
Pin 10: la entrada A de la compuerta 4.
Pin 11: aqu veremos el resultado de la operacin de la tercera compuerta.
Pin 12: la entrada B de la compuerta 3.
Pin 13: la entrada A de la compuerta 3.
Pin 14: Entrada +Vcc de la fuente de alimentacin.

Figura 12. Terminales del 74LS86 (XOR)

Tabla de verdad y smbolo:

Figura 13. Smbolo del 74LS86 (XOR)

B
0
0
1
1

A
0
1
0
1

X
0
1
1
0

Tabla 6. Tabla de verdad del 74LS86 (XOR)

CIRCUITO INTEGRADO XNOR 74LS266


La puerta XNOR (a veces escrita "exnor" o "enor" y rara vez escrito NXOR) es una puerta lgica digital cuya funcin
es la inversa de la puerta OR exclusiva (XOR). La versin de dos entradas implementa la igualdad lgica. Una
salida ALTA (1) resulta si ambas las entradas a la puerta son las mismas. Si una pero no ambas entradas son altas
(1), resulta una salida BAJA (0).
Descripcin de las terminales del 74LS266:
Pin 1: la entrada A de la compuerta 1.
Pin 2: la entrada B de la compuerta 1.
Pin 3: aqu veremos el resultado de la operacin de la primera compuerta.
Pin 4: aqu veremos el resultado de la operacin de la segunda compuerta.
Pin 5: la entrada A de la compuerta 2.
Pin 6: la entrada B de la compuerta 2.
Pin 7: normalmente GND: es el polo negativo de la alimentacin generalmente tierra.
Pin 8: la entrada B de la compuerta 4.
Pin 9: la entrada A de la compuerta 4.
Pin 10: aqu veremos el resultado de la operacin de la cuarta compuerta.
Pin 11: aqu veremos el resultado de la operacin de la tercera compuerta.
Pin 12: la entrada B de la compuerta 3.
Pin 13: la entrada A de la compuerta 3.
Pin 14: Entrada +Vcc de la fuente de alimentacin.

Figura 14. Terminales del 74LS266 (XNOR)

Tabla de verdad y smbolo:

Figura 15. Smbolo del 74LS266 (XNOR)

B
0
0
1
1

A
0
1
0
1

X
1
0
0
1

Tabla 7. Tabla de verdad del 74LS266 (XNOR)

2. DISEO Y CALCULOS:
2.1. DIAGRAMAS ELECTRICOS.
2.1.1. DIAGRAMA DE FUENTE DE VOLTAJE.
7812

7805

680
TRANSFORMADOR
12V / -12V

1200uf

22uf

0.22uf

1200uf

22uf

0.22uf

233
22uf

0.22uf

22uf

0.22uf

PUENTE
DE
GRAETZ

680

233

7912

Figura 16. Diagrama de fuente 12, 5

2.1.2.

DIAGRAMA DE COMPUERTAS.

Figura 17. Diagrama de circuito para cada compuerta

7905

2.2. CALCULOS:
2.2.1. FUENTE REGULADA DE TENSIN.
=
= 2
= . []
= 2
= 22.62 1.4
= . []

DATOS PARA 5 [v]


= + 2.5
= 5 + 2.5 = . []
=
= 21.22 7.5 = . []
= +
= 7.5 +

13.72
= . []
2

1 8.23
=
= . []
13.72
=

DATOS PARA [v]


= + 2.5
= 12 + 2.5 = . []
=
= 21.22 14.5 = . []
= +
= 14.5 +

6.72
= . []
2

1 8.23
=
= []
6.72
=

TANSFORMADOR
= 2
= 2(16) 1 = []
PUENTE DE GRAETZ

=
=

3

4

3
1 = . []
4

2.2.2. CIRCUITO CON INTEGRADO.


Resistencia en la base del transistor (BJT).
15
=

258
= 58,13

5 0.7
=
=

58,13
= 73,9
=

Resistencia en el colector del transistor (BJT) (led rojo).


=

5 1.5
=

15
= 233
=

Resistencia a la salida de la compuerta al (led verde).


5 1.8
=

15
= 213
=

Resistencia a la salida del switche (led azul), indica si est entrando 1 o 0 a la compuerta.
=

5 2
=

2
=

3. RESULTADOS Y ANALISIS.
3.1. RESULTADOS:
3.1.1. VOLTAJE Y CORRIENTE DE FUENTE

DISEO
VOLTAJE CORRIENTE
+12Vcc
1A
+5Vcc
1A
GND
1A
-5Vcc
1A
-12Vcc
1A

FUENTE DISPONIBLE
VOLTAJE(V) (mA) (mA)
11,9
14.3
986.5
5
11.5
989
-5
11.5
989
11.9
14.4
985.3

3.1.2.

VOLTAJES Y CORRIENTES EN COMPUERTAS

CIRCUITO INTEGRADO HD74LS08P (AND)

B
0
0
1
1

A
0
1
0
1

Y
0
0
0
1

ledB
OFF
OFF
ON
ON

ledY
VERDE
VERDE
VERDE
ROJO

()
92
0
169
0

()
-10.3
-10.2
-10.2
0.05

()
83.5
0
162
0

()
-10.7
-10.6
-10.6
0.09

B
0
0
1
1

A
0
1
0
1

Y
0
0
0
1

ledB
OFF
OFF
ON
ON

ledA
OFF
ON
OFF
ON

ledY
VERDE
VERDE
VERDE
ROJO

COMPUERTA 2 DEL HD74LS08P (AND)


()

0.43
0.43
0.38
93
0.78
4.89
0.38
169
4.89
0.78
0.38
0
4.88
4.87
3.95
0

B
0
0
1
1

A
0
1
0
1

Y
0
0
0
1

ledB
OFF
OFF
ON
ON

ledA
OFF
ON
OFF
ON

ledY
VERDE
VERDE
VERDE
ROJO

COMPUERTA 3 DEL HD74LS08P (AND)


()

0.42
0.42
0.39
91
0.72
4.82
0.39
166
4.89
0.41
0.39
0
4.85
4.85
3.86
0

()
90
0
166
0

()
-9.85
-9.52
-10.2
0.05

ledA ledY
OFF VERDE
ON VERDE
OFF VERDE

COMPUERTA 4 DEL HD74LS08P (AND)


()

0.43
0.43
0.38
93
0.43
4.83
0.38
170
4.88
0.79
0.38
0

()
93
0
170

()
-10.53
-10.48
-10.46

B
0
0
1

A
0
1
0

Y
0
0
0

ledB
OFF
OFF
ON

1 1 1 ON

ledA
OFF
ON
OFF
ON

COMPUERTA 1 DEL HD74LS08P (AND)


()

0.43
0.43
0.36
84
0.78
4.85
0.36
166
4.85
0.78
0.36
0
4.84
4.84
3.66
0

ON

ROJO

4.89

4.89

3.96

0.03

CIRCUITO INTEGRADO HD74LS32P (OR)

B
0
0
1
1

A
0
1
0
1

Y
0
1
1
1

ledB
OFF
OFF
ON
ON

ledA
OFF
ON
OFF
ON

ledY
VERDE
ROJO
ROJO
ROJO

COMPUERTA 1 DEL HD74LS32P (OR)


()

0
0
0.25
0
0
4.9
4.9
0
4.9
0
4.89
0
4.87
4.87
4.88
0

()
0
0
0
0

()
-10.88
0.12
0.12
0.12

B
0
0
1
1

B
0
0
1
1

B
0
0
1
1

A
0
1
0
1

A
0
1
0
1

A
0
1
0
1

Y
0
1
1
1

Y
0
1
1
1

Y
0
1
1
1

ledB
OFF
OFF
ON
ON

ledB
OFF
OFF
ON
ON

ledB
OFF
OFF
ON
ON

ledA
OFF
ON
OFF
ON

ledA
OFF
ON
OFF
ON

ledA
OFF
ON
OFF
ON

ledY
VERDE
ROJO
ROJO
ROJO

COMPUERTA 2 DEL HD74LS32P (OR)


()

0
0
0.25
0
0
4.82
4.87
0
4.89
0
4.9
0
4.86
4.86
4.88
0

()
0
0
0
0

()
-10.89
0.05
0.05
0.05

ledY
VERDE
ROJO
ROJO
ROJO

COMPUERTA 3 DEL HD74LS32P (OR)


()

0
0
0.26
0
0
4.82
4.89
0
4.9
0
4.9
0
4.86
4.86
4.88
0

()
0
0
0
0

()
-10.88
0.05
0.05
0.05

ledY
VERDE
ROJO
ROJO
ROJO

COMPUERTA 4 DEL HD74LS32P (OR)


()

0
0
0.26
0
0
4.82
4.87
0
4.88
0
4.89
0
4.85
4.86
4.88
0

()
0
0
0
0

()
-10.81
0.04
0.05
0.05

ledY
ROJO
ROJO
ROJO
VERDE

COMPUERTA 1 DEL HD74LS00P (NAND)


()

0.45
0.45
3.74
96
0.79
4.74
3.62
174
4.75
0.79
3.62
0
4.81
4.81
0.39
0

()
95
0
174
0

()
0.09
0.09
0.08
-9.99

()
96
0
173
0

()
0.04
0.04
0.04
-10.17

()
96
0
174
0

()
0.04
0.04
0.04
-9.89

CIRCUITO INTEGRADO HD74LS00P (NAND)

B
0
0
1
1

A
0
1
0
1

Y
1
1
1
0

ledB
OFF
OFF
ON
ON

ledA
OFF
ON
OFF
ON

B
0
0
1
1

A
0
1
0
1

Y
1
1
1
0

ledB
OFF
OFF
ON
ON

ledA
OFF
ON
OFF
ON

ledY
ROJO
ROJO
ROJO
VERDE

COMPUERTA 2 DEL HD74LS00P (NAND)


()

0.45
0.45
3.97
95
0.79
4.74
3.94
174
4.74
0.79
3.84
0
4.80
4.80
0.35
0

B
0
0
1
1

A
0
1
0
1

Y
1
1
1
0

ledB
OFF
OFF
ON
ON

ledA
OFF
ON
OFF
ON

ledY
ROJO
ROJO
ROJO
VERDE

COMPUERTA 3 DEL HD74LS00P (NAND)


()

0.45
0.45
3.98
95
0.79
4.74
3.84
174
4.75
0.79
3.85
0
4.80
4.81
0.40
0

B
0
0
1
1

Y
1
1
1
0

ledB
OFF
OFF
ON
ON

ledA
OFF
ON
OFF
ON

ledY
ROJO
ROJO
ROJO
VERDE

()
95
0
174
0

()
0.03
0.03
0.03
-10.04

CIRCUITO INTEGRADO HD74LS86P (XOR)

B
0
0
1
1

A
0
1
0
1

Y
0
1
1
0

ledB
OFF
OFF
ON
ON

ledA
OFF
ON
OFF
ON

ledY
VERDE
ROJO
ROJO
VERDE

COMPUERTA 1 DEL HD74LS86P (XOR)


()

0
0
0.24
0
0
4.52
4.54
0
4.66
0
4.54
0
4.64
4.56
0.23
0

()
0
0
0
0

()
10.14
0.12
0.12
-10.37

B
0
0
1
1

A
0
1
0
1

Y
0
1
1
0

ledB
OFF
OFF
ON
ON

ledA
OFF
ON
OFF
ON

ledY
VERDE
ROJO
ROJO
VERDE

COMPUERTA 2 DEL HD74LS86P (XOR)


()

0
0
0.22
0
0
4.74
4.75
0
4.75
0
4.75
0
4.68
4.68
0.22
0

()
0
0
0
0

()
10.53
0.05
0.05
-10.12

B
0
0
1
1

A
0
1
0
1

Y
0
1
1
0

ledB
OFF
OFF
ON
ON

ledA
OFF
ON
OFF
ON

ledY
VERDE
ROJO
ROJO
VERDE

COMPUERTA 3 DEL HD74LS86P (XOR)


()

0
0
0.24
0
0
4.76
4.78
0
4.77
0
4.78
0
4.71
4.71
0.23
0

()
0
0
0
0

()
10.84
0.05
0.05
-10.76

ledY
VERDE
ROJO
ROJO
VERDE

COMPUERTA 4 DEL HD74LS86P (XOR)


()

0
0
0.23
0
0
4.77
4.78
0
4.77
0
4.78
0
4.72
4.72
0.23
0

()
0
0
0
0

()
10.57
0.04
0.04
-10.39

()
96
0
166
0

()
0.04
-9.62
-10.23
0.04

B
0
0
1
1

A
0
1
0
1

COMPUERTA 4 DEL HD74LS00P (NAND)


()

0.45
0.45
3.99
95
0.79
4.74
3.88
173
4.75
0.79
3.99
0
4.81
4.81
0.35
0

A
0
1
0
1

Y
0
1
1
0

ledB
OFF
OFF
ON
ON

ledA
OFF
ON
OFF
ON

CIRCUITO INTEGRADO HD74LS266P (XNOR)

B
0
0
1
1

A
0
1
0
1

Y
0
1
1
0

ledB
OFF
OFF
ON
ON

ledA
OFF
ON
OFF
ON

ledY
ROJO
VERDE
VERDE
ROJO

COMPUERTA 1 DEL HD74LS266P (XNOR)


()

0.45
0.45
3.99
96
0.42
4.85
0.39
166
4.89
0.41
0.39
0
4.85
4.85
3.68
0

B
0
0
1
1

B
0
0
1
1

B
0
0
1
1

A
0
1
0
1

A
0
1
0
1

A
0
1
0
1

Y
0
1
1
0

Y
0
1
1
0

Y
0
1
1
0

ledB
OFF
OFF
ON
ON

ledB
OFF
OFF
ON
ON

ledB
OFF
OFF
ON
ON

ledA
OFF
ON
OFF
ON

ledA
OFF
ON
OFF
ON

ledA
OFF
ON
OFF
ON

ledY
ROJO
VERDE
VERDE
ROJO

COMPUERTA 2 DEL HD74LS266P (XNOR)


()

0.46
0.46
3.98
97
0.43
4.85
0.39
167
4.90
0.41
0.38
0
4.89
4.89
3.92
0

()
96
0
167
0

()
0.04
-9.69
-10.19
0.04

ledY
ROJO
VERDE
VERDE
ROJO

COMPUERTA 3 DEL HD74LS266P (XNOR)


()

0.46
0.45
3.98
96
0.42
4.85
0.39
166
4.89
0.41
0.39
0
4.89
4.89
3.96
0

()
96
0
166
0

()
0.04
-9.60
-9.99
0.04

ledY
ROJO
VERDE
VERDE
ROJO

COMPUERTA 4 DEL HD74LS266P (XNOR)


()

0.45
0.45
3.99
95
0.42
4.85
0.39
167
4.89
0.41
0.39
0
4.89
4.85
3.76
0

()
95
0
167
0

()
0.04
-9.60
-10.12
0.04

ledY
ROJO
VERDE
VERDE
VERDE

COMPUERTA 1 DEL HD74LS02P (NOR)


()

0.42
0.42
0.43
91
0.78
4.9
0.43
171
4.9
0.78
0.43
0
4.9
4.9
4.8
0

()
90
0
160
0

()
0.04
-10.61
-10.61
-10.59

ledY
ROJO
VERDE
VERDE
VERDE

COMPUERTA 2 DEL HD74LS02P (NOR)


()

0.43
0.44
0.43
89
0.78
4.9
0.43
170
4.9
0.78
0.41
0
4.98
4.9
4.72
0

()
91
0
171
0

()
0.05
-10.63
-10.62
-10.63

ledY
ROJO
VERDE
VERDE
VERDE

COMPUERTA 3 DEL HD74LS02P (NOR)


()

0.43
0.42
0.40
92
0.78
4.92
0.41
170
4.9
0.78
0.41
0
4.96
4.9
4.75
0

()
91
0
170
0

()
0.04
-10.60
-10.59
-10.60

CIRCUITO INTEGRADO HD74LS02P (NOR)

B
0
0
1
1

B
0
0
1
1

B
0
0
1
1

A
0
1
0
1

A
0
1
0
1

A
0
1
0
1

Y
1
0
0
0

Y
1
0
0
0

Y
1
0
0
0

ledB
OFF
OFF
ON
ON

ledB
OFF
OFF
ON
ON

ledB
OFF
OFF
ON
ON

ledA
OFF
ON
OFF
ON

ledA
OFF
ON
OFF
ON

ledA
OFF
ON
OFF
ON

B
0
0
1
1

A
0
1
0
1

Y
1
0
0
0

ledB
OFF
OFF
ON
ON

ledA
OFF
ON
OFF
ON

ledY
ROJO
VERDE
VERDE
VERDE

COMPUERTA 4 DEL HD74LS02P (NOR)


()

0.43
0.42
0.41
91
0.78
4.9
0.41
170
4.93
0.76
0.41
0
4.96
4.9
4.60
0

()
90
0
171
0

CIRCUITO INTEGRADO HD74LS04P (NOT)

COMPUERTA 1 DEL HD74LS04P (NOT)


A Y ledA ledY
()

0 1 OFF ROJO
0
4.91
0
1 0 ON VERDE
4.86
0.26
0

()
0.13
10.67

COMPUERTA 2 DEL HD74LS04P (NOT)


A Y ledA ledY
()

0 1 OFF ROJO
0
4.86
0
1 0 ON VERDE
4.80
0.26
0

()
0.06
10.77

COMPUERTA 3 DEL HD74LS04P (NOT)


A Y ledA ledY
()

0 1 OFF ROJO
0
4.93
0
1 0 ON VERDE
4.89
0.26
0

()
0.06
10.45

COMPUERTA 4 DEL HD74LS04P (NOT)


A Y ledA ledY
()

0 1 OFF ROJO
0
4.93
0
1 0 ON VERDE
4.89
0.26
0

()
0.06
10.52

COMPUERTA 5 DEL HD74LS04P (NOT)


A Y ledA ledY
()

0 1 OFF ROJO
0
4.92
0
1 0 ON VERDE
4.88
0.27
0

()
0.06
10.77

COMPUERTA 6 DEL HD74LS04P (NOT)


A Y ledA ledY
()

0 1 OFF ROJO
0
4.92
0
1 0 ON VERDE
4.88
0.26
0

()
0.06
10.77

()
0.04
-10.54
-10.60
-10.59

3.2. ANALISIS
-

Se pudo observar en todos los circuitos los valores obtenidos en la prctica no varan demasiado con los
valores calculados, es decir que est dentro del margen de error que se puede producir debido a las
caractersticas propias de los componentes con los que se armaron los circuitos, adems que los circuitos
estn armadas con resistencias aproximadas a las calculadas.
Los valores de las corrientes de salida, en algunos casos esa es negativa por lo que su salida es cero y
este funciona como drenador de corriente.

4. CONCLUSIONES Y RECOMENDASIONES
4.1. CONCLUCIONES
- Se obtuvo una visin ms clara sobre el comportamiento de cada una de las compuertas y su aplicacin
con las tablas de verdad, sabiendo cmo funciona cada una de las compuertas e ir conociendo las
combinaciones que necesita una compuerta para que salga un 1 lgico o un 0 lgico.
- La corriente en la salida es cero, solo cuando la compuerta da un cero lgico, por lo que esta drenando
corriente.
4.2. RECOMENDACIONES
- Es vital, para el correcto funcionamiento del circuito, conocer los datasheets de las compuertas a usarlos
durante las interconexiones, si las conexiones son incorrectas pueden causar resultados inesperados o
hasta daos irreparables a los componentes del circuito, ya que los componentes utilizados como las
compuertas no soportan mucho amperaje.
- El correcto conocimiento y manipulacin del protoboard es indispensable para poder comprender como
funciona el circuito y poder representarlo en un simulador virtual como el CIRCUIT MAKER.
5. BIBLIOGRAFIA
Teora de conmutacin y diseo lgico
Frederick J. Hill.
Limusa 1979
- Sistemas Digitales
Principios y aplicaciones
Ronald J. Tocci
10 edition
- https://sites.google.com/site/electronicadigitaluvfime/2-1-compuertas-logicas-y-tablas-de-verdad
6. ANEXO 0.1 SIMULACION DE LAS COMPUERTAS CON SUS COMBINACIONES

Nombre de estudiante: KEVIN HONORES


Firma de estudiante: _______________________________

ANEXO 0.1 SIMULACION DE LAS COMPUERTAS CON SUS COMBINACIONES


CONECCION DE LOS INTEGRADOS EN EL PROTOBOARD

Figura 18. Simulacin y conexin del integrado en el protoboard.

INTEGRADO HD74LS08P (AND)

Figura 18. Simulacin del diagrama para las compuertas de integrado (AND)

INTEGRADO HD74LS32P (OR)

Figura 19. Simulacin del diagrama para las compuertas de integrado (OR)

INTEGRADO HD74LS00P (NAND)

Figura 20. Simulacin del diagrama para las compuertas de integrado (NAND)

INTEGRADO HD74LS86P (XOR)

Figura 21. Simulacin del diagrama para las compuertas de integrado (XOR)

INTEGRADO HD74LS266P (XNOR)

Figura 22. Simulacin del diagrama para las compuertas de integrado (XNOR)

INTEGRADO HD74LS02P (NOR)

Figura 23. Simulacin del diagrama para las compuertas de integrado (NOR)

INTEGRADO HD74LS04P (NOT)

Figura 23. Simulacin del diagrama para las compuertas de integrado (NOT)

You might also like