You are on page 1of 12

ARQUITECTURA DE COMPUTADORES

FASE 3. TRABAJO COLABORATIVO 2 La Aritmética Del Computador Y Representación Interna De Los Datos

Realizado por:

JOHN MAURICIO TEJADA GUTIERREZ Cód. 4520348 OLGA ROCIO CASAS RODRIGUEZ Cód. 1076716386 JIMMY ALEJANDRO JIMENZ R. Cód.1078753548

Presentado a:

Ing. ANYELO GERLEY QUINTERO Director Curso

UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA

UNAD 14 – Abril - 2017 2017 – 1

INTRODUCCION

El presente informe, contiene la evidencia de la actividad referente a la fase 2, Trabajo colaborativo 1 informe sobre la arquitectura de Von Neumann pertenecientes a la Unidad 1. Conocer la historia de la arquitectura de los computadores, los métodos con que Von Neumann abarco el mundo de la informática y se consolido como uno de los grandes pioneros en la evolución del sistema.

La función de un ordenador está en procesar datos. Para procesar es necesario moverlos a la unidad central de procesamiento, almacenar resultados intermedios

y finales en los lugares donde

pueden ser

encontrados más adelante y controlar

estas funciones de transporte, almacenamiento y procesamiento. Por lo tanto todo lo que hace una computadora puede ser clasificada como una de estas cuatro opciones elementares: procesar, almacenar e mover datos o controlar estas actividades. Por más complejas que parecen las acciones ejecutadas por una computadora, ellas son nada más que combinaciones d estas cuatro funciones básicas.

Objetivo General:

OBJETIVOS

Desarrollar de manera asertiva los puntos propuestos en la guía para la actividad

No. fase 3, Trabajo colaborativo 2 sobre los Sistemas Numéricos, muestre los registros de un procesador 8086, y Explicar las características de las arquitecturas CISC y RISC pertenecientes a la Unidad 2.

Objetivos Específicos:

Explicar mediante un cuadro sinóptico los sistemas numéricos y sus

conversiones. Desarrollar un gráfico en donde muestre los registros de un procesador

8086.

Explicar mediante un cuadro comparativo las características de las

arquitecturas CISC y RISC.

  • 1. CUADRO SINOPTICO

1. CUADRO SINOPTICO
  • 2. Desarrollar un gráfico (no puede ser copiado de la web) en el cual muestre los registros de un procesador 8086.

2. Desarrollar un gráfico (no puede ser copiado de la web) en el cual muestre los

3. Explicar

mediante

un

cuadro

comparativo

las

características

de

las

arquitecturas CISC y RISC.

 
 

CUADRO COMPARATIVO

 

CARACTERISTICA

 

CISC

RISC

Siglas Denominativo

 

Complex Instruction Set

 

Reduced

Instruction

Set

Computer

 

Computer

 
 

CISCx86 corren a DOS,

 

El

hecho

de

tener

Windows 3.1 y Windows

actualmente mecanismos

95 en el modo nativo.

rápidos

de

acceso

a

 

memoria, buses

de

alta

Funcionamiento

velocidad y compiladores

especializados

en

estas

arquitecturas,

hace

que

los

ordenadores

RISC

obtengan

 

mejores

rendimientos

 

BUS DE DIRECCIONES

 

Sec. U Programado

 

Sec. Cableado

 
 

Está

marcado

por

la

En

los

70,

las

mejoras

tecnología existente en

 

tecnológicas

permitieron

los años 60.

 

tener velocidades en

la

Arquitectura

   

memoria

 

principal

similares a la memoria de

 

control,

lo

que

hizo

posible

trabajar

con

instrucciones simples

 

Necesita

más

En

RISC

 

las

instrucciones en RISC

 

instrucciones

son

más

que en CISC.

 

elementales.

 
 

Se caracteriza por poseer

Programación

un juego de instrucciones

lo más reducido posible

con un porcentaje alto de

ellas

que

se

completan

en un ciclo de reloj

 

Arquitectura Computacional

 

Los microprocesadores

 

Instrucciones de

 

CISC tienen un conjunto

 

tamaño fijo y presentado

de instrucciones que se

en un reducido número

caracteriza por ser muy

de formatos.

 

amplio

y

permitir

 

Sólo

las

operaciones

complejas

instrucciones de carga y

entre operando situados

almacenamiento

 

en la memoria o en los

acceden a la memoria

registros internos, en

de datos.

 
 

contraposición

a

la

arquitectura RISC.

 
 

Las instrucciones

El

objetivo

de

diseñar

compuestas

son

máquinas

con

esta

decodificadas

arquitectura es posibilitar

internamente

y

la

segmentación

y

el

ejecutadas con una serie

paralelismo en la

de microinstrucciones

ejecución

 

de

almacenadas en una

instrucciones y reducir los

ROM interna. Para esto

accesos a memoria.

 

se requieren de varios

 

ciclos de reloj

 

características

que

Reduce la dificultad de

Codificación uniforme de

generalmente

son

crear compiladores.

 

instrucciones,

lo

que

encontradas en los diseños

Permite reducir el costo

permite

 

una de

RISC

total del sistema.

 

codificación más rápida.

 

Reduce los costos de

Un conjunto de registros

 

creación de software.

 

homogéneo, permitiendo

 

Mejora la compactación

que

cualquier

registro

 

de código.

sea

utilizado

 

en

 

Facilita la depuración de

cualquier contexto y así

 

errores.

simplificar el diseño del

compilador.

 
 

Modos

 

de

 

direccionamiento simple

con

modos

 

más

complejos reemplazados

por

secuencias

 

de

instrucciones aritméticas

simples.

 
 

Los

tipos

de

datos

 

soportados

en

el

hardware

no

se

encuentran

en

una

máquina RISC.

 
 

Los

diseños

RISC

 

también prefieren utilizar

como

característica un

modelo de memoria

Harvard, donde

 

los

conjuntos

 

de

   

instrucciones

y

los

conjuntos

de

datos

están

conceptualmente

separados.

 
 

La

microprogramación

 

es

una

característica

Estos microprocesadores

importante y esencial de

siguen

tomando

como

casi

todas

las

base

el

esquema

arquitecturas CISC.

Ejemplo.

Intel 8086, 8088, 80286,

moderno

Neumann.

de

Von

80386, 80486.

 

Motorola 68000, 68010,

68020, 68030, 6840.

 
 

La

Microprogramación

Las

instrucciones,

significa

que

cada

aunque

con

otras

instrucción

de

máquina

características,

siguen

es interpretada por una

microprograma

divididas en tres grupos:

localizada

en

una

a)

Transferencia.

memoria

en

el

circuito

integrado

 

del

b)

Operaciones.

procesador.

 

c) Control de flujo.

 
 

Muchos

modos

de

Arquitectura del tipo load-

Direccionamientos.

store (carga y almacena).

 

Varios

formatos

de

Casi

todas

 

las

direccionamiento.

instrucciones

 

pueden

 

ejecutarse dentro de un

ciclo de reloj.

 
 

Arquitectura Memoria –

Arquitectura

Registro

 

Memoria.

 

Registro.

 

Compiladores complejos.

CONCLUSIONES

Con el avance de la tecnología en los semiconductores, se han reducido de

manera notable, la diferencia entre las velocidades de procesamiento en los

microprocesadores, con velocidades en sus memorias, lo que ha generado

la apertura de nuevas puertas que llevan el desarrollo de nuevos

microprocesadores.

Existen gran similitudes en las conversiones de los sistemas numéricos

binarios, ya que para entender estos sistemas, se debe conocer primero

sus usos y componentes.

También sabemos que los sistemas numéricos van compuestos por no solo

números, si no también por letras, pero que si ponemos atención, estas

letras, son ciertos complementos para los reemplazos de algunos números.

BIBLIOGRAFIAS

Alpern, D. A. (s.f.). Obtenido de Los microprocesadores 8086 y 8088:

https://www.alpertron.com.ar/8088.HTM

Camacho, R. (17 de Marzo de 2012). Computo Integrado. Obtenido de

http://rcmcomputointegrado.blogspot.com.co/2012/03/arquitectura-risc-y-

cisc.html

CIDEAD. (s.f.). Recursostic.educacion.es. Obtenido de Lógica Binaria:

http://recursostic.educacion.es/secundaria/edad/4esotecnologia/quincena5/

pdf/quincena5.pdf

ECURED. (13 de Abril de 2017). ECURED. Obtenido de 167 794 artículos:

https://www.ecured.cu/L%C3%B3gica_binaria

http://platea.pntic.mec.es. (s.f.). http://platea.pntic.mec.es. Obtenido de

ARITMÉTICA BINARIA:

http://platea.pntic.mec.es/~lgonzale/tic/binarios/aritmetica.html#Complement

o_a_dos

http://platea.pntic.mec.es. (s.f.). http://platea.pntic.mec.es / Operaciones lógicas

con variables binarias. Obtenido de Lógica binaria:

http://platea.pntic.mec.es/~lgonzale/tic/binarios/logica.html#Funci

%F3n_EQUAL

proyectodescartes.org, r. p. (s.f.). 4. Funciones lógicas Binarias. Obtenido de

http://recursostic.educacion.es/secundaria/edad/4esotecnologia/quincena5/

4q2_centro.htm

SUPERIOR, E. P. (2015). CONVERSIÓN HEXADECIMAL - DECIMAL.

WIKIHOW. (s.f.). Obtenido de Cómo convertir un número hexadecimal a decimal o

binario: http://es.wikihow.com/convertir-un-n%C3%BAmero-hexadecimal-a-

decimal-o-binario