Professional Documents
Culture Documents
Academia de Electrnica
Electrnica Digital
EQUIPO: 2
SEXTO SEMESTRE
PROFESORA:
NDICE ................................................................................................ 2
DESARROLLO ................................................................................... 5
CONCLUSINES...............................................................................12
2
Introduccin
El corazn de una memoria son los Flip Flops, este circuito es una combinacin de
compuertas lgicas a diferencia de las caractersticas de las compuertas solas, si
se unen de cierta manera, estas pueden almacenar datos que podemos manipular
con reglas preestablecidas por el circuito mismo.
Los Flip Flops son una combinacin de compuertas lgicas a diferencia de las
caractersticas de las compuertas solas, si se unen de cierta manera, estas
pueden almacenar datos que podemos manipular con reglas preestablecidas por
el circuito mismo.
Los FF pueden tener varias entradas, dependiendo del tipo de las funciones
internas que realice, y tiene dos salidas:
Las salidas de los FF slo pueden tener dos estados (binario) y siempre tienen
valores contrarios, como podemos ver en la siguiente tabla:
3
Este FF cuenta con dos entradas de datos J y K, su funcin es en principio la
misma que el Registro bsico NAND o NOR, pero con la diferencia que la
condicin en las entradas J = 1, K = 1, a diferencia del Registro NAND, que
generara una salida errnea o no deseada, en un FlipFlop J-K, obliga a las
salidas a conmutar su estado al opuesto (Toggle) a cada pulso del reloj. Esto lo
convierte en un tipo de FlipFlop muy verstil.
4
EXPERIMENTO 1:
MEDICIN DE LA ENTRADA Y LA SALIDA DE UN FLIP-FLOP TIPO RS Y JK
PROCEDIMIENTO:
PARTE 1
3.- MEDIR CON EL OSCILOSCOPIO LA SALIDA CORRESPONDIENTE LA SALIDA VOUT , PARA CUANDO
A LA ENTRADA TENEMOS 0 LOGICO (0 VOLYTS) Y CUANDO TENEMOS 1LOGICO (5 VOLTS).
4.- MEDIR CON EL OSCILOSCOPIO LA SALIDA CORRESPONDIENTE LA SALIDA VOUT , PARA CUANDO
LA ENTRADA ES DE 9 V.
6.- CONECTAR MEDIR CON EL OSCILOSCOPIO LOS VOLTAJES EN CADA ELEMENTO DEL CIRCUITO
8.- REPORTAR LAS DIFERENTES GRAFICAS Y DESCRIBIR LOS RESULTADOS DE CADA UNA DE
ELLAS
EXPERIMENTO 2
PROCEDIMIENTO:
6
5.- Conectar medir con el osciloscopio a la entrada correspondiente a la fuente de
alimentacin.
7
MALLA 1 MALLA 2 MALLA 3
BC548C = = R5=VBB-
/ /=3300ohm VBEt1/IR5=2.2kohm
=100ohm
8
MALLA 1 MALLA 2 MALLA 3
BC547 = = R5=VBB-
/ =33ohm /=15ohm VBEt1/IR5=10kohm
Experimento 3
Medicin de un circuito biestable con ci.
Procedimiento:
9
3.- Medir con el osciloscopio la salida correspondiente la salida vout , para cuando
a la entrada tenemos 0 (0 volts) y cuando tenemos 1 (5 volts).
4.- Medir con el osciloscopio la salida correspondiente la salida vout , para cuando
la entrada es de 9 v.
6.- Conectar medir con el osciloscopio los voltajes en cada elemento del circuito
8.- Reportar las diferentes grficas y describir los resultados de cada una de ellas
Smbolo Cronograma
10
ACTIVIDADES COMPLEMENTARIAS
QU PASA CUANDO SE AGREGAN CAPACITORES A LOS CIRCUITOS?
En el caso especfico de la tercera parte de la prctica si se aplica un pulso de
disparo de nivel alto por la entrada T, a travs de los condensadores C-1 y C-2
pasar a las bases de ambos transistores. En el caso del primer transistor no
tendr ms efecto que aumentar su tensin positiva, por lo que este seguir
conduciendo. En la base del segundo transistor el pulso har que este transistor
conduzca, realizndose un proceso similar al descrito al principio, cuando el que
conduca primero era el transistor 1, que terminar bloqueando a este y dejando
en conduccin al transistor 2 (salida Y a nivel bajo).
11
Conclusiones
Ponce Cruz Erick Alejandro
12