You are on page 1of 3

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

FACULTAD DE INGENIERA ELECTRNICA


LABORATORIO DE CIRCUITOS DIGITALES II

TEMA 4: FLIP FLOPS ANTIRREBOTES - DRIVER

PROFESOR: Guillermo Tejada Muoz

I. OBJETIVO
Comprobar el funcionamiento de los FFs tipo D y JK
Comprobar la utilidad de los circuitos antirrebotes y driver.
Obtener un tipo de Flip Flop de otros diferentes.

II. MATERIALES Y EQUIPOS

(1) Protoboard, varios cables de conexin.


Flip Flop JK de flanco negativo.
FF D de flanco negativo.
1 CI de puertas NAND TT, ejemplos 74LS00.
2 resistores de 10K
(2) transistores 2N2222 y (2) Leds.
(1) Osciloscopio.
(2) Fuentes de Alimentacin.
(1) Multmetro.
Generador de seales.

III. CUESTIONARIO PREVIO

1. Explique porque es necesario agregar un circuito antirrebote a un switch (sw) mecnico con el cual se van
excitar a las entradas de un circuito integrado o circuito lgico digital.

2. En las Figuras A, B y C se muestran tres circuitos antirrebotes, explique el funcionamiento de cada uno.

3. A qu se denomina un circuito Driver. Explique su utilidad, funcionamiento y muestre el circuito.

4. Encontrar las tablas lgicas y ecuaciones caractersticas de los Flip Flops (FF): SR, JK., D y T.

5. Disee un circuito combinacional de dos entradas (J y K) y salida D, ver figura 1, que excite a un FF tipo D,
de tal modo que el circuito en su conjunto funcione como un FF tipo JK.
Fig. 1 Pregunta 5

IV. PARTE EXPERIMENTAL

1. Implemente el circuito antirrebote de la Figura 3 y compruebe su funcionamiento.

Fig. 1. Circuito Antirrebote

2. Implemente los circuitos de las figuras 2 y 3 y complete las siguientes tablas:

Fig. 2. Funcionamiento FF D Fig. 3. Funcionamiento FF JK


3. Implementar el circuito que encontr en la pregunta 5 del cuestionario previo. Compruebe las tablas lgicas.
En cada caso, para visualizar las salidas utilice Leds. Genere manualmente pulsos de reloj mediante un
circuito antirrebote, tal como se muestra en la figura 3. Sin utilizar el circuito antirrebote intente generar los
pulsos del clock manualmente. Describa lo sucedido.

Figura 3 Experimento

4. Coloque las entradas J = K = 1 lgico y aplique con el generador de seales pulsos de 10 KHZ directamente
al Clock del Flip Flop (si es necesario compense el retardo producido por el circuito combinacional con
respecto a la entrada del clock). Coloque el canal 1 del osciloscopio al clock y el canal 2 a la salida del
circuito. Dibuje.

INDICACIONES PARA EL INFORME FINAL

Presentar de acuerdo a lo indicado en la Gua para Formato de Informes de Experimentos Realizados en


Cursos de Laboratorio distribuido oportunamente.

You might also like