Professional Documents
Culture Documents
OBJETIVOS
El presente trabajo prctico tiene como objetivo la implementacin de circuitos combinacionales usando
decodificadores, multiplexores y comparadores.
Para ello se har uso de la herramienta de desarrollo ISE Design Suite.
Tomando como base la gua del TP4, que especifica los pasos para llegar a la implementacin final en la placa,
y lo desarrollado en la misma, se implementarn los ejercicios propuestos.
CONDICINES DE APROBACIN
Se considera como condicin de aprobacin la presentacin de los distintos ejercicios propuestos en la
presente Prctica, tanto presentado su diseo conceptual, como funcionando en la placa de desarrollo.
REQUISITOS PRELIMINARES
Conocimientos impartidos en la teora referentes a los circuitos combinacionales.
Haber aprobado el TP4, por ende distinguir los pasos bsicos para la implementacin de un circuito
lgico utilizando FPGAs.
DESARROLLO DE LA PRCTICA
Ejercicio 2: Comparador
Se requiere un circuito combinacional que realice una comparacin entre dos datos de entrada (A y B) e
indique en sus salidas si A es igual que B, si A es mayor que B o si A es menor que B. A continuacin se
presenta el diagrama de la entidad del circuito, seguido de la descripcin funcional de cada uno de sus
puertos:
(3:0)
(3:0)
Entradas:
A(3:0): Dato de 4 bits codificado en binario natural.
B(3:0): Dato de 4 bits codificado en binario natural.
Enable: 1 bit. Si vale 0 todas las salidas son 0, en caso contrario el circuito compara el dato A con el
dato B.
TP 5 - Electrnica Digital
Pgina 1
UNIVERSIDAD NACIONAL DE SAN LUIS AO 2017
Facultad de Ciencias Fsico Matemticas y Naturales
Tcnico Universitario en Microprocesadores
Ingeniera Electrnica con Orientacin en Sistemas Digitales
Ejercicio 3: Multiplexor
TP 5 - Electrnica Digital
Pgina 2