You are on page 1of 16

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

FACULTAD DE INGENIERIA ELECTRNICA Y ELCTRICA

E.A.P DE INGENIERA ELECTRNICA

COMPROBACION DEL ANLISIS DE CIRCUITOS


SECUENCIALES SNCRONOS
(SEPTIMO LABORATORIO)

Estudiante:
Segovia Pujaico, lvaro Sal 15190039
Pereyra Pelez Oscar Abel 15190023

Curso:
Circuitos Digitales II

Fecha de realizacin:
27 de octubre

Fecha de entrega:
30 de octubre

Docente:
Ing. Guillermo Tejada Muoz

Lima 30 de octubre del 2017


ANLISIS DE CIRCUITOS SECUENCIALES SNCRONOS

CONTENIDO

Resumen y objetivos de la experiencia...2

Datos, cmputos y resultados


tabulados..3

Discusin de Datos y Resultados.10

Conclusiones11

Apndice...12

~1~
ANLISIS DE CIRCUITOS SECUENCIALES SNCRONOS

I. OBJETIVO

Analizar un circuito lgico secuencial sncrono mediante sus ecuaciones


de estado, tabla de transicin de estados, tabla de estados y diagramas
de estados y comprobar los resultados mediante la experimentacin
prctica.

II. RESUMEN

El 7mo laboratorio consisti en desarrollar la parte experimental de la clase


sobre circuitos secuenciales sncronos y su anlisis.

Primero se procedi a implementar los circuitos secundarios como el


circuito driver y el circuito antirrebote con el fin de obtener un correcto
funcionamiento del circuito secuencial

Luego de implementar dichos circuitos y del anlisis terico del circuito


secuencial a implementar, se procedi a experimentarlo en el laboratorio,
donde pudimos corroborar nuestros datos tericos satisfactoriamente.

~2~
ANLISIS DE CIRCUITOS SECUENCIALES SNCRONOS

DATOS, CMPUTOS Y RESULTADOS TABULADOS


1.- Implemente el circuito de la IMAGEN 1. Para visualizar el nivel lgico de la
entrada(X) y los estados de los FF (que en este caso coincide con las salidas del
circuito) coloque Leds con sus correspondientes Drivers.

IMAGEN 1: Circuito secuencial sncrono

IMAGEN 2: Implementacin del circuito secuencial sncrono

Ahora, para el anlisis del circuito de la IMAGEN 1 (circuito secuencial sncrono),


tenemos que hallar:

a) Ecuaciones de estado

b) Tabla de transicin

c) Tabla de estados

d) Diagrama de estados

~3~
ANLISIS DE CIRCUITOS SECUENCIALES SNCRONOS

CLCULOS COMPUTADOS

a) Ecuaciones de estado

Para el primer FF:

0(+1) = 0
0() +
0 0()

Pero: 0 = 0 = 1


0(+1) = 0()

. (1)
=

Para el segundo FF:

1(+1) = 1
1() +
1 1()

Pero: 1 = 0 +
0

1 = 1

1() = 1

1(+1) = 1
1() + 1 1()

1(+1) = 1 1

1 = (0 + )
0 1

=
( ) .. (2)

Para el tercer FF :

2(+1) = 2
2() +
2 2()

Pero: 2 = 0 1 +
0 1

2 = 2

~4~
ANLISIS DE CIRCUITOS SECUENCIALES SNCRONOS

2 = 2()

2(+1) = 2
2() + 2 2()

2(+1) = 2 2


= ( + . (3)
)

Ecuaciones de Estado: 0 = 0

1 = 1

2 = 2

Es Moore ya que depende solamente de sus salidas y0, y1, y2

b) Tabla de transicin
TABLA 1
Tabla de transicin del circuito

X 0 1 Z2 Z1 Z0
.y2 .y1 y0
0 0 0 1 1 1 0 0 1 0 0 0
0 0 1 0 0 0 0 1 0 0 0 1
0 1 0 0 0 1 0 1 1 0 1 0
0 1 1 0 1 0 1 0 0 0 1 1
1 0 0 0 1 1 1 0 1 1 0 0
1 0 1 1 0 0 1 1 0 1 0 1
1 1 0 1 0 1 1 1 1 1 1 0
1 1 1 1 1 0 0 0 0 1 1 1

Y2 Y1 Y0 Y2 Y1 Y0

c) Tabla de estados
Donde nuestros estados sern:

A= 000 C= 010 E= 100 G= 110

B= 001 D= 011 F= 101 H= 111

~5~
ANLISIS DE CIRCUITOS SECUENCIALES SNCRONOS

TABLA 2
TABLA DE ESTADOS DEL CIRCUITO

X 0 1 Z2 Z1 Z0

A H B 0 0 0
B A C 0 0 1
C B D 0 1 0
D C E 0 1 1
E D F 1 0 0
F E G 1 0 1
G F H 1 1 0
H G A 1 1 1

d) Diagrama de estados

A/000 B/001
1
1

H/111 0 0 C/010

1 0
0
1

0 0
G/110 0 D/011

F/101 E/100

1
1
1

DIAGRAMA 1: Diagrama de estados

~6~
ANLISIS DE CIRCUITOS SECUENCIALES SNCRONOS

Puesto que ya sabemos el comportamiento de nuestro circuito, procedemos a


implementar los circuitos secundarios, como el driver y el antirrebote.

Circuito Driver para LED

Imagen 3: Circuito Driver

CLCULOS COMPUTADOS
Para el driver:

= 0.8 , = 0.2

20
= 10 = =

= 2

4 0.8
=
2
= 1.6

5 2 0.2
=
20
=

~7~
ANLISIS DE CIRCUITOS SECUENCIALES SNCRONOS

Imagen 4: Implementacin de los Circuito Driver

Imagen 5: Implementacin del circuito antirrebote

Ahora que ya tenemos implementado todos los circuitos requeridos para el


experimento, procedemos a la experimentacin del circuito.

2.- Aplique pulsos de 5 voltios y 5 Hz de frecuencia.

Con el generador de seales en el clock y con pulsos de 5 voltios y con


frecuencia de 1Hz ya que para 5Hz los cambios estado eran muy rpidos y no se
poda analizar que para 1Hz

3.- Verifique que el circuito, en cada pulso del clock, transita por los estados de
su diagrama de estados, para ello vare el valor de X y registre los estados
(salida de cada FF)

Imagen 6: X=1 Estado inicial: A Imagen 7: X=1 Estado: B (001)

~8~
ANLISIS DE CIRCUITOS SECUENCIALES SNCRONOS

Imagen 8: X=1 Estado: C (010) Imagen 9: X=1 Estado: D (011)

Imagen 10: X=1 Estado: E (100) Imagen 11: X=1 Estado: F (101)

Imagen 12: X=1 Estado: G (110) Imagen 13: X=1 Estado: H (111)

~9~
ANLISIS DE CIRCUITOS SECUENCIALES SNCRONOS

DISCUSIN DE DATOS Y RESULTADOS

La TABLA 1 nos muestra la tabla de transicin del circuito, donde los valores
de Y0, Y1 y Y2 lo obtenemos de las ecuaciones (1), (2), (3) respectivamente,
cuyas ecuaciones dependen de los valores de y0,y1,y2 y X.

Luego de obtener todos los valores de Y2,Y1 y Y0, clasificamos cada uno de
nuestros estados(conformados por y2,y1 y0) por letras, as:

A= 000

C= 010

B= 001

D= 011
Donde el MSB es y2, y el LSB es
E= 100 y0

F= 101

G= 110

F= 101

H= 111

Y si reemplazamos los estados en la TABLA 1, nos quedar la tabla ms


resumida, as como en la TABLA 2 (TABLA DE ESTADOS) donde nos muestra
los estados que se va trasladando el estado inicial de acuerdo al valor de X
(sea 0 lgico o 1 lgico)

El DIAGRAMA 1 nos muestra el diagrama de estados, que en forma grfica


nos muestra cmo van cambiando los estados a medida que la entrada X sea
0 o 1 lgico en cada pulso del clock ; donde vemos que para cada valor de 1
lgico, los estados van en forma ascendente, y para el valor 0 lgico, los
estados van en forma descendente, donde podemos corroborar que acta
como un contador ya sea ascendente(X=1) o descendente (X=0)

La IMAGEN 3 nos muestra el circuito driver para las salidas Z0, Z1, Z2 y para
la entrada X que nos indicar la salida lgica mediante el encendido del Led (1)
o apagado del Led (0) as como el valor lgico de la entrada X.

Las IMGENES 6, 7, 8, 9, 10, 11, 12, 13 nos muestra los cambios de estado
desde 000 (Estado A) hasta 111 (Estado H) en forma ascendente; es decir
para X=1 en cada pulso del clock.

~ 10 ~
ANLISIS DE CIRCUITOS SECUENCIALES SNCRONOS

CONCLUSIONES
El uso de las ecuaciones tanto como las tablas y diagramas de estado fue
necesario para saber el comportamiento del circuito secuencial sncrono del
experimento y corroborar que puede funcionar como un contador descendente
o ascendente de acuerdo al valor de su entrada X ( 1 para ascendente y 0
para descendente)

El uso de los circuitos driver facilit la representacin de los niveles lgicos en


las salidas Z0, Z1, Z2 y en la entrada X de las tablas de estado.

As como tambin fue necesario el uso del circuito antirrebote para evitar falsos
pulsos de disparo del exterior (ruido) y tener una salida ms clara del
antirrebote.

~ 11 ~
ANLISIS DE CIRCUITOS SECUENCIALES SNCRONOS

APNDICE
Esquemas circuitales

Estructura interna de los C.I

C.I 74LS112

C.I 74LS04

~ 12 ~
ANLISIS DE CIRCUITOS SECUENCIALES SNCRONOS

C.I 74LS08

C.I 74LS11

C.I 74LS32

~ 13 ~
ANLISIS DE CIRCUITOS SECUENCIALES SNCRONOS

C.I 74LS00

TRANSISTOR 2N2222

~ 14 ~
ANLISIS DE CIRCUITOS SECUENCIALES SNCRONOS

Esquemas implementados

Circuito secuencial sncrono

Circuito antirrebote

Circuitos driver

~ 15 ~

You might also like