You are on page 1of 15

Universidad Mayor de San Marcos

FACULTAD DE INGENIERIA ELECTRONICA

INFORME FINAL 4

TEMA: Flip Flops Antirrebote - Driver

Curso : Circuitos Digitales II

Profesor : Guillermo Tejada Muoz

Alumnos : Cruz Salas Harold Christian 15190033

Morales Valladares Oliver 15190018

Grupo : 5

Fecha de realizacin del experimento: 28/09/2017

Fecha de entrega: 19/10/2017

2017
CONTENIDO

Resumen y objetivos de la experiencia...2

Datos, cmputos y resultados


tabulados..3

Discusin de Datos y Resultados.10

Conclusiones12

Apndice...13

~1~
I. OBJETIVO

Aprender el procedimiento de lectura y escritura en una memoria SRAM


mediante en manejo manual de sus pines de direccin, control y datos.

II. RESUMEN

Teniendo ya como referencia los conocimientos previos acerca de la


memora SRAM se procedi a implementar los esquemas circuitillos
solicitados.

Con circuito armado se escribi en la memoria de datos, en las discreciones


00 la letra H, 01 O,10 L y finalmente e 11 A.
Implementando con los FF JK o D un contador de 00b hasta 11b.

Luego de armado los dos circuitos, se implement al funcionamiento de los


FF tipo D y JK para que trabajen de forma ptima y as evitar errores
externos (Falsos pulsos de entrada).

Se observa el Display despus de desconecta la alimentacin de la


memoria.

~2~
DATOS, CMPUTOS Y RESULTADOS TABULADOS

1.- Implemente el circuito de la figura 1.

Figura 1. Implementacin del circuito de lectura y escritura de la memoria SRAM

Figura 3. Verificacin del circuito antirrebote

Figura 2. Implemento del circuito

~3~
2.- Escriba en la memoria los datos, en las direcciones y con la activacin de los pines
necesarios que se muestra en la figura2:

- En la direccin 00 se guard la palabra H

Figura 3. Grabado la palabra H en la memoria


-

- En la direccin 01 se guard la palabra O

Figura 4. Grabado la palabra O en la memoria

~4~
- En la direccin 10 se guard la palabra L

Figura 5. Grabado la palabra L en la memoria

- En la direccin 11 se guard la palabra A

Figura 6. Grabado la palabra A en la memoria

~5~
3.-Implemente con FF JK y puertas lgicas un contador ascendente que cuente desde
el 00b hasta el 11b.

El contador usado fue diseado apartir de los FF D

Figura 7. Contador de 00b hasta 11b con FF tipo D

Figura 8. Salidas de contador FF tipo D

4.-Conectar e contador a los pines de direccin de la memoria.

Figura 9. Implementacin del contador en salida 00 Figura 10. Implementacin del contador en salida 01

~6~
Figura 11. Implementacin del contador en salida 01 Figura 12. Implementacin del contador en salida 11

5.-Desconecte la alimentacin de la memoria, vuelva a conectarlo, repita el paso 4 y


observe el Display.

Al desconectar la alimentacin de la memoria al ser esta una memoria RAM se eliminara la


informacin que se haba guardo anteriormente.

Figura 13. Borrado de la memoria SRAM

~7~
DISCUSIN DE DATOS Y RESULTADOS

La figura 2 y 3 correspondientes al circuito antirrebote proporciona el


funcionamiento de este circuito y vemos en la figura 3 que el led conservar el
ltimo estado (en este caso el estado 1), evitando los pulsos que se generaran
en el cambio de estado del pulsador. Esto nos lleva a verificar la teora en
donde si dejamos al aire la entrada de un TTL, es como si ingresara por la
entrada un 1 lgico.

De la figura 6 tenemos la implementacin de nuestro circuito para un FF tipo D


el cual se demuestra que es de flanco de subida mediante los valores de la
TABLA N1: Comenzando con PR=0, CL=1 nuestro estado inicial vendra ser
() = 1 y a partir de ah poniendo PR=1, CL=1, se habilita el clock donde por
cada pulso de subida los valores lgicos de D pasaran como datos.

De la figura 8 tenemos la implementacin de nuestro circuito para un FF tipo JK


el cual se demuestra que es de flanco de BAJADA mediante los valores de la
TABLA II: Comenzando con CL=0 nuestro estado inicial vendra ser () = 0 y
a partir de ah poniendo CL=1, se habilita el clock donde para cada pulso de
BAJADA los valores lgicos de J, K definen el valor de (+1) segn su tabla
de verdad.

La TABLA N3 nos muestra la tabla combinacional para nuestro circuito


experimental para que nuestro FF tipo D funcione como un FF tipo JK mediante
un circuito combinacional.
La tabla se realiz cumpliendo la tabla de verdad en funcin del tipo de FF que
tenemos. () , J, K, vienen a ser nuestras entradas de nuestro circuito
combinacional. Una vez hallado sus salidas (+1), se procede a relacionar la
entrada D del FF con la salida (+1), y ah recin obtenemos la tabla de
funcionamiento de nuestro circuito experimental.

La Figura 10 nos muestra la tabla de karnaugh en suma de min trminos de


nuestra tabla combinacional para obtener nuestra ecuacin lgica simplificada
que viene a ser:


=
() + ()

A partir de este resultado por falta de compuertas se decidi pasarlo a trminos


de NAND aplicando algebra de Boole y ley de Morgan la cual es:


= ( () )
() )(

Dicha ecuacin es implementada en la figura 11 con las compuertas NAND.

La figura 12 nos muestra de forma secuencial el funcionamiento de nuestro


circuito combinacional. Para ello, comprobamos en CL=1, PR=1, J=1, K=1, y
con esta configuracin por cada flanco de subida el (+1) debe conmutar dado
que nuestro CLEAR y PRESET estn desactivados y el FF tipo JK cambia de
estado solo cuando J y K estn en 1 lgico.

~8~
Finalmente en la figura 13, con ayuda del osciloscopio y un generador de
seales obtenemos las seales del clock (Channel 1) y la salida del circuito
(Channel 2) donde se observa la conmutacin de valores de 0 lgico a 1 por
cada flanco de subida del clock, asimismo le observa que el periodo del clock
es de 100 us y el de la salida del circuito es 200 us.

~9~
CONCLUSIONES

Es conveniente usar un circuito antirrebote, de esta forma eliminamos los


rebotes cometidos en el momento que el TTL se encuentre al aire, ya que ste
lo interpretara como 1.
El funcionamiento del FF tipo D y tipo JK nos mostr su correcto
funcionamiento de acuerdo a sus tablas de verdad en sus datasheet, as
mismo verificando sus estados de salida implementando un circuito antirrebote
y driver.
As mismo, pudimos interactuar ms con los FF y a modo de experimento
pudimos hacer que un FF tipo D funcione como un FF tipo JK mediante un
circuito combinacional que lo haga funcionar como ello.

~ 10 ~
APENDICE
Esquemas circuitales

Circuito antirrebote

Circuitos de funcionamiento de FF tipo D y JK

Circuito experimental

~ 11 ~
Estructura interna de los C.I

C.I 74LS74

C.I 74LS00

C.I 74LS112

~ 12 ~
Caractersticas elctricas

~ 13 ~
~ 14 ~

You might also like