You are on page 1of 2

El smbolo Z indica que un nodo est siendo impulsado ni ALTO ni

BAJO. Se dice que el nodo es flotante, de alta impedancia, o alta Z.


La idea errnea es que un nodo flotante o no derivado es el mismo que un 0 lgico.
En realidad, un nodo flotante podra ser 0, podra ser 1, o podra estar en algn voltaje
En el medio, dependiendo de la historia del sistema. Un nodo flotante
No siempre significa que hay un error en el circuito, mientras que otros
El elemento de circuito dirige el nodo a un nivel lgico vlido cuando el valor de
El nodo es relevante para el funcionamiento del circuito.
Una manera comn de producir un nodo flotante es olvidar
Conecte un voltaje a una entrada de circuito, o asuma que una conexin no conectada
La entrada es la misma que una entrada con el valor de 0. Este error puede
Causan que el circuito se comporte de forma errtica como la entrada flotante aleatoriamente
Cambia de 0 a 1. De hecho, tocar el circuito puede ser suficiente para
Libere el cambio por medio de la electricidad esttica del cuerpo. Tenemos
Circuitos que funcionan correctamente slo mientras el estudiante est
Dedo presionado en un chip.
El tampn tristate, mostrado en la figura 2.40, tiene tres resultados posibles
Indica: HIGH (1), LOW (0) y FLOAT (Z). El tampn tristate
Tiene una entrada, A, una salida, Y, y una habilitacin, E. Cuando la habilitacin es
TRUE, el buffer tristate acta como un buffer simple, transfiriendo la entrada
Valor a la salida. Cuando la habilitacin es FALSE, la salida est permitida
Para flotar (Z).
El tampn tristate de la figura 2.40 tiene una alta activacin activa. Es decir,
Cuando la habilitacin es ALTA (1), el bfer est habilitado. La figura 2.41 muestra una
Tristate buffer con un bajo activo habilitado. Cuando la habilitacin es LOW (0),
70 CAPTULO DOS Diseo de lgica combinacional
Figura 2.40 Tampn Tristate
Figura 2.41 Tampn de tristate con
Activo bajo habilita

Y
Captulo 02.qxd 1/31/07 9:55 PM Page 70
El bfer est habilitado. Se muestra que la seal es baja activa poniendo una
Burbuja en el cable de entrada. Una entrada baja activa a menudo se indica dibujando
Una barra por encima de su nombre, o aadiendo la palabra "barra" despus de su nombre,
Ebar.
Los tampones Tristate se usan comnmente en mltiples buses de conexin
Papas fritas. Por ejemplo, un microprocesador, un controlador de
El controlador Ethernet puede que todos necesiten comunicarse con la memoria
En un ordenador personal. Cada chip se puede conectar a un
Memoria usando tampn tristate, como se muestra en la Figura 2.42. Solo uno
Chip a la vez se le permite hacer cumplir su seal de habilitacin para
Valor en el autobs. Los otros chips deben producir salidas flotantes
Por lo tanto, no cause contencin con el chip hablando con el
memoria. Cualquier chip puede leer informacin del bus compartido en
en cualquier momento. Estos autobuses tristate eran una vez comn. Sin embargo, en
Computadoras, las velocidades ms altas son posibles con enlaces punto a punto, en
Qu fichas estn conectadas directamente entre s en lugar de
Un autobs compartido

En electrnica digital, la lgica triestado permite puertos de salida con valor 0, 1 alta
impedancia (Hi-Z del ingls High Impedance). Es este ltimo estado el que proporciona los
buffer triestado. El estado Hi-Z pone la salida en alta impedancia, haciendo que el pin ya no
tenga relevancia en el circuito. Normalmente, la intencin de este estado es permitir a varios
circuitos compartir el mismo bus o lnea de salida. O tambin, permitir a un dispositivo
monitorizar seales sin afectar a la seal (en convertidores analgico/digital). Tri-state es
una marca registrada de National Semiconductor pero normalmente se usa para describir
dispositivos de este tipo hechos por cualquier fabricante.

Un buffer triestado se disea normalmente de modo que el retardo de habilitacin de salida


(de Hi-Z a Alto o Bajo) sea un poco ms largo que el retardo de deshabilitacin de salida (de
Alto o Bajo a Hi-Z). As, si un circuito de control activa la entrada de habilitacin de salida de
un dispositivo al mismo tiempo que desactiva la entrada de habilitacin de un segundo
dispositivo, al tener un retardo de deshabilitacin de salida ms corto se puede asegurar
que antes de que el primer dispositivo ponga un nivel Alto o Bajo en el bus, el segundo
dispositivo se encontrar en estado de alta impedancia.

Podemos ver un buffer triestado como un interruptor. Es decir cuando en B hay un 1, funciona como
si el interruptor estuviera activado, mientras que si hay un 0, acta como si estuviera desactivado.

La utilidad del tercer estado (Hi-Z) es borrar la influencia de un dispositivo del resto del
circuito. Si ms de un dispositivo est conectado, poner una salida en Hi-Z se usa para que
en un mismo bus no haya dos seales diferentes, es decir, una con valor 1 y otra con valor
0. Porque si ambas seales circularan por la misma lnea, no podramos determinar el valor
que est circulando en la misma. Los buffer triestado tambin se usan para
implementar multiplexores, especialmente aquellos con un gran nmero de entradas.

You might also like