You are on page 1of 1

UNIVERSIDAD PBLICA DE EL ALTO

CARRERA DE INGENIERA DE SISTEMAS


GESTIN II / 2017

SEGUNDA EVALUACIN PARCIAL


Inic. Ap. Pat.
Sistemas Digitales

Docente:. Calificacin: .. /100%


Apellidos y Nombres:.... Fecha:
TIEMPO DE DESARROLLO DEL EXAMEN: 90 MINUTOS
Muestre de manera ordenada y con letra clara todos los procedimientos, ecuaciones, graficas
que utilice para la resolucin de la cada una de las preguntas.

PROB.1 (20%) Dibujar el circuito lgico de un sumador completo en funcin de


compuertas lgicas bsicas (AND, OR, XOR), escribir sus ecuaciones y su respectiva tabla
de verdad

PROB.2 (20%) Las normas de seguridad de los modernos aviones exigen que, para
seales de vital importancia para la seguridad del aparato, los circuitos deben estar
triplicados para que el fallo de uno de ellos no produzca una catstrofe. En caso de que
los tres circuitos no produzcan la misma salida, sta se escoger mediante votacin.
Disee el circuito "votador" que ha de utilizarse para obtener como resultado el valor
mayoritario de las tres entradas. El proceso de votacin consiste en tomar el valor
mayoritario de las entradas. De esta forma, la salida, f, del circuito tendr la siguiente
codificacin:
f = 0 si hay ms ceros que unos en las entradas
f = 1 si hay ms unos que ceros en las entradas

Disear la funcin que cumpla con los requerimientos del sistema e implementar el
circuito lgico usando solo compuertas NAND.

PROB.4 (40%) Determinar la funcin simplificada a la salida del siguiente circuito lgico,
dibujar el circuito lgico simplificado y demostrar que las tablas de verdad de ambos
circuitos cumplen la misma funcin. (Simplificar por Mapas de Karnaugh)

PROB.5 (20%) Simplificar la siguiente funcin lgica por mtodos algebraicos

You might also like