You are on page 1of 22

UNIVERSIDAD TCNICA

PARTICULAR DE LOJA

TITULACIN DE ELECTRNICA
Y

TELECOMUNICACIONES

MICROONDAS

INTEGRANTES:

JOSE LUIS MORENO


LILIANA PAOLA RIVERA

ING:

MARCO VINICIO MOROCHO YAGUANA


TEMA:
DISEO DE DIVISOR DE POTENCIA

Objetivos:

Disear un divisor de potencia para microondas, de tipo resistor con un acople de 50


.
Encontrar los valores ideales de los resistores necesarios para el diseo del
dispositivo; y posteriormente sus valores comerciales existentes, para luego ser
implementado en la prctica.
Comprobar el correcto funcionamiento del divisor de potencia en el Analizador de
Redes del Laboratorio de Telecomunicaciones.

Fundamentos Terico:

Divisores de potencia y acopladores direccionales son componentes pasivos de microondas


utilizadas para la divisin de energa o poder combinar potencias, como se ilustra en la Fig 1.
En la divisin de potencia, una seal de entrada se divide en dos (o ms) seales de salida de
menor potencia, mientras que un combinador de potencia acepta dos o ms seales de
entrada y los combina en un puerto de salida. [1]

Fig.1 Divisor de Potencia

El divisor de potencia es un dispositivo pasivo representado por una red de tres o ms


puertos que permite distribuir la potencia de la seal incidente, que se manifiesta en uno de
los puertos, entre los otros dos siguiendo una determinada proporcin (equitativa si los
puertos poseen impedancias iguales). Las caractersticas de este dispositivo son la
reciprocidad, el acoplamiento entre sus puertos, la presencia de prdidas y la no dependencia
de la frecuencia [1]. Siempre que se utilizan resistencias adecuadas y tcnicas de construccin,
la respuesta de frecuencia puede extenderse sobre una amplia gama de frecuencias. [2]

Fig. 2. Divisor de potencia con 2 resistencias.


En la Fig. 2 observamos el divisor de tipo resistivo en el cual presenta slo el acceso 1 est
adaptado, la potencia se pierde en reflexiones en los accesos 2 y 3, no es un buen combinador.

Fig. 3. Diseo de Red de 3 puertos Divisor de potencia. [1]

El esquema general de un divisor de potencia resistivo de 3 puertos se puede apreciar en la


Fig. 3 donde la impedancia caracterstica en los 3 puertos es la misma (0 ) y los valores de los
resistores sern obtenidos en funcin de ese valor. Este tipo de dispositivo puede ser
fcilmente analizado utilizando teora de circuitos. [3]

Los valores de los parmetros S tambin estarn en funcin de 0 y de las propiedades que
involucra una red recproca y de puertos acoplados; la matriz que implica una red de 3
puertos es:
11 12 13
[] = [21 22 23 ]
31 32 33

Clculos de valores:
Divisor con dos resistores

V2
Z Z0 S21
S11 1 V1
Z1 Z 0
R Z 0 R
S21
R Z0
( R Z 0 )( R Z 0 )
Z1
R Z0 R Z0 Z0
2Z * 2Z 0
S21
Z1 0 2Z 0
4Z 0
1
S21
2
4Z 0
Z1
4Z 0 2
Z1 Z 0 S21 S31
Re emplazando en la ecuacion S11
Z1 Z 0
S11
Z1 Z 0
S11 0
Z2 Z0
S22
Z2 Z0
R ( R Z 0 ) //( Z 0 )
Z2
R Z0 Z0
( R Z 0 )( Z 0 )
Z2 R
R Z0 Z0
2
2Z 0
Z2 Z0
3Z 0
5Z 0
Z2
3
Re emplazando en la ecuacion de S 22
Z2 Z0
S22
Z2 Z0
V3
5Z 0
Z0 S32 ( Z 0 S22 )
V2
S22 3
5Z 0 1
Z0 S32
3 4
1
S22
4

por simetria S33 S22


por reprocidad S23 S32

0 12 12
[] = 12 14 14
1 1 1
[ 2 4 4]

Divisor con 3 resistencias

Para conocer el valor de los resistores, es necesario establecer las condiciones que una red
recproca y con puertos acoplados ofrece:

Dado que debe ser una red simtrica, se considera que el observador ver
exactamente lo mismo en la red, partiendo desde cualquier puerto; cumplindose la
condicin de reciprocidad donde = , por lo que los tres resistores debern tener
el mismo valor.
Al requerir un acople en todos los puertos, la unin central debe tener un valor de
impedancia igual a 0 , por lo que la suma de los resistores debe ser igual a ese valor de
0 . De esta manera resulta que cada uno de los tres resistores debern ser igual a la

impedancia caracterstica dividida para 3 ( 30 )
0
1 = 2 = 3 = 1 + 2 + 3 = 0
3
Con el conocimiento de estos valores, los mismos que estn en funcin de la impedancia
caracterstica 0 , se realiza el anlisis de la red obteniendo la impedancia de la unin central.

La impedancia Z vista hacia el puerto 2 es:


0 40
2 = + 0 =
3 3

Hacia el puerto 3, Z resulta tener el mismo valor:


0 40
3 = + 0 =
3 3

Para conocer el valor de Z total se asocia las impedancias 2 y 3 en paralelo:


40 40
20
= 3 3 =
40 40 3
3 + 3

Posteriormente se obtiene el valor de hacia el centro de la red:

0 0 20
= + = + = 0
3 3 3

Este resultado implica que la entrada esta acoplada con la lnea en el valor de 0 . Dado que la
red es simtrica los puertos de salida tambin estn acoplados lo que significa que 11 =
22 = 33 = 0, por lo que la matriz S pasa a ser:
0 12 13
[] = [21 0 23 ]
31 32 0

Sabiendo que la tensin en el puerto 1 es 1 , el voltaje V en el centro de la unin se obtiene


por divisin de voltajes:
20
3 2
= 1 = 1
0 20 3
3 + 3

Mientras que las tensiones 1 y 2 en los puertos de salida son iguales:


0 2 30 1
2 = 3 = = ( 1 ) = 1
3 40 2
0 + 30

Estableciendo la relacin entre las tensiones de los puertos 2 y 3 con la tensin del puerto 1,
1
se puede interpretar en la matriz de dispersin que 21 = 31 = 23 = 2. Esto se traduce en
que las potencias de ambas salidas estarn 6 dB por debajo de la potencia de entrada [1]; y la
matriz de dispersin, teniendo en cuenta la reciprocidad y simetra de la red [2], se expresara
de la siguiente manera:
0 12 12
[] = 12 0 12
1 1
[ 2 2 0 ]

La impedancia caracterstica (0 ) para el acoplamiento de los puertos es de 50 , lo que


permite calcular el valor de los tres resistores:

0 50
1 = 2 = 3 = = = 16.667
3 3

IMPLEMENTACION

Con el divisor de potencia con 2 resistores.

Fig. 4. Divisor de potencia con 2 resistores.

Anlisis de parmetros S
Anlisis de la red en los puertos 1 y 2, mientras que en el puerto 3 se conect una carga fantasma
de 50 de impedancia para acople.

Fig. 5. Conexin de la carga de acople en el puerto 3


Fig. 6. Parmetro 11 Coeficiente de reflexin en el puerto 1

Fig. 7. Parmetro 21 Coeficiente de transmisin del puerto 1 al puerto 2


Fig. 8. Parmetro 12 Coeficiente de transmisin del puerto 2 al puerto 1

Fig. 9. Parmetro 22 Coeficiente de reflexin en el puerto 2


Anlisis de la red en los puertos 1 y 3, mientras que en el puerto 2 se conect una carga fantasma
de 50 de impedancia para acople.

Fig. 10. Conexin de la carga de acople en el puerto 2

Fig.11. Parmetro 11 Coeficiente de reflexin en el puerto 1.


Fig.12. Parmetro 31 Coeficiente de transmisin del puerto 1 al puerto 3

Fig. 13. Parmetro 13 Coeficiente de transmisin del puerto 3 al puerto 1.


Fig. 14. Parmetro 33 Coeficiente de reflexin en el puerto 3.

Anlisis de la red en los puertos 2 y 3, mientras que en el puerto 1 se conect una carga fantasma
de 50 de impedancia para acople.

Fig. 15. Conexin de la carga de acople en el puerto 1


Fig. 16. Parmetro 22 Coeficiente de reflexin en el puerto 2.

Fig. 17. Parmetro 32 Coeficiente de transmisin del puerto 2 al puerto 3.


Fig. 18. Parmetro 23 Coeficiente de transmisin del puerto 3 al puerto 2

Fig. 19. Parmetro 33 Coeficiente de reflexin en el puerto 3.

Con el divisor de potencia con 3 resistores.


Fig. 20. Divisor de potencia con 3 resistores.

Anlisis de parmetros S

Anlisis de la red en los puertos 1 y 2, mientras que en el puerto 3 se conect una carga fantasma
de 50 de impedancia para acople.
Fig. 21. Conexin de la carga de acople en el puerto 3

Fig. 22. Parmetro 11 Coeficiente de reflexin en el puerto 1

Fig. 23. Parmetro 21 Coeficiente de transmisin del puerto 1 al puerto 2


Fig. 24. Parmetro 12 Coeficiente de transmisin del puerto 2 al puerto 1

Fig. 25 Parmetro 22 Coeficiente de reflexin en el puerto 2


Anlisis de la red en los puertos 1 y 3, mientras que en el puerto 2 se conect una carga fantasma
de 50 de impedancia para acople.

Fig. 26. Conexin de la carga de acople en el puerto 2

Fig. 27. Parmetro 11 Coeficiente de reflexin en el puerto 1.


Fig. 28. Parmetro 31 Coeficiente de transmisin del puerto 1 al puerto 3

Fig. 29. Parmetro 13 Coeficiente de transmisin del puerto 3 al puerto 1.


Fig. 30. Parmetro 33 Coeficiente de reflexin en el puerto 3.

Anlisis de la red en los puertos 2 y 3, mientras que en el puerto 1 se conect una carga fantasma
de 50 de impedancia para acople.

Fig. 31. Conexin de la carga de acople en el puerto 1


Fig. 32. Parmetro 11 Coeficiente de reflexin en el puerto 2.

Fig. 33. Parmetro 21 Coeficiente de transmisin del puerto 2 al puerto 3.


Fig. 34. Parmetro 12 Coeficiente de transmisin del puerto 3 al puerto 2

Fig. 35. Parmetro 22 Coeficiente de reflexin en el puerto 3.

CONCLUSIONES:
Se puede concluir que:
La frecuencia en la que se va a trabajar no es utilizada para el clculo de los valores usados
en el diseo del circuito. Pero lo que se busca es implementar un dispositivo cuya
respuesta sea favorable dentro de un amplio rango de frecuencias.
Es notable la influencia que provocan pequeos detalles como el soldado, la tolerancia de
los resistores, las dimensiones de los elementos, y dems. Por esta razn se necesita
mucha precisin en el diseo de este tipo de circuitos ya que su funcionamiento se dar
en altas frecuencias.
Para obtener mejores resultados los valores de los resistores deben ser muy similares a los
valores ideales. en el mercado local no existen resistores con tales valores por lo que esto
influye fuertemente en los resultados deseados.
Los valores obtenidos en los parmetros S, permiten apreciar la simetra de dicha matriz
de dispersin [S]. Adems esto facilita la observacin de la reciprocidad al analizarlos
desde diferentes puertos de la red.
Se puede observar que en los grficos de las mediciones del divisor de potencia de 2
resistores en su coeficiente de reflexin no es el mismo ya que existen perdidas y su
coeficiente de transmisin es casi parecido es decir que lo que se transmite se recibe.
En los grficos de las mediciones del divisor de potencia de 3 resistores su coeficiente de
reflexin es el mismo es decir no existen perdidas sera un circuito ptimo y su coeficiente
de transmisin es el mismo es decir que lo que se transmite se recibe.

BIBLIOGRAFIA:

[1] POZAR, David. Microwave Engineering, Publicado por Editora Wiley, Estados Unidos.
Captulo 7: Divisores de Potencia y Acopladores Direccionales. PP.: 317-330.
[2] LPEZ, Pablo. Microondas 3 ITT-ST Tema 2: Circuitos pasivos de microondas.
Presentacin publicada en el portal web del departamento de Ingeniera en
Telecomunicaciones de la Universidad de Alcal. Madrid, Espaa. Disponible en:
<http://goo.gl/xKWrZv>
[3] QUAN, Li. Divisor/Combinador Resistivo. Publicado en la pgina web de FMUSER
International Group INC, fabricante de dispositivos transmisores FM. Guangzhou, China.
Marzo 26, 2014. Disponible en: < http://goo.gl/zTG3Pa>

You might also like