You are on page 1of 8

b) tiempo de propagación de las compuertas lógicas:

Se muestra la salida en el analizador análogo, el tiempo de retardo entre la señal de entrada y la de salida:

e) leyes del algebra de Boole:


f) implementación de funciones lógicas:

implementaremos las funciones reducidas a su máxima expresión, correspondiente a la función de cada subinciso:

a):
b):

c):
g) esquemas (LAY - OUT):

implementamos ambos circuitos y la respectiva tabla de verdad de cada función resultante:

a):

b):
h) problema de aplicación lógica:

mostramos las funciones para el control de ambos motores en el circuito y la tabla de verdad de ambas funciones:
i) circuitos con compuertas tri – state:

implementamos los mismos circuitos simplificados planteados en f) con buffers tri – state:

a):

b):
c):

j) circuitos con compuertas open colector:

a):
k) aporte del alumno:

You might also like