You are on page 1of 8

Práctica VI: Amplificadores con JFET y MOSFET en

Cascada
Laboratorio de Electrónica II – Instructor: Miguel Eduardo Rivera

Ingeniería Eléctrica Industrial – UNAH


Gina Isabel Raudales Mejia Evelyn Alicia Zambrano M. Samir Antonio Canales
Departamento de Ingeniería Eléctrica Departamento de Ingeniería Eléctrica Departamento de Ingeniería Eléctrica
Ciudad Universitaria (UNAH) Ciudad Universitaria (UNAH) Ciudad Universitaria (UNAH)
Tegucigalpa, Honduras Tegucigalpa, Honduras Tegucigalpa, Honduras
Gina.raudales@unah.hn Evelyn_aliciaz@yahoo.com Antoniocanales13@yahoo.com
Resumen—

I. INTRODUCCIÓN

II. OBJETIVOS.

III. MARCO TEÓRICO


Un amplificador en cascada es un amplificador Fig. 2 Tipos de canales del Transistor FET
construido a partir de una serie de amplificadores, donde cada
amplificador envía su salida a la entrada del amplificador al
lado de una cadena. Amplificador en cascada con FET
Básicamente una conexión en cascada es aquella en la cual
la salida de una etapa se conecta a la entrada de la segunda Una conexión popular entre etapas de amplificador es la
etapa. conexión en cascada. Básicamente una conexión en cascada es
APLICACION aquella en la cual la salida de una etapa se conecta a la entrada
La conexión en cascada proporciona una multiplicación de la segunda etapa.
de la ganancia en cada una de las etapas para tener una mayor La figura 3 muestra una conexiónen cascada de dos
ganancia en total. etapas de amplificador a FET. La conexión en cascada
proporciona una multiplicación de la ganancia en cada una de
FET las etapas para tener una mayor ganancia en total.
La ganancia total del amplificador en cascada es el
Puesto que hay una tensión positiva entre el drenador y el producto de las ganancias de las etapasAv1 yAv2.
surtidor, los electrones fluirán desde el surtidor al drenador (o En este caso:
viceversa según la configuración del mismo), aunque hay que
notar que también fluye una corriente despreciable entre el (1)
surtidor (o drenador) y la puerta, ya que el diodo formado por
la unión canal – puerta, esta polarizado inversamente.

En el caso de un diodo polarizado en sentido inverso,


donde inicialmente los huecos fluyen hacia la terminal
negativa de la batería y los electrones del material N, fluyen
hacia el terminal positivo de la misma. Lo anteriormente dicho
se puede aplicar al transistor FET, en donde, cuando se
aumenta VDS aumenta una región con empobrecimiento de
cargas libres.

Figura 3 Amplificador FET en cascada.


La impedancia de entrada (Zi) del amplificador en
cascada es la de la etapa 1:

(2)
Fig. 1 Transistor FET mientras la impedancia de salida (Zo) es la de la etapa 2:

(3)
La función principal de las etapas en cascada es
conseguir la mayor ganancia total. Puesto que la polarización
de cd y los cálculos de ca para un amplificador en cascada se
siguen de aquellos deducidos para las etapas individuales, un
ejemplo demostrará los diversos cálculos para determinar la resistencia RL de modo que se obtenga la mitad de las
polarización de cd y la operación de ca. ganancias determinadas en las ecuaciones (1) y (2). El
valor de la resistencia de RL cuando la ganancia es la
El amplificador operacional es un componente
mitad de su valor real es la impedancia de salida del
fundamental de la instrumentación electrónica moderna .Se
circuito amplificador. Anote estos valores en la Tabla 3.
utiliza extensamente en muchos dispositivos, junto con
resistores y otros elementos pasivos. Entre las numerosas
- Para la primera etapa se utilizaron valores de
aplicaciones prácticas se encuentran amplificadores para
resistencias de Salida 3kΩ y 2kΩ.
instrumentos, convertidores, digitales-analógicos,
computadoras analógicas, cambiadores de nivel, filtros,
Para 3 kΩ
circuitos de calibración, inversores, sumadores, integradores,
diferenciadores, restadores, amplificadores logarítmicos,
Vsal = (1.9234) (100mV) =192.34mV
comparadores, elementos rotatorios, osciladores,
rectificadores, reguladores, convertidores de tensión a
corriente, convertidores de corriente a tensión y recortadores

IV. MATERIALES Y EQUIPO

V. PROCEDIMIENTO
3- Distorsión por saturación Fig. Salida de la etapa 1 con Resistencia de salida de 3 kΩ

1. Con el amplificador en cascada, aumente el voltaje Para 2 kΩ


pico del generador de funciones hasta que se observe en
la salida la forma de onda distorsionada. Grafique la señal Vsal = (1.4897)(100mV) = 148.97 mV
distorsionada en la Figura 10 junto a la señal de entrada.

Fig. Salida de la etapa 1 con Resistencia de salida de 2 kΩ

Interpolación:

Esperamos un valor de R que genere una ganancia de 19

Datos: (3 kΩ, 192.34mV) (2 kΩ, 148.97 mV)


(X, 190 mV)

R= 2.95 kΩ
Fig. 10: Salida y entrada del amplificador en cascada - Para la Segunda etapa se utilizaron valores de
con distorsión resistencias de Salida 270Ω y 100Ω.
2. Determine el voltaje máximo permisible de entrada Para 270 kΩ
mediante Vsalmax sin que exista distorsión.
Vsal = (0.8395) (100mV) =83.95 mV
(6)

4- Impedancia de Salida y Entrada

1. Para cada una de las etapas sin acoplamiento de la Figura


5 determine las impedancias de salida variando la
Fig. Salida de la etapa 1 con Resistencia de entrada de
220 kΩ

Para 100 kΩ

Vsal = (2.09625)(100mV) =209.625 mV

Fig. Salida de la etapa 1 con Resistencia de salida de 270


Ω
Para 100 Ω

Vsal = (0.4525)(100mV) = 45.25 mV

Fig. Salida de la etapa 1 con Resistencia de entrada de


100 kΩ
Interpolación:

Esperamos un valor de R que genere una ganancia de 19


Fig. Salida de la etapa 1 con Resistencia de salida de 100
Ω Datos: (220 kΩ, 122.2mV) (100 kΩ, 209.625mV)
Interpolación: (X, 190 mV)

Esperamos un valor de R que genere una ganancia de 7.5 R= 127 kΩ

Datos: (270Ω, 83.95 mV) (100 Ω, 45.25 mV) - Para la segunda etapa se utilizaron valores de
(X, 75 mV) resistencias de entrada 100kΩ y 68kΩ.

R= 230.7 Ω Para 100 kΩ

Vsal = (0.9571) (50mV) = 47.855mV


2. Para cada una de las etapas sin acoplamiento de la Figura
5, determine las impedancias de entrada al añadir un
resistor variable en serie con el capacitor de entrada. Varíe
la resistencia de modo que se obtenga la mitad de las
ganancias determinadas en las ecuaciones (4) y (5). El
valor de la resistencia de Ren cuando la ganancia es la
mitad de su valor real es la impedancia de entrada del
circuito amplificador. Anote estos valores en la Tabla 3.

- Para la primera etapa se utilizaron valores de


resistencias de entrada 220kΩ y 100kΩ. Fig. Salida de la etapa 1 con Resistencia de entrada de
100 kΩ
Para 220kΩ
Para 68 kΩ
Vsal = (1.222) (100mV) =122.2mV
Vsal = (1.2475)(50mV) = 62.375 mV
Fig. Salida de la etapa 1 con Resistencia de entrada de 68

Extrapolación:

Esperamos un valor de R que genere una ganancia de 7.5


Atotal =
Datos: (100 kΩ, 47.855 mV) (68 kΩ, 62.375 mV)
(X, 75 mV) VI. SIMULACIONES
R= 40.17 kΩ
CUESTIONARIO
TABLA 3: Impedancias de Salida y Entrada Medidas de 2. Mencione 2 ventajas que ofrecen los amplificadores con
Ambas Etapas JFET y MOSFET con respecto a los amplificadores BJT
en las conexiones en cascada.
Zi1() Zo1() Zi2() Zo2() a- Al contar con una impedancia de entrada mucho
mayor al BJT, los transistores JFET y MOSFET son
127 kΩ 2.95 kΩ 40.17 kΩ 230.7 Ω
mejores amplificadores y proporcionan mayor
ganancia conectados en cascada.
3. Calcule las impedancias de entrada y salida de ambas b- A difetencia de los BJT los FET conectados en
etapas mediante las siguientes ecuaciones (la admitancia cascada pueden disipar una potencia mayor y
de salida la encuentra en las hojas de especificaciones conmutar corrientes grandes.
como |Yos| o |gos|:
3. ¿Cómo corregiría usted la mala impedancia de entrada
que tienen, por lo general, los amplificadores BJT sin
(7)
modificar la ganancia final?
R/ Pues una solución improvisada sería colocar una
Zi = R1|| R2 (8) resistencia R en la entrada y conectar un capacitor en
Paralelo a ella; así al momento de calcular la ganancia no
se vería afectada por el valor de R porque en DC esta
resistencia R se cortocircuitaría.
Z01 =5.98 kΩ

Zi1 = 680 kΩ || 180 kΩ


Zi1 = 142.3 kΩ
VII. ANALISIS DE RESULTADOS
Impedancia de entrada y salida
Z02 = 237 Ω
En el caso de la impedancia de entrada en la etapa 1, como es
Zi2 = 100 kΩ || 220 kΩ logico un aumento en la impedancia de entrada produce una
Zi2 = 68.75 kΩ disminución en la ganancia.
Ahora conforme el valor obtenido se esperaba teoricamente un
R de 142 kΩ y experimentalmente obtuvimos el valor de 127
TABLA 4: Impedancias de Salida y Entrada calculadas de kΩ. Esta variación se debe a que el modelo lineal asume
ambas etapas capacitores ideales, pero como en el experimento utilizamos
Zi1() Zo1() Zi2() Zo2()
142.3 kΩ 5.98 kΩ 68.75 kΩ 237 Ω

capacitores reales se pierde la linealidad del circuito al no ser


4. Calcule la ganancia total del amplificador en puramente resistivo y por ello se genera esta variación de R.
cascada mediante las impedancias y ganancia
(ecuaciones (1) y Cuando analizamos la impedancia de salida de la etapa 1
(2)) de cada etapa. ¿Es esta ganancia parecida al observamos que conforme aumentamos dicho valor elevamos
valor medido en la ecuación (5)? la ganancia; es por ello que necesitamos un valor muy grande
de R para tener una buena ganancia.
(9) El valor teorico esperado era de 5.98 kΩ para obtener la mitad
de la ganancia. Nosotros experimentalmente obtuvimos 2.95
kΩ como impedancia de salida, este valor nuevamente se ve tiende a distorcionar un poco la señal de salida y esto es
alterado por la no linealidad de los capacitores. apreciable en las figuras que simulan la ganancia de las etapas,
en donde se nota que existe una pequeña distorcion.
Con la impedancia de salida de la etapa 2 ocurre algo similar
que en la etapa 1. La impedancia de salida teórica es de 237 Ω Samir Antonio Canales
y la obtenida por la interpolación es de 230.7 Ω. Por lo
explicado anteriormente la no linealidad en la configuración Referencias
provoca la disminución en la impedancia de salida. [1] Circuitos electromagneticos discretos e integrados, Donald L.
Shilling, Cápitulo 7.
Finalmente con la impedancia de entrada de la segunda etapa
[2] Monografias.com
el dato teórico era de 68.75 kΩ y el encontrado http://www.monografias.com/trabajos91/amplificador-4-
experimentalmente es de 40.17 kΩ. Nuevamente el dato varía etapas/amplificador-4-etapas.shtml#ixzz5ApXeJOUc.
y confirma lo planteado anteriormente.
[3] Amplificador en cascada
http://web.archive.org/web/20160526124842/http://proton.ucting.udg
.mx/materias/mtzsilva/practica7/index.htm.
VIII.CONCLUSIONES

Como se vio en la practica los transistores FET cuentan con


una gran impedancia de entrada, esto beneficia en su
utilizacion en cascada ya que al haber una alta impedancia de
entrada genera una ganancia mucho mas alta.
Pero a su vez no es muy recomendable utilizar muchas etapas
de FET en cascada ya que por su naturaleza propia el FET

You might also like