You are on page 1of 18

LABORATORIO DE APOYO

SISTEMAS DIGITALES
(410289)

PREINFORME DE LABORATORIO N° 01
COMPUERTAS LÓGICAS

INTEGRANTES
Felipe Neira Moreira
Joel Pulido Garcés

DOCENTE
Cristián Molina Martínez

FECHA DE ENTREGA
17-04-2018

FECHA DEL LABORATORIO


17-04-2018
Sistemas Digitales
Ingeniería de Ejecución en Electricidad
Depto. Ingeniería Eléctrica y Electrónica
Universidad del Bío Bío

ÍNDICE
1. RESUMEN 2

2. OBJETIVOS 3

3. CONOCIMIENTOS PREVIOS 4a8

4. CIRCUITOS Y PROCEDIMIENTOS 9 a 11

5. RESULTADOS TEÓRICOS ESPERADOS 12 a 13

6. TRABAJO DE LABORATORIO 14 a 15

7. BIBLIOGRAFÍA 16

8. LISTADO DE MATERIALES 17

Página 1 de 18
Sistemas Digitales
Ingeniería de Ejecución en Electricidad
Depto. Ingeniería Eléctrica y Electrónica
Universidad del Bío Bío

1. RESUMEN
En éste laboratorio se arman cinco circuitos utilizando una placa de prueba, y
cinco compuertas para cada circuito.
Luego por cada circuito se miden los resultados lógicos de cada compuerta
Con los resultados se completan las tablas de verdad correspondientes y se
comprueban los valores teóricos previamente obtenidos.

Página 2 de 18
Sistemas Digitales
Ingeniería de Ejecución en Electricidad
Depto. Ingeniería Eléctrica y Electrónica
Universidad del Bío Bío

2. OBJETIVOS

• Identificar compuertas lógicas (circuitos) de las familias TTL y CMOS e


interpretar sus parámetros técnicos básicos, a partir de la información
proporcionada por los fabricantes en los manuales técnicos (ECG, Texas
Instruments, National, Fairchild Semiconductor, etc.).
• Ensayar compuertas lógicas básicas a fin de verificar sus tablas de verdad,
por medio de mediciones.

Página 3 de 18
Sistemas Digitales
Ingeniería de Ejecución en Electricidad
Depto. Ingeniería Eléctrica y Electrónica
Universidad del Bío Bío

3. CONOCIMIENTOS PREVIOS
En relación a las especificaciones técnicas, proporcionadas por los fabricantes, para
las compuertas de tecnología existen:

a) Los niveles Lógicos de una Compuerta de Tecnología

Las compuertas lógicas son bloques de construcción básica de los sistemas digitales;
operan con números binarios, por lo que se les denomina puertas lógicas binarias.
En los circuitos digitales todos los voltajes, a excepción de las fuentes de
alimentación, se agrupan en dos posibles categorías: voltajes altos y voltajes bajos.

Todos los sistemas digitales se construyen utilizando básicamente tres compuertas


lógicas básicas, estas son las AND, OR y NOT; o la combinación de estas. En los
circuitos digitales es muy común referiste a las entradas y salidas que estos tienen
como si fueran altos o bajos. (niveles lógicos altos o bajos). A la entrada alta se le
asocia un “1” y a la entrada baja un “0”. Lo mismo sucede con la salida.

b) Las Condiciones de operación de una Compuerta de tecnología

Fan-in de una entrada es la carga que supone para una determinada salida, la
entrada de otro circuito.
El fan-in de una puerta lógica es 1 unidad de carga. (U.C)

Factor de carga o fan-out de una salida es el máximo número de entradas de


puertas que se le pueden conectar, permaneciendo los niveles lógicos en los
márgenes garantizados.

Unidad de carga: se define como la máxima corriente (en valor absoluto) que puede
circular por la entrada de una puerta, sin que se deterioren los niveles lógicos. Es la
referencia para calcular el fan-in y el fan-out.

c) Los Niveles de ruido tolerables de una Compuerta de tecnología

RUIDO: variaciones transitorias indeseadas, de tensión o corriente, que pueden


ocasionar un cambio en los niveles lógicos de cualquier punto de un circuito.
Ruido en alterna (ruido AC): la perturbación es de duración menor, y su influencia
dependerá de la amplitud de la señal de ruido.
Para evaluar el grado de inmunidad al ruido que posee una determinada tecnología
se definen unos márgenes.

Margen de ruido en alterna: a medida que disminuye su anchura, deberán tener


mayor amplitud para que influyan en los niveles lógicos.
Los sistemas digitales anulan el efecto de una fuente de ruido, si ésta no llega a
cambiar el nivel lógico de entrada de una puerta.
Si se altera el nivel lógico en algún punto, el error se propagaría por todo el circuito,
provocando un funcionamiento incorrecto.

Página 4 de 18
Sistemas Digitales
Ingeniería de Ejecución en Electricidad
Depto. Ingeniería Eléctrica y Electrónica
Universidad del Bío Bío

d) Retardos de propagación de una Compuerta de tecnología

Es el tiempo requerido para que un cambio de nivel en la entrada de una puerta


lógica se refleje en la salida de la misma. Nos da información de la frecuencia máxima
de funcionamiento.

(𝑡𝑝𝐻𝐿 + 𝑡𝑝𝐿𝐻 )
𝑡𝑝𝑑 = (𝐸𝑐. 1)
2
tpHL: tiempo de propagación del nivel H al L medido entre los puntos medios de los
flancos activos de las señales de entrada y salida.
tpLH: tiempo de propagación del nivel L al H medido entre los puntos medios de los
flancos activos de las señales de entrada y salida.

HOJA DE CARACTERÍSTICAS DEL UN C.I. TTL 74150

Página 5 de 18
Sistemas Digitales
Ingeniería de Ejecución en Electricidad
Depto. Ingeniería Eléctrica y Electrónica
Universidad del Bío Bío

Tabla N° 1 de características de Compuertas de Tecnología

Compuerta Condiciones de Niveles de Retardos de


de Niveles Lógicos operación ruido propagación
Tecnología fan-in fan-out tolerables

TTL Salida ‘0’ 0 v – 0.4 v


standard ‘1’ 2.4 v – 5 v 1 10 1V 10 ηs
(74xxx) Entrada ‘0’ 0 v – 0.8 v
‘1’ 2v–5v
TTL Salida ‘0’ 0 v – 0.5 v
schottky ‘1’ 2.7 v – 5 v 1 10 1V 3 ηs
(74Sxxx) Entrada ‘0’ 0 v – 0.8 v
‘1’ 2v–5v
TTL low Salida ‘0’ 0 v – 0.5 v
schottky ‘1’ 2.7 v – 5 v 1 20 0.8 V 22 ηs
(74LSxxx) Entrada ‘0’ 0 v – 0.8 v
‘1’ 2v–5v
CMOS Salida ‘0’ 0 v – 0.05 v
(4xxx) ‘1’ 4.95 v – 5 v 1 50 2V 40 ηs
Entrada ‘0’ 0 v – 1.5 v
‘1’ 3.5 v – 5 v

Empleando manuales dibujar la disposición o layout de las compuertas (IC)


que se especifican: 7408, 7432, 7404, 7486, 4011 y 7400.

7408

Página 6 de 18
Sistemas Digitales
Ingeniería de Ejecución en Electricidad
Depto. Ingeniería Eléctrica y Electrónica
Universidad del Bío Bío

7485

7400

Página 7 de 18
Sistemas Digitales
Ingeniería de Ejecución en Electricidad
Depto. Ingeniería Eléctrica y Electrónica
Universidad del Bío Bío

7404

4011

Página 8 de 18
Sistemas Digitales
Ingeniería de Ejecución en Electricidad
Depto. Ingeniería Eléctrica y Electrónica
Universidad del Bío Bío

4. CIRCUITOS Y PROCEDIMIENTO

Los circuitos se arman al conectar las compuertas a una placa de prueba y un


generador digital, en donde mediante conductores se conectan las entradas a una
fuente de voltaje de 5V y un switch, mientras la salida se conecta a un diodo LED.
También se conecta la compuerta de turno a la fuente de tensión y a tierra.

1.1. Compuerta AND


Para verificar la tabla de verdad de la compuerta AND se arma el circuito de la
figura n°1, para el cual se utiliza una compuerta AND HD74LS08P. Teniendo esto
listo, se miden los niveles de voltaje de salida, corroborando la tabla de verdad, tabla
n°1, con ayuda de un multitester FLUKE 79 III.

Figura No.1: Circuito para compuerta AND

1.2. Compuerta NOT


Se arma el circuito mostrado en la figura n°2, como anteriormente, se utiliza
en éste caso una compuerta NOT 74HC04N, un switch, junto con un LED. Se manipula
el switch, para abrir y cerrar el circuito, con esto se observa el comportamiento del
LED y se registra su estado, esto se registra en la tabla de verdad, tabla n°2.

Figura No.2: Circuito para compuerta NOT

Página 9 de 18
Sistemas Digitales
Ingeniería de Ejecución en Electricidad
Depto. Ingeniería Eléctrica y Electrónica
Universidad del Bío Bío

1.3. Compuerta XOR


Con una compuerta XOR 74LS86, se construye el circuito de la figura n°3, para
el cual, además de la compuerta se utiliza un LED y dos switch. Se comprueba la
tabla de verdad, tabla n°3, con el estado del LED, de acuerdo a la posición de los
switch.

Figura No.3: Circuito para compuerta XOR

1.4. Compuerta NAND


Se verifica la tabla de verdad de la compuerta NAND, mediante el circuito, de
la figura n°4, donde se utiliza una compuerta NAND SN74HC00N, dos switch, y un
LED, este último indica los estados de la tabla de verdad, tabla n°4.

Figura No.4: Circuito para compuerta NAND

Página 10 de 18
Sistemas Digitales
Ingeniería de Ejecución en Electricidad
Depto. Ingeniería Eléctrica y Electrónica
Universidad del Bío Bío

1.5. Compuerta OR
Se usa una compuerta OR 74HC32N, donde se verifica su tabla de verdad, tabla
n°5, a través del circuito, de la figura n°5, donde se usan también dos switch y un
LED. Se llena la tabla de acuerdo a los estados del LED.

Figura No.5: Circuito para compuerta OR

Página 11 de 18
Sistemas Digitales
Ingeniería de Ejecución en Electricidad
Depto. Ingeniería Eléctrica y Electrónica
Universidad del Bío Bío

5. RESULTADOS TEÓRICOS ESPERADOS

Resultados teóricos de la compuerta AND

Tabla No.1: Compuerta AND

A B F=A▪B

L L L

H L L

L H L

H H H

Resultados teóricos de la compuerta NOT

Tabla No.2: Compuerta NOT

A F=Ā

L H

H L

Resultados teóricos de la compuerta XOR

Tabla No.3: Compuerta XOR

A B F= AB + ĀB

L L L

H L H

L H H

H H L

Página 12 de 18
Sistemas Digitales
Ingeniería de Ejecución en Electricidad
Depto. Ingeniería Eléctrica y Electrónica
Universidad del Bío Bío

Resultados teóricos de la compuerta NAND

Tabla No.4: Compuerta NAND

A B F = (A▪B)

L L H

H L H

L H H

H H L

Página 13 de 18
Sistemas Digitales
Ingeniería de Ejecución en Electricidad
Depto. Ingeniería Eléctrica y Electrónica
Universidad del Bío Bío

6. TRABAJO DE LABORATORIO

1) Verificar la tabla de verdad de la compuerta AND (IC7408), midiendo los


niveles de voltaje de salida. Completar la tabla siguiente:

Tabla No.1: Compuerta AND

A B F= A▪B

L L

H L

L H

H H

2) Verificar la tabla de verdad de la compuerta NOT (IC7404), monitoreando la


salida con un LED. Completar la tabla siguiente:

Tabla No.2: Compuerta NOT

A F=Ā

3) Verificar la tabla de verdad de la compuerta XOR (IC7486), monitoreando la


salida con un LED. Completar la tabla siguiente:

Tabla No.3: Compuerta XOR

A B F= AB + ĀB

L L

H L

L H

H H

Página 14 de 18
Sistemas Digitales
Ingeniería de Ejecución en Electricidad
Depto. Ingeniería Eléctrica y Electrónica
Universidad del Bío Bío

4) Verificar la tabla de verdad de la compuerta NAND (IC7400), monitoreando la


salida con un LED. Completar la tabla siguiente:

Tabla No.4: Compuerta NAND

A B F=(A▪B)
L L

H L

L H

H H

Página 15 de 18
Sistemas Digitales
Ingeniería de Ejecución en Electricidad
Depto. Ingeniería Eléctrica y Electrónica
Universidad del Bío Bío

7. BIBLIOGRAFÍA

1. Apuntes Sistemas Digitales


Profesor Cristián Molina Martínez, 2017
Universidad del Bío Bío

2. ELECTRÓNICA: TEORÍA Y PRÁCTICA. “CIRCUITO 7486 TTL”.


http://electronica-teoriaypractica.com/circuito-7486-ttl/, acceso 14 de abril
2018.

3. ELECTRÓNICA: TEORÍA Y PRÁCTICA. “CIRCUITO 7432 TTL”.


http://electronica-teoriaypractica.com/circuito-7432-ttl/, acceso 14 de abril
2018.

4. ELECTRÓNICA: TEORÍA Y PRÁCTICA. “CIRCUITO 7400 TTL, USOS, EJEMPLOS


Y FOTOS”.
http://electronica-teoriaypractica.com/circuito-7400-ttl-usos-ejemplos-y-
fotos/, acceso 14 de abril 2018

Página 16 de 18
Sistemas Digitales
Ingeniería de Ejecución en Electricidad
Depto. Ingeniería Eléctrica y Electrónica
Universidad del Bío Bío

8. LISTADO DE MATERIALES

● Compuerta AND HD74LS08P


● Compuerta NOT 74HC04N
● Compuerta XOR 74LS86
● Compuerta NAND SN74HC00N
● Compuerta OR 74HC32N
● Multitester FLUKE 79 III, N° de pañol 1092
● Placa de pruebas
● Conductores
● Diodo LED
● Generador Digital K&H IDL-800 DIGITAL LAB, N° de pañol 607

Página 17 de 18

You might also like