You are on page 1of 19

UNIVERSIDAD NACIONAL EXPERIMENTAL POLITECNICA

DEPARTAMENTO DE INGENIERIA ELECTRICA

LABORATORIO DE ELECTRONICA DIGITAL


PRACTICA Nº1. CARACTERISTICAS ELECTRICAS DE UNA
COMPUERTA BASICA

INTEGRANTES:
OBJETIVOS:

- Conocer las características eléctricas de una compuerta.


 Conocer las características y diferencias de algunas familias
lógicas.
 Obtener las características eléctricas de una compuerta TTL
tipo SN7400 y de una compuerta CMOS tipo CD4011.

ASPECTOS TEORICOS:
1. Definir:
a) Nivel lógico: es importante definir claramente el nivel de
voltaje (o corriente) considerando como bajo (0) ó alto (1).
El fabricante especifica valores típicos en la salida ó entrada
de una compuerta, estos niveles lógicos son:
VIH – voltaje de entrada de nivel alto: nivel de voltaje que se
requiere para un (1) lógico en una entrada
VIL – voltaje de entrada de nivel bajo: nivel de voltaje que
se necesita para un (0) lógico en una entrada.
VOH – voltaje de salida de nivel alto: nivel de voltaje en la
salida de un circuito lógico en el estado (1) lógico.
VOL – voltaje de salida de nivel bajo: nivel de voltaje en la
salida de un circuito lógico en el estado (0) lógico.
IIH – corriente de entrada de nivel alto: corriente que fluye
en la entrada cuando se aplica un voltaje de nivel alto a ésta
.
IIL – corriente de entrada de nivel bajo: corriente que fluye
en una entrada cuando se aplica un voltaje de nivel bajo a
ésta.
IOH – corriente de salida de nivel alto: corriente que fluye
desde una salida en el estado 1 lógico en condiciones de
cargas.
IOL – corriente de salida de nivel bajo: corriente que fluye a
partir de una salida en el estado 0 lógico en condiciones de
carga.
b) Margen de ruido: es el monto máximo de variación de
voltaje que se puede permitir a su nivel lógico bajo o alto.
También se refiere a la capacidad del circuito para tolerar
voltajes ruidosos en sus entradas.
c) Tiempo de propagación: es el tiempo que toma un
cambio lógico en la entrada en propagarse a través del
dispositivo y producir un cambio lógico en la salida. La señal
experimenta un retardo al recorrer el dispositivo. Los dos
tiempos de propagación se define como:
tPLH= tiempo de retardo al pasar del estado lógico (0) al (1)
tPHL= tiempo de retardo al pasar del estado (1) lógico al (0)
d) Fan-in: mide el efecto de carga que presenta una entrada a
una salida. Requisitos de entrada de una compuerta. Se
refiere al numero de entradas que puede aceptar una sola
compuerta.
e) Fan-out: mide la capacidad de una salida de manejar una o
mas entradas. El factor de carga de salida se define como el
numero máximo de entradas lógicas estándar que una salida
puede manejar confiablemente, si su salida debe
conservarse por arriba de VIH cuando esta alta y por debajo
de VIL cuando es baja.

2. Principales características de las familias lógicas CMOS


y TTL
CMOS:
 Gran inmunidad al voltaje de ruido, CMOS (habitualmente
del 45% Vcc).
 Velocidades de operación de hasta 30 MHz, con retardos
de conmutación de alrededor de 10 a 15 nsg.
 Operación de reflujo de corriente a la salida de 4mA, con
un fan-out de 10 cargas LS.
 Bajo consumo de potencia estática, CMOS (1W, típico)
 Amplios márgenes de tensión de alimentación (los
dispositivos de la serie 40XXA pueden operar con
tensiones entre +3 y +15 v). algunos valores típicos so9n
+5v y +10v.
 Niveles de voltaje de 0 a 0,3v para el estado bajo y de
0,7v para el estado alto.

TTL:
 Alta velocidad de operación. Pueden trabajar a
frecuencias de 18 a 20 MHz y en algunos casos hasta 80
MHz.
 Alta disipación de potencia ( es una desventaja asociada
con la alta velocidad de operación). Disipan, típicamente,
de 1 a 25mW.
 Tensión de alimentación nominal de +5v. los circuitos
TTL, en general, pueden operar con tensiones de CC
entre 4,75 y 4,25.
 Niveles de voltaje de 0 a 0,8v para el estado bajo y de
2,4 a 5v parar el estado alto.
 Cada entrada de un circuito TTL estándar se comporta
como una fuente de corriente capaz de suministrar 1,8
mA. A este valor de corriente se le asigna un fan-in de 1.
 Cada salida de un circuito TTL estándar se comporta
como un disipador de corriente capaz de aceptar hasta
18mA por tanto el fan-out de una salida TTL estándar es
10.

3. Nombrar algunas diferencias entre las series SN54 y


SN74
La familia TTL esta disponible en dos versiones: la
serie 54 y la serie 74. La primera se destina a aplicaciones
militares y la segunda a aplicaciones industriales y de
propósito general. Los dispositivos de la serie 54 tiene
rangos de operación de temperatura y voltaje mas flexibles
(desde –55 hasta 125 ºC) para la serie 74 van de 0 a 70 ºC.
La serie 74 funciona de manera confiable en el rango
de 4,75 a 5,25 v; mientras que la serie 54 puede tolerar una
variación e el voltaje de alimentación desde 4,5 hasta 5,5v.
La serie 54 tiene un costo mayor dada su tolerancia a
variaciones en voltaje y la temperatura.

4. Nombrar algunas diferencias entre las familias lógicas


74, 74S, 74LS, 74ALS, 74AS, 74F, 74C y 74HCT.
La serie 74 es la familia TTL estándar, comprende los
dispositivos que se designan como 74XX ó 74XXX.
La serie 74S (TTL Schottky), comprende los
dispositivos designados como 74SXX ó 74SXXX. Consumen
1,8 veces mas pot5encia que los TTL estándar pero son 4
veces mas rápidos.
La serie 74LS (TTL Schottky de baja potencia),
comprende los dispositivos designados como 74LSXX y
74LSXXX. Consumen 5 veces menos potencia que los
dispositivos TTL estándares y son igual de rápidos.
La serie 74ALS (TTL Schottky avanzada de baja
potencia), comprende los dispositivos designados como
74ALSXX y 74ALSXXX. Consumen la mitad de la potencia
requerida por los dispositivos LS equivalentes y son el doble
de rápidos.
La serie 74AS (TTL Schottky avanzada), comprende los
dispositivos designados como 74ASXX y 74ASXXX.
Proporcionan los mas cortos tiempos de propagación que el
estado actual de la tecnología bipolar puede ofrecer y su
consumo es intermedio entre TTL estándar y LS.
La serie 74C ( CMOS equivalente a TTL), comprende
los dispositivos designados como 74CXX y 74CXXX. Son pin
por pin y función por función equivalentes a los dispositivos
TTL correspondientes (especialmente los de la serie 74L).
Conservan todas las características comunes a los
dispositivos CMOS.
La serie 74HC ( CMOS de alta velocidad), comprende
los dispositivos designados como 74 HCXX y 74HCXXX.
Ofrece velocidades de operación comparables a los de la
serie 74LS y superiores a los de la 74C.
La serie 74HCT ( CMOS de alta velocidad con entradas
TTL), comprende los dispositivos designados como 74HCTXX
y 74HCTXXX. Poseen las mismas características de los
dispositivos HC, excepto que sus entradas son compatibles
con los niveles lógicos de TTL. Los dispositivos HCT
constituyen la mejor alternativa para convertir sistemas
basados en lógica TTL a lógica CMOS.
La serie 74H ( TTL de alta velocidad), comprende los
dispositivos designados como 74HXX y 74HXXX. Consumen
2,5 veces mas potencia que los dispositivos TTL estándares
pero son 2 veces mas rápidos.
La serie 74F (TTL de alta velocidad Schottky
avanzada): familia de la TTL de las más rápidas pero de
consumo de potencia considerado.

5. Que son compuertas de colector abierto y sus


aplicaciones.
aplicaciones
Eliminando los componentes R4 , Q3 y D1 como se
muestra en la figura se proporciona una compuerta TTL
NAND con salida de colector abierto. En el estado bajo de
salida, Q4 esta encendido ( tiene corriente de base ) y en
el estado alto esta apagado (en esencia un circuito
abierto). La salida de colector abierto permite una conexión
alambrada OR ó AND de la salida.
Se utiliza para permitir la operación de la AND

alambrada.

6. Que son compuertas de tercer estado. (TREE- STATE)


Utiliza la operación de alta velocidad de la
configuración tipo tótem. Se le denomina TTL de tres
estados porque permite que haya tres posibles estados de
salida: alta , bajo y de alta impedancia (alta Z). El estado
de alta-Z es una condición en la que ambos transistores de
la configuración tipo tótem se apagan de manera que la
terminal de salida sea una impedancia alta conectada a
tierra y a Vcc.

7. Investigue en el manual del fabricante las


características eléctricas de las compuertas 7400 y
4011.

7400:
 Vcc entre  VOH =
 IOH =  VOL =
 IOL =  IIL =
 IIH=
 Icc
 VIH =VIL

ACTIVIDADES DE LABORATORIO

PARTE I.

Utilizando siempre la misma compuerta (7400), monte el


circuito para cada uno de los siguientes experimentos y realice lo
indicado:

A.- CARACTERISTICA DE TRANSFERENC)A (Vo vs V1).

Coloque el osciloscopio en modo X-Y. Coloque ambos


canales en GND. Con el control de posición lleve el punto luminoso
a la esquina inferior izquierda de la cuadricula. Esa será su
referencia (0,0). Coloque entonces, ambos canales DC. Dibuje en

papel cuadriculado la curva observada en la pantalla. Tome nota


de los valores de VIH , VOH, VIL y VOL .
Cuyos resultados fueron los siguientes:
Vo
CH1
CH2

VIH =
VOH =
VIL =
VOL =

Vi

B.-CORRIENTE DE ENTRADA vs VOLTAJE DE ENTRADA.

Cuya tabla de valores es:

V
Ma

C.- CORRIENTE DE SALIDA vs. VOLTAJE DE SALIDA


Cuya tabla de valores es:

-. Estado Logico 0

Io(mA)
Vo(V)

-. Estado Lógico 1

Io(mA)
Vo(V)

D.- CORRIENTES DE ENTRADA. _

Mida las corrientes indicadas en cada una de las figuras.


Utilice la escala apropiada en cada caso. Consulte las
características que Ud. investigó.

Que diferencia, en valor, existe entre:

a.- I1 e I3
b.- I2 e I4
Que implicaciones tienen estas corrientes en el FAN-OUT cuando
las entradas están conectadas como se muestra en la fig. 1-4.

Resultados:

E.- ENTRADAS SIN CONEXION.

0BSERVACIONES:

a.- Observe en el osciloscopio la salida a la compuerta en los


siguientes casos:

- SW ABIERTO: Va=Vcc;
Va=OV.
- SW CERRADO: Va=Vcc;
Va=OV.

b.- Repita la experiencia con un 4011.

Resultados:
- Para la compuerta 7400

Sw Abierto Va=Vcc Vo=


Vcc=5 V. Va=0 Vo=
Sw Cerrado Va=Vcc Vo=
Va=0 Vo=

-Para la compuerta 4011

Sw Abierto Va=Vcc Vo=


Vcc=5 V. Va=0 Vo=
Sw Cerrado Va=Vcc Vo=
Va=0 Vo=

COMPUERTAS DE COLECTOR ABIERTO

Monte el siguiente circuito:

a.- Coloque el potenciometro en máxima resistencia.

b.- Observe la salida A en el osciloscopio.

c.- Varíe lentamente el potenciometro.

Resultados:

La salida del circuito se obtuvo la siguiente gráfica:

Salida A
Volt/Div =
Time/Div =
Resistencia del
Potenciometro
PARTE II.

Utilizando siempre la misma compuerta (4011), monte el


circuito para cada uno los siguientes experimentos y realice lo
indicado:

A.- CARACTERISTlCAS-DE TRANSFERENCIA (Vo vs Vi).

Coloque el sciloscopio en modo X-Y. Coloque ambos canales


en GND. Con el control de posición lleve el punto luminoso a la
esquina inferior izquierda de la cuadricula. Esta será su referencia
(0,0). Coloque entonces, ambos canales en DC. Dibuje en papel

cuadriculado la curva observada en la pantalla y tome nota de los


valores de VIH , VOH, VIL y VOL en cada uno de los siguientes casos:
A.1.- VDD = 5V; VIP= 5V; VA= 5V

CH1 Volt/Div = 2V
CH2 Volt/Div = 1V

Vo

Vi
A.2.- VDD = 5V; VIP = 5V; VA = VIP

CH1 Volt/Div = 2V
CH2 Volt/Div = 1V

Vo

Vi

A.3.- VDD = 10V; VIP = 10V; VA = 10V

CH1 Volt/Div = 5 V
CH2 Volt/Div = 2 V
Vo

Vi
A.4.- VDD = 10V; VIP = 10V; VA = VIP

CH1 Volt/Div = 5 V
CH2 Volt/Div = 2 V
Vo

Vi

B.- CORRIENTE DE ALIMENTACION.

fi(Hz) 100 1K 50K 100K 500K 1M


Idd(A)

Preguntas:

1.) ¿Cuál es la ganancia de tensión (Vo/Vi) de la compuerta TTL


en la región de máxima ganancia

 G=Vo/Vi =>

Para Alto:
G=
Para bajo:
G=

VIH =
VOH =
VIL =
VOL =
2.) ¿Cuál es la impedancia de entrada de la compuerta cuando
vi=0.4 V y cuando Vi=2.0V?.

Z=Vi/Ii

Cálculos Teóricos:

Nivel Bajo: Ii=

Z= => Z=

Nivel Alto: Ii=20A.

Z=
Calculos Prácticos:

Nivel Bajo:

Z=

Nivel Alto:

Z=

3.) ¿Cuál seria el voltaje de salida de la compuerta si no existe


conexión en su entrada (Ii=0)? ¿Seria recomendable usar esto (no
conexión a la entrada) como nivel lógico constante? Explique.

4.) Usando sus resultados calcule el “ FAN-OUT” máximo para


los estados lógicos cero(0) y uno(1). Suponga un voltaje máximo
de entrada de 0.4 v para el cero lógico y 2.0 V mínimo para el uno
lógico, esto para mantener 0.4 V de margen de ruido.

Nivel bajo:

F.O.=
Nivel Alto:

F.O.=

F.O.=23

5.) ¿Por qué cree usted que el fabricante especifica un FAN-OUT


de 10 como máximo para la familia TTL standard?

Estado Bajo:
Estado Alto:
R=0.4/0.1

Teórico:
R=

Practico:
R=

6.) La resistencia R en el circuito de la figura 1-10 tiene el


propósito un uno(1) lógico cuando el interruptor (SW) se abre.
Calcule el valor de R asumiendo 2,4 V como el voltaje mínimo de
entrada en estadio lógico uno (1).

Calcular R con Vi=0.237V

R=

Teórico:

R=

Practico:

R=

7.) Explique como interconectar compuertas de diferentes


familias:

a.- TTL manejado CMOS


Estado alto:

Estado bajo:
Para CMOS de alto voltaje

b.- CMOS manejado TTL

You might also like