Professional Documents
Culture Documents
INTEGRANTES:
OBJETIVOS:
ASPECTOS TEORICOS:
1. Definir:
a) Nivel lógico: es importante definir claramente el nivel de
voltaje (o corriente) considerando como bajo (0) ó alto (1).
El fabricante especifica valores típicos en la salida ó entrada
de una compuerta, estos niveles lógicos son:
VIH – voltaje de entrada de nivel alto: nivel de voltaje que se
requiere para un (1) lógico en una entrada
VIL – voltaje de entrada de nivel bajo: nivel de voltaje que
se necesita para un (0) lógico en una entrada.
VOH – voltaje de salida de nivel alto: nivel de voltaje en la
salida de un circuito lógico en el estado (1) lógico.
VOL – voltaje de salida de nivel bajo: nivel de voltaje en la
salida de un circuito lógico en el estado (0) lógico.
IIH – corriente de entrada de nivel alto: corriente que fluye
en la entrada cuando se aplica un voltaje de nivel alto a ésta
.
IIL – corriente de entrada de nivel bajo: corriente que fluye
en una entrada cuando se aplica un voltaje de nivel bajo a
ésta.
IOH – corriente de salida de nivel alto: corriente que fluye
desde una salida en el estado 1 lógico en condiciones de
cargas.
IOL – corriente de salida de nivel bajo: corriente que fluye a
partir de una salida en el estado 0 lógico en condiciones de
carga.
b) Margen de ruido: es el monto máximo de variación de
voltaje que se puede permitir a su nivel lógico bajo o alto.
También se refiere a la capacidad del circuito para tolerar
voltajes ruidosos en sus entradas.
c) Tiempo de propagación: es el tiempo que toma un
cambio lógico en la entrada en propagarse a través del
dispositivo y producir un cambio lógico en la salida. La señal
experimenta un retardo al recorrer el dispositivo. Los dos
tiempos de propagación se define como:
tPLH= tiempo de retardo al pasar del estado lógico (0) al (1)
tPHL= tiempo de retardo al pasar del estado (1) lógico al (0)
d) Fan-in: mide el efecto de carga que presenta una entrada a
una salida. Requisitos de entrada de una compuerta. Se
refiere al numero de entradas que puede aceptar una sola
compuerta.
e) Fan-out: mide la capacidad de una salida de manejar una o
mas entradas. El factor de carga de salida se define como el
numero máximo de entradas lógicas estándar que una salida
puede manejar confiablemente, si su salida debe
conservarse por arriba de VIH cuando esta alta y por debajo
de VIL cuando es baja.
TTL:
Alta velocidad de operación. Pueden trabajar a
frecuencias de 18 a 20 MHz y en algunos casos hasta 80
MHz.
Alta disipación de potencia ( es una desventaja asociada
con la alta velocidad de operación). Disipan, típicamente,
de 1 a 25mW.
Tensión de alimentación nominal de +5v. los circuitos
TTL, en general, pueden operar con tensiones de CC
entre 4,75 y 4,25.
Niveles de voltaje de 0 a 0,8v para el estado bajo y de
2,4 a 5v parar el estado alto.
Cada entrada de un circuito TTL estándar se comporta
como una fuente de corriente capaz de suministrar 1,8
mA. A este valor de corriente se le asigna un fan-in de 1.
Cada salida de un circuito TTL estándar se comporta
como un disipador de corriente capaz de aceptar hasta
18mA por tanto el fan-out de una salida TTL estándar es
10.
alambrada.
7400:
Vcc entre VOH =
IOH = VOL =
IOL = IIL =
IIH=
Icc
VIH =VIL
ACTIVIDADES DE LABORATORIO
PARTE I.
VIH =
VOH =
VIL =
VOL =
Vi
V
Ma
-. Estado Logico 0
Io(mA)
Vo(V)
-. Estado Lógico 1
Io(mA)
Vo(V)
a.- I1 e I3
b.- I2 e I4
Que implicaciones tienen estas corrientes en el FAN-OUT cuando
las entradas están conectadas como se muestra en la fig. 1-4.
Resultados:
0BSERVACIONES:
- SW ABIERTO: Va=Vcc;
Va=OV.
- SW CERRADO: Va=Vcc;
Va=OV.
Resultados:
- Para la compuerta 7400
Resultados:
Salida A
Volt/Div =
Time/Div =
Resistencia del
Potenciometro
PARTE II.
CH1 Volt/Div = 2V
CH2 Volt/Div = 1V
Vo
Vi
A.2.- VDD = 5V; VIP = 5V; VA = VIP
CH1 Volt/Div = 2V
CH2 Volt/Div = 1V
Vo
Vi
CH1 Volt/Div = 5 V
CH2 Volt/Div = 2 V
Vo
Vi
A.4.- VDD = 10V; VIP = 10V; VA = VIP
CH1 Volt/Div = 5 V
CH2 Volt/Div = 2 V
Vo
Vi
Preguntas:
G=Vo/Vi =>
Para Alto:
G=
Para bajo:
G=
VIH =
VOH =
VIL =
VOL =
2.) ¿Cuál es la impedancia de entrada de la compuerta cuando
vi=0.4 V y cuando Vi=2.0V?.
Z=Vi/Ii
Cálculos Teóricos:
Z= => Z=
Z=
Calculos Prácticos:
Nivel Bajo:
Z=
Nivel Alto:
Z=
Nivel bajo:
F.O.=
Nivel Alto:
F.O.=
F.O.=23
Estado Bajo:
Estado Alto:
R=0.4/0.1
Teórico:
R=
Practico:
R=
R=
Teórico:
R=
Practico:
R=
Estado bajo:
Para CMOS de alto voltaje