Professional Documents
Culture Documents
electrónica
El número máximo de estados por los que pasa un contador se denomina módulo
del contador. Este número viene determinado por la expresión 2^n donde n indica
el número de bits del contador. Ejemplo, un contador de módulo 4 pasa por 4
estados, y contaría del 0 al 3. Si necesitamos un contador con un módulo distinto
de 2^n, lo que haremos es añadir un circuito combinacional.
Actividad
1.1 Materiales
‐ Ci 74ls73 Flip-Flop
‐ Ci 74hc08 Compuerta AND
‐ Ci 74ls47 Decodificador display
‐ 7 resistencias de 220 ohm
‐ Display de 7 segmentos cátodo
‐ Cables de conexión
‐ Placa de pruebas (protoboard)
‐ Osciloscopio
‐ Sonda para osciloscopio
‐ Entrenador digital
1.2 Implementación
Una puerta lógica, o compuerta lógica, es un dispositivo electrónico con una función
booleana. Suman, multiplican, niegan o afirman, incluyen o excluyen según sus
propiedades lógicas. Se pueden aplicar a tecnología electrónica, eléctrica, mecánica,
hidráulica y neumática. Son circuitos de conmutación integrados en un chip.
74ls73
El SN74LS73AN es un Flip-flop J-K dual con tecnología LS con clear y dos flip-flops J-K
independientes con J-K individual, reloj y entradas directas de clear. El LS73A contiene
dos flip-flops inegative-edge-triggered flip-flops negativos. Las entradas J y K deben ser
estables en el tiempo de configuración antes de la transición de reloj alto a bajo para una
operación predecible. Cuando el clear es bajo, anula el reloj y las entradas de datos
fuerzan la salida Q baja y la salida Q \ alta.
74hc08
74ls47
Hasta ahora los contadores nos permitirán visualizar números binarios con LEDs, los
displays de 7 segmentos nos permitirán visualizar el dato en sistema decimal, para esto
usaremos como un intermediario al circuito integrado 74LS47, el cuál es un decodificador
para poder visualizar el dato binario en el display de 7 segmentos
1.4
Armar un contador síncrono ascendente de 4 bit, truncar el coteo de 0 a 9 y conecta
un display de 7 segmentos.
En este circuito podemos ver un contador síncrono con flip flip jk. Cada vez que se produce
un flanco de bajado en la señal, esta produce un cambio en el clock del primer flip flop jk
y que a su vez su salida está conectada al clock del flip flop número dos y así
sucesivamente, provocando cambios de estado.
En cada flip flop vamos a puentear sus entradas j y k y conectaremos a vcc y cada salida
de los flip flopv (salida Q) se conectarán al decodificador 7447.
Nosotros queremos que nuestro contador sea de 0 a 9 y es por eso que realizaremos un
truncado para que nuestro contador no llegue a 15. El truncado lo haremos con una
compuerta nand donde sus entradas las conectaremos a las entradas B y D del
decodificador. Se conectarán ahí ya que esas dos entradas forman el número 10 en
binario, por tanto, cuando la pata del decodificador les llegue un pulso, a su vez le llegará
un pulso a cada una de las patas de la compuerta nand y su salida estará conectada a
cada uno delos reset de los flip – flop jk reseteándolos y haciendo que vuela el circuito
contador a contar desde cero.
Conclusión