You are on page 1of 12

CURSO: ANÁLISIS Y DISEÑO DE CIRCUITOS DIGITALES

TEMA: COMPUERTAS LÓGICAS

DOCENTE: ING. JULIEN NOEL

ALUMNOS:

Carrasco Mendoza, Martín 20082511I

Giraldo Castillo, Oscar 20084514E

Valentin Soria, Arturo Bruce 20084513I

2010
UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERIA MECANICA ING. JULIEN NOEL
Área Académica de Ingeniería Aplicada

LABORATORIO 1- ANÁLISIS Y DISEÑO DE CIRCUITOS DIGITALES

Tema: Estudio de las compuertas lógicas digitales mediante los circuitos integrados de tipo TTL.

Objetivo: Proporcionar al alumno los modelos de circuitos integrados (CI) que contienen las compuertas
lógicas básicas y comprobar sus tablas características de cada uno de ellos.
– Compuertas lógicas de tipo AND, NAND
– Compuertas lógicas de tipo OR, NOR
– Compuertas lógicas de tipo OR Exclusivo, NOR Exclusivo
– Inversores lógicos
– Circuitos Integrados tipo Open-Collector
– Circuitos Integrados Tri-State
– Retardos de propagación.

Equipos y Materiales: Osciloscopio, multímetro, calves de conexión, modulo digital, protoboard, kit de
componentes TTL.

Procedimiento:
1 Implementar y simular en Proteus o CircuitMaker las siguientes compuertas TTL.
a. Variar las entradas A y B de acuerdo a las combinaciones de la tabla correspondiente
b. Anotar el voltaje de salida que se observa
2 Implementar en el Modulo Digital y
Simular los circuitos que se indican a A B Simulación Experimental Binario
continuación. 0 0 0 0 (0.4 v)
0 1 0 0 (0.4 v)
1 0 0 0 (0.4 v)
1 1 1 1 (4.8 v)
A
0V 74LS08 NO DATA
B DC V
0V

A B Simulación Experimental Binario


0 0 1 1 (4.8 v)
0 1 1 1 (4.8 v)
A 1 0 1 1 (4.8 v)
5V 74LS00 NO DATA
B DC V 1 1 0 0 (0.4 v)
5V

A B Simulación Experimental Binario


0 0 0 0 (0.4 v)
0 1 1 1 (4.8 v)
A 1 0 1 1 (4.8 v)
5V 74LS32 NO DATA 1 1 1 1 (4.8 v)
B DC V
5V
UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERIA MECANICA ING. JULIEN NOEL
Área Académica de Ingeniería Aplicada

A NO DATA A Simulación Experimental Binario


U7A
0V DC V 0 1 1 (4.8 v)
1 0 0 (0.4 v)

A B Simulación Experimental Binario


A
5V 74LS02 NO DATA 0 0 1 1 (4.8 v)
B DC V
5V 0 1 0 0 (0.4 v)
1 0 0 0 (0.4 v)
1 1 0 0 (0.4 v)

A B Simulación Experimental Binario


0 0 0 0 (0.4 v)
0 1 1 1 (4.8 v)
A
1 0 1 1 (4.8 v)
B
5V 74LS86 NO DATA 1 1 0 0 (0.4 v)
DC V
5V

A B Simulación Experimental Binario


0 0 1 1 (4.8 v)
0 1 0 0 (0.4 v)
1 0 0 0 (0.4 v)
A
5V 4077 NO DATA 1 1 1 1 (4.8 v)
B DC V
5V

Cuestionario

1. Constituir una tabla e indicar las diferencias que existen entre las familias TTL y CMOS.
Grafique los niveles de tensión entre los TTL y CMOS.

Especificando primero sobre las siglas de estas dos familias lógicas se tiene que:

✔ La familia TTL: Lógicas de transistores (Transistor-transistor logic)


✔ La familia CMOS: Semiconductor de oxido de metal complementario (Complementary metal-
oxide semiconductor)

A continuación mostraremos una tabla comparativa entre las principales diferencias de las familias TTL y
CMOS:

FAMILIA TTL FAMILIA CMOS


Para su fabricación se utilizan transistores bipolares Para su fabricación se utilizan transistores MOSFET
UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERIA MECANICA ING. JULIEN NOEL
Área Académica de Ingeniería Aplicada

Requieren de una mayor área en el Son más compactos, requieren de menos espacio en
el CI
CI
Mayor consumo de potencia Menor consumo de potencia
Mayor velocidad de operación La velocidad de operación es mucho menor
Más sensibles al ruido Tienen una mayor inmunidad al ruido
Menor rango de voltaje Mayor rango de voltaje
Menor factor de carga Mayor factor de carga
Requieren más elaboración Más sencillos de diseñar

NIVELES DE VOLTAJE DE LA FAMILIA TTL COMÚN

VOH(mín) = 2.4 V
VOL(máx) = 0.4 V
VIH (min) = 2.0 V
VIL(máx) = 0.8 V

NIVELES DE VOLTAJE DE LA FAMILIA CMOS

VOH(mín) = VDD
VOL(máx) = 0 V
VIH (min) = 70% VDD
VIL(máx) = 30% VDD

Donde VDD es el voltaje al que trabaja el CMOS.

Fig. Gráfica de voltajes TTL vs CMOS con un voltaje VDD = 5 V.

1. Indique las características de los integrados de la familia 74XX.

Existen muchas familias de CI lógicos enumerados de la forma 74xx00 (las letras xx en el centro
indicando el tipo de circuito), por ejemplo 74LS00 y 74HC00. La familia original (ahora obsoleta) no
tenía letras, por ejemplo 7400.
UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERIA MECANICA ING. JULIEN NOEL
Área Académica de Ingeniería Aplicada

La familia 74LS(Low power Schottky), al igual que la original, emplea circuitos TTL que son rápidos
pero requieren más energía que las familias posteriores. La serie 74 sigue siendo llamada “serie TTL” a
pesar de que en la actualidad ya no usan dicha tecnología.

La familia 74HC tiene circuitos CMOS de alta velocidad, combinando la velocidad TTL con el bajo
consumo de energía de la serie 4000. Son chips CMOS con la misma disposición de pines que la serie
74LS. Tenga en cuenta que las entradasde 74HC no puede ser fiables por las salidasde 74LS porque el
rango de voltaje utilizados no son muy compatibles, en su lugar es mejor usar 74HCT.

La familia 74HCT es una versión especial de la 74HC con la 74LS, entradas TTL compatibles con la
74HCT,de modo que puede ser mezcladacon seguridad con la serie 74LS en el mismo sistema. De hecho
74HCT se pueden utilizar como sustitutos de bajo consumo directo de los circuitos 74LS en la mayoría de
circuitos. La desventaja de menor importancia de 74HCT es una baja inmunidad al ruido, pero esto es
poco probable que sea un problema en la mayoría de las situaciones.Listen

Read phonetically

Los circuitos CMOS utilizados en las series 74HC y 74HCT significan que son sensibles electrostáticos.
Es decir, tocar un alfiler mientras está cargado de electricidad estática (de su ropa, por ejemplo) puede
dañar el CI. De hecho la mayoría de los circuitos que se utilizan habitualmente son muy tolerantes, y
dando puesta a tierra las manos tocando una tubería de agua de metal o marco de la ventana antes de
manipularlos será suficiente. Es recomendable dejar en su embalaje protector al circuito integrado hasta
que esté listo para usarlo.
2. Explique cómo se realiza la numeración de los pines de un circuito integrado. ¿Todos los CI
tienen la misma configuración de sus pines de entrada?

El primer paso es ubicar la muesca, o marca ubicada en la resina del CI. Luego la enumeración de cada
pin es sencilla, simplemente debemos ubicar al CI frente a nosotros, y ubicar al pin 1, que generalmente
se ubicará al lado izquierdo, o en todo caso existirá un pequeño orificio que nos indicará que este lo es. A
continuación debemos de enumerar los pines en forma ascendente en forma de “U”.

Muesca
Pin1
UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERIA MECANICA ING. JULIEN NOEL
Área Académica de Ingeniería Aplicada

Obviamente no todos los pines de entrada de los CI tienen la misma configuración, esto depende del tipo
de fabricante, es por ello siempre al momento de implementar algún circuito tenemos que cerciorarnos de
esta disposición haciendo uso del datasheet.

3. A qué se refiere el término OPEN COLLECTOR. ¿Por qué se usa?

Un colector abierto es un tipo de salida en muchos circuitos integrados (IC). En lugar de producir una
señal de un voltaje o corriente específica, la señal de salida se aplica a la base de un transistor NPN, cuyo
interior se exterioriza colector (abierto) en un pin del CI. El emisor del transistor está conectado
internamente a tierra. Si el dispositivo de salida es un MOSFET de la salida se llama open drain y
funciona de manera similar.

Salida Open
Collector de un CI.

En la imagen superior, la base del transistor tiene la etiqueta "IC Output". Se trata de una producción
interna de la lógica interna IC del transistor. Desde el punto de vista del transistor, esta es la entrada que
controla el encendido del transistor. La salida externa es el colector del transistor, y el transistor actúa
como interfaz entre la lógica interna del CI y las partes externas del CI.

La salida actúa fundamentalmente como un circuito abierto (sin conexión con nada) o una conexión a
tierra. La salida por lo general tiene una resistencia pull-up externa, lo que eleva la tensión de salida
cuando el transistor está apagado. Cuando un transistor conectado a esta resistencia se encuentra activada,
la salida se ve obligado a cerca de 0 voltios.

Resistencia pull-up

¿Por qué se usa?

Una característica útil es que la resistencia de pull-up no necesita ser conectada a una tensión similar a la
de alimentación del CI (Vcc), una tensión inferior o superior se puede utilizar en su lugar. Circuitos de
colector abierto, por lo tanto a veces se utiliza para interconectar las diferentes familias de dispositivos
que tienen diferentes niveles de voltaje de operación lógica o para controlar circuitos externos que
requiere un nivel de tensión más alto (por ejemplo, un relé de 12 V).
UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERIA MECANICA ING. JULIEN NOEL
Área Académica de Ingeniería Aplicada

Simulación

Un problema con los dispositivos de colector abierto es el consumo de energía, ya que tienden a exigir
altas corrientes (mínimas) para su correcto funcionamiento. Incluso en el estado "off", a menudo tienen
alguna corriente de fuga.

4. ¿Qué es un CI tipo TRI-STATE? ¿Cómo trabaja?


Compuertas lógicas con salidas tri-state o 3-state permiten la generación de valores de 0, 1 o Z. Una
salida Z puede ser considerada como una salida desconectada del resto del circuito, pues se presenta en un
estado de alta impedancia.
Cuando se necesita conectar las salidas de los dispositivos a un mismo punto, se presenta un grave
problema: debido a la configuración de salida de estos circuitos por las corrientes que se manejan en cada
caso (entrando y saliendo en el caso de TTL) existen sobrecorrientes que dañan las etapas de salida.
La solución plantea un tercer estado o estado "alta impedancia". En este estado el dispositivo se comporta
como si no estuviera conectado físicamente al sistema, lo cual puede asimilarse como un switch a la
salida de una compuerta convencional y con el switch manejado por una señal de control externa. El
símbolo y la tabla de verdad de funcionamiento para un buffer tri-state se muestran en la figura.

Entr Con Sal


ada trol ida
0 0 Z
1 0 Z
0 1 0
UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERIA MECANICA ING. JULIEN NOEL
Área Académica de Ingeniería Aplicada

1 1 1
Ello permite realizar conexiones tipo BUS, donde varios elementos se encuentran alambrados al mismo
punto pero debido a la característica de los decodificadores se habilita uno y solo uno de ellos mientras
los demás permanecen en estado de alta impedancia.
5. Dibuje las características de un diodo LED.

Compuestos empleados en la construcción de Leds


Long. de
Compuesto Color onda
Arseniuro de galio (GaAs) Infrarrojo 940 nm
Arseniuro de galio y aluminio (AlGaAs) Rojo e infrarrojo 890 nm
Arseniuro fosfuro de galio (GaAsP) Rojo, anaranjado y amarillo 630 nm
Fosfuro de galio (GaP) Verde 555 nm
Nitruro de galio (GaN) Verde 525 nm
Seleniuro de zinc (ZnSe) Azul
Nitruro de galio e indio (InGaN) Azul 450 nm
Carburo de silicio (SiC) Azul 480 nm
Diamante (C) Ultravioleta
Silicio (Si) En desarrollo
UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERIA MECANICA ING. JULIEN NOEL
Área Académica de Ingeniería Aplicada

6. A que se denomina zona de incertidumbre en los TTL.

Los TTL tienen unas zona umbral y una zona intermedia llamada zona de incertidumbre, por ejemplo, de
0.7V a 4.2V no se sabe a ciencia cierta a que estado va a cambiar, esto hace que la tecnología TTL tenga
una inmunidad al ruido mucho mayor a la tecnología CMOS, en general, el CMOS es mucho más
sensible, debido a que esa zona de incertidumbre es mucho menor, provocando que sea una tecnología
más rápida.

CONCLUSIONES

• Los parámetros que hay que tener en cuenta a la hora de seleccionar un circuito integrado sea
TTL o CMOS, son la rapidez de funcionamiento, inmunidad al ruido, umbral, etc. Debemos
implementar un circuito con integrados CMOS cuando se trabaje con una alta frecuencia, pero si
la frecuencia no es muy alta y existe mucho ruido lo más conveniente es usar circuitos integrados
TTL para disminuir el ruido.
• La tensión de alimentación de los circuitos TTL se halla comprendida entre los 4,75v y los 5,25V,
es un intervalo muy estrecho del que debemos ser cuidadosos ya que una sobretensión puede
terminar por quemar el CI.
• Tener cuidado al momento de manipular circuitos CMOS, ya que la electrostática puede alterar su
comportamiento.
• No es recomendable usar CI de las series 74LSXX y 74HCXX juntos, ya que los rangos de
funcionamiento son diferentes.
• Con respecto a las diferencias entre la familia de TTL y CMOS, se puede decir en conclusión que
los TTL son diseñados para trabajar en un alta velocidad, pero con un consumo mayor de
potencia; en cambio los CMOS son diseñados para trabajar con un consumo de potencia menor.
• Se debe tener en cuenta cuando estamos realizando la experiencia en el laboratorio, que los TTL
son más sensibles al ruido, por esta razón se debe tener cuidado no exponerlos a altos niveles de
ruido mayores a 1V.
UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERIA MECANICA ING. JULIEN NOEL
Área Académica de Ingeniería Aplicada

INFORME PREVIO EL PRÓXIMO LABORATORIO

Tema: Reducción de funciones mediante el álgebra de Boole

1. Expresar las siguientes funciones en suma de términos mínimos y en productos de términos


máximos.
a) FA,B,C,D=D'A+C+B'+B'D
b) FA,B,C,D=A+DA+B'A+C'+D
c) FA,B,C=A+B'+D'B'+C'+D
d) FX,Y,Z=XY'Z+X'Y'Z(Y'Z+X)

1. Dada la función F=XY'+XY'Z+YZ'


a) Expresarla solo con compuertas NOR
b) Expresarla solo con compuertas NAND

Desarrollo De Los Problemas

1. Simplificación de las funciones:

a) FA,B,C,D=D'A+C+B'+B'D

F=AD'+CD'+B'D'+B'D

✔ AD'= AD'B+B'C+C'=ABCD'+ AB'CD'+ ABC'D'+ AB'C'D'


✔ CD'= CD'A+A'B+B'=ABCD'+ AB'CD'+ A'BCD'+ A'B'CD'
✔ B'D'= B'D'A+A'C+C'=AB'CD'+ AB'C'D'+ A'B'CD'+ A'B'C'D'
✔ B'D= B'DA+A'C+C'=AB'CD+ AB'C'D+ A'B'CD+ A'B'C'D
UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERIA MECANICA ING. JULIEN NOEL
Área Académica de Ingeniería Aplicada

Sumando y simplificando las expresiones se tiene:

F=ABCD'+AB'CD'+ ABC'D'+ AB'C'D'+ A'BCD'+ A'B'CD'+ AB'CD+ AB'C'D+


A'B'CD+ A'B'C'D+ A'B'C'D'

F= m0+ m1+ m2+ m3+ m6+ m8+ m9+ m10+ m11+ m12+ m14
F= (0, 1, 2, 3, 6, 8, 9, 10, 11, 12, 14)

b) FA,B,C,D=A+DA+B'A+C'+D

F=A'D'A+B'A'CD'

F=A'B'CD'= m2

c) FA,B,C=A+B'+D'B'+C'+D

F=A+B'+ D'BCD'
F=ABCD'+ B'BCD'0+ BCD'
F=ABCD'+ BCD'A+A'
F=ABCD'+ A'BCD'
F= m14+ m6
F= (6, 14)

d) FX,Y,Z=XY'Z+X'Y'Z(Y'Z+X)

F=XY'Z+XY'ZXY'Z+X'Y'Z
F=XY'Z+X'Y'Z
F= m5+ m1
F= (1, 5)

1. La siguiente función en puertas NOR Y NAND:

a) Sólo con compuertas NOR:

F=XY'+XY'Z+YZ'
F=XY'+ X'+ Y+Z'+ YZ'
F=X'+ Y'+ Y+Z'
F=X'+ Z'
UNIVERSIDAD NACIONAL DE INGENIERIA
FACULTAD DE INGENIERIA MECANICA ING. JULIEN NOEL
Área Académica de Ingeniería Aplicada

b) Sólo con compuertas NAND:

F=X'+ Z'
F=XZ