La sección de RF es responsable de la recepción de la señal en la frecuencia de
envío. La recepción de la señal se capta a través de la conexión del Front End con la antena mediante circuitos electrónicos especializados para garantizar la óptima transferencia. A continuación, la señal se amplifica y mediante un mezclador se convierte a la frecuencia intermedia a la que queremos procesar., teniendo en cuenta, en algunas aplicaciones no es necesario convertir la señal a una frecuencia intermedia y la señal de radiofrecuencia se muestrea directamente mediante el convertidor analógico a digital (después de la amplificación). En la sección de FI encontramos las conversiones de analógico a digital. También contiene el filtraje, demodulación y cualquier otro proceso de la señal que sea necesario. La señal recibida del Front End entra en el conversor A/D donde se digitaliza y pasa al DDC el cual lo procesa y lo demodula para proporcionar la señal al procesador base. En el caso que se desee extraer la señal audio después de transformar la señal en analógica se pasa al circuito correspondiente Finalmente encontramos la sección de banda base donde hay el procesador encargado de extraer la información deseada, hay que destacar que podrá extraer varias señales que estén contenidas dentro del espectro recibido permitiendo la recepción simultánea de varios modos. y en el caso de querer transmitir la información a otra aplicación se hace a través de un puerto de comunicación de datos. Arquitectura de un receptor de SDR: Un receptor de SDR ideal o Radio Software (RS), debería estar definido y ser configurable únicamente mediante software y los únicos componentes hardware que debería tener son: una antena multibanda, convertidores analógico digital de alta velocidad y resolución, y procesadores digitales de señal.
Fig. 1 Diagrama de bloques de un receptor de Radio Software
Sin embargo, debido a una serie de factores, entre los que conviene destacar los siguientes: La baja potencia de las señales de RF recibidas. Con señales muy débiles, la relación señal-ruido (en inglés Signal to Noise Ratio (SNR)) del ADC fija la sensibilidad del receptor. La existencia de interferencias. Conviene filtrar la señal antes de su entrada en el ADC para evitar el aliasing. Las limitaciones de las tasas de muestreo de los convertidores analógico digital (cientos de MHz). La tasa de muestreo fija el ancho de banda del receptor. Las limitaciones de la capacidad de transmisión de datos de los interfaces de comunicación entre componentes de los procesadores de propósito general (PCI: 133-533 MB/s o SATA: 150-600 MB/s) o entre los periféricos. La capacidad o potencia de procesado (número de millones de instrucciones por segundo o MIPS (del inglés millions of instructions per second)) de los procesadores de propósito general. Es necesario incorporar al esquema del receptor de Radio Software algunos componentes hardware extras, como por ejemplo filtros y amplificadores de RF, convertidores de frecuencia, FPGAs, etc.
Fig. 2 Diagrama de bloques de un receptor de SDR real
La figura 2, muestra la estructura de un receptor de SDR real, en la que se pueden
diferenciar tres bloques o secciones: La sección de RF, también denominada cabecera de RF (en inglés RF Front- end), es la encargada de captar la señal de radio a través de la antena y adaptarla a las características de entrada del convertidor analógico digital de la siguiente sección, filtrándola para eliminar las señales indeseadas, amplificándola (de microvoltios a voltios) y desplazándola en frecuencia. Es la sección donde tiene lugar el procesado analógico de la señal. La conversión en frecuencia que tiene lugar en esta sección, consiste en desplazar el centro de un margen de frecuencias a otro, generalmente menor y cuya frecuencia central se denomina Frecuencia Intermedia (IF).
La sección de banda base se encarga de digitalizar la señal de IF mediante
un convertidor analógico digital, de trasladarla a banda base mediante un módulo DDC (del inglés Digital Down Converter) y de disminuir (diezmar) su tasa de muestreo para adaptarla a la capacidad de transmisión de datos del bus que comunica con la siguiente sección, la sección de procesado. Los bloques de procesamiento especializado (p.ej: la FPGA ) se utilizan para mejorar la eficiencia de procesamiento en la capa física y también disminuir la carga de procesado al ordenador personal. Las operaciones que se realizan en esta sección, es decir, la digitalización, la conversión en frecuencia y el diezmado de la señal, se realizan a alta velocidad, la cual, viene determinada por la frecuencia de muestreo del convertidor analógico digital.
En la sección de procesado, la señal digital en banda base se procesa a
baja velocidad mediante alguna aplicación software. Lo más frecuente, es que está sección se implemente mediante un procesador de propósito general integrado en un ordenador personal. El procesamiento digital que se realiza en esta sección, puede consistir, por ejemplo, en su demodulación y filtrado. EMISIÓN
Primero se encuentra la sección de banda base donde hay el procesador encargado
de tratar la información recibida a través del puerto/s de comunicación de datos, hay que destacar que procesador base podrá tratar distintas señales generando una señal compuesta permitiendo la transmisión simultánea de varios modos. La sección de FI contiene el filtraje, modulación y cualquier otro proceso de la señal que sea necesario de la señal recibida de la banda base, pasando finalmente al conversor digital analógico para proporcionar una señal analógica a la sección de RF. La sección de RF es la responsable de la transmisión de la señal en la frecuencia de envío. La señal proveniente de la sección de frecuencia intermedia, se mezcla con la señal del oscilador local y se convierte a la frecuencia que se va a transmitir, luego se amplifica y se aplica a la antena mediante circuitos electrónicos adecuados para garantizar una óptima transferencia.