You are on page 1of 16

Proyecto: Contador de Módulo 12

Diseñar un contador que cuente pares ascendentemente e


impares descendentemente de módulo 12 que funciona con
Flip flop JK, inicia en 0.
Diagrama de Estados:

X=0 Ascendente X=1 Descendente


Tabla de Excitación del Biestable J-K:

𝑸𝒕 𝑸𝒕+𝟏 J K
0 0 0 X
0 1 1 X
1 0 X 1
1 1 X 0

Tabla de Estados:
Q3 Q2 Q1 Q0 X Q3' Q2' Q1' Q0' J3 K3 J2 K2 J1 K1 J0 K0
0 0 0 0 0 0 0 1 0 0 X 0 X 1 X 0 X
0 0 0 0 1 1 0 1 1 1 X 0 X 1 X 1 X
0 0 0 1 0 0 0 1 0 0 X 0 X 1 X X 1
0 0 0 1 1 0 0 0 0 0 X 0 X 0 X X 1
0 0 0 0 0 0 1 0 0 0 X 1 X X 1 0 X
0 0 1 0 1 0 0 0 1 0 X 0 X X 1 1 X
0 0 1 1 0 0 1 0 0 0 X 1 X X 1 X 1
0 0 1 1 1 0 0 0 1 0 X 0 X X 1 X 0
0 1 0 0 0 0 1 1 0 0 X X 0 1 X 0 X
0 1 0 0 1 0 0 1 1 0 X X 1 1 X 1 X
0 1 0 1 0 0 1 1 0 0 X X 0 1 X X 1
0 1 0 1 1 0 0 1 1 0 X X 1 1 X X 0
0 1 1 0 0 1 0 0 0 1 X X 1 X 1 0 X
0 1 1 0 1 0 1 0 1 0 X X 0 X 1 1 X
0 1 1 1 0 1 0 0 0 1 X X 1 X 1 X 1
0 1 1 1 1 0 1 0 1 0 X X 0 X 1 X 0
1 0 0 0 0 1 0 1 0 X 0 0 X 1 X 0 X
1 0 0 0 1 0 1 1 1 X 1 1 X 1 X 1 X
1 0 0 1 0 1 0 1 0 X 0 0 X 1 X X 1
1 0 0 1 1 0 1 1 1 X 1 1 X 1 X X 0
1 0 1 0 0 0 0 0 0 X 1 0 X X 1 0 X
1 0 1 0 1 1 0 0 1 X 0 0 X X 1 1 X
1 0 1 1 0 0 0 0 0 X 1 0 X X 1 X 1
1 0 1 1 1 1 0 0 1 X 0 0 X X 1 X 0
Mapas de Karnaugh:

J3 Q3= 0 Q3=1

000 001 011 010 110 111 101 100


00 0 0 1 0 - - X X
01 1 0 0 0 - - X X
11 0 0 0 0 - - X X
10 0 0 1 0 - - X X

J3 =Q2.Q1.Q0.X + Q2.Q1.X

K3

Q3= 0 Q3=1

000 001 011 010 110 111 101 100


00 X X X X - - 1 0
01 X X X X - - 0 1
11 X X X X - - 0 1
10 X X X X - - 1 0

K3= Q1.X + Q1.X


K3= X + Q1
J2 Q3= 0 Q3=1

000 001 011 010 110 111 101 100


00 0 1 X X - - 0 0
01 0 0 X X - - 0 1
11 0 0 X X - - 0 1
10 0 1 X X - - 0 0

J2 =Q3.Q1.X- + Q3.Q1.X

K2 Q3= 0 Q3=1
011
000 001 010 110 111 101 100
00 X X 1 0 - - X X
01 X X 0 1 - - X X
11 X X 0 1 - - X X
10 X X 1 0 - - X X

K2 =Q1.X + Q1.X

K2= X + Q1
J1 Q3= 0 Q3=1
110
000 001 011 010 111 101 100
00 1 X X 1 - - X 1
01 1 X X 1 - - X 1
11 0 X X 1 - - X 1
10 1 X X 1 - - X 1

J1 =Q0 + X + Q3 + Q2

K1 Q3= 0 Q3=1

000 001 011 010 110 111 101 100


00 X 1 1 X - - 1 X
01 X 1 1 X - - 1 X
11 X 1 1 X - - 1 X
10 X 1 1 X - - 1 X

K1 = 1
J0 Q3= 0 Q3=1

000 001 011 010 110 111 101 100


00 0 0 1 0 - - 0 0
01 1 1 1 1 - - 1 1
11 X X X X - - X X
10 X X X X - - X X

J0 = X

K0 Q3= 0 Q3=1
100
000 001 011 010 110 111 101
00 X X X X - - X X
01 X X X X - - X X
11 1 0 0 0 - - 0 0
10 1 1 1 1 - - 1 1

K0 = X + Q3.Q2.Q1
Simulación en Proteus
DECODIFICADOR 74LS47

El dispositivo viene en un encapsulado DIP16. Sus pines o patillas son:

 Entradas: 4 pines de entrada para ingresar el dígito a mostrar en binario.


 Salidas: 7 pines de salida, uno para cada segmento.
 Control: 3 pines de control. Por el momento no entraremos en detalle para que se utilizan.
 Alimentación: 2 pines para alimentación, fuente (+) y fuente (-).

Entonces, como ya lo dijimos, hay que aplicar el número deseado en la entrada y el dispositivo,
automáticamente, habilita los segmentos correspondientes a la salida. Supongamos que queremos mostrar
el número 5. Utilizando la tabla anterior vemos que 5 en binario es 0101. Debemos aplicar este valor en
los pines de entrada en el orden DCBA, es decir DCBA = 0101, o sea D=0, C=1, B=0, A=1. Al hacerlo,
el integrado enciende todos los segmentos, salvo "b" y "e" para mostrar el número 5.
Veamos ahora, los valores reales de tensión en la entrada y salida. Recuerden que el "1" lógico equivale
a 5v y el "0" lógico a 0v. Vemos nuevamente el mismo gráfico, ahora con los valores de tensión en la
entrada y la salida:

Los segmentos encendidos tienen un nivel lógico 0 y los apagados 1.


Es decir, cuando el decodificar pone 0v en una salida, el segmento
debe quedar encendido, y el mismo se apaga cuando la salida presenta
5v. Este tipo de salida se denomina activo baja, lo que significa que
cuando la salida está en nivel bajo (0 lógico), la salida está activa.
Resumiendo:
 En la entrada del 74LS47 hay que ingresar un código binario
 El valor binario es una combinación de unos y cero, siendo,
"0" lógico = 0v; "1" lógico = 5v.
 En la salida aparece la combinación de siete segmentos
correspondiente.
 Cada pin de salida corresponde a un segmento.
 Las salidas son activo baja, es decir, "0" lógico = encendido;
"1" lógico = apagado.
INTEGRADO 74LS32

Este circuito integrado consta de 4 puertas OR de dos entradas con salida en Totem Pole. Su función es
realizar la suma lógica de las dos variables de entrada.

Esta puerta lógica se representa en álgebra booleana como:

La tabla de la verdad de cada puerta OR de dos entradas del circuito integrado 7432:

Tabla de la verdad de una puerta OR de dos entradas

Entradas Salida

A B Q

0 0 0

1 X 1

X 1 1

Esta tabla de la verdad es la que más se suele ver en las hojas de características de los circuitos
integrados. La H indica un nivel alto, la L bajo y la X es que puede ser alto o bajo.
INTEGRADO 74LS86

Este circuito nos proporciona 4 puertas EX-OR 2 entradas. El circuito integrado 7486 uno de los usos
que podemos darle en la práctica es de circuito semi sumador, el bit de acarreo lo podemos implementar
añadiendo en paralelo con las entradas una puerta AND.Las patillas de alimentación son el pin 14 VDD
y 7 VSS o GND.El tiempo de propagación típico de la puerta es de 30ns.Las familias disponibles para
este circuito son:

*7486 *74LS86 * 74S86 *74L86

Este circuito se puede sustituir por el 7486 que es más fácil de encontrar.

OR-Exclusiva
La tabla de la verdad de cada puerta EX-OR de 2 entradas del circuito integrado 7486 en la
forma más común:

Tabla de la verdad puerta EX-OR de 2 entradas

Entradas Salida

A B Q

L L L

L H H

H L H

H H L

Esta tabla de la verdad es la que más se suele ver en las hojas de características de los
circuitos integrados. La H indica un nivel alto y la L bajo.
INVERSOR O COMPLEMENTO (NOT)
Puerta NOT La puerta NOT o INVERSOR es aquella que en la salida tiene el valor inverso de la
entrada. Su tabla de verdad es la siguiente:

Montar con PLACAS BOARD el siguiente circuito con puerta lógica NOT y con interruptor. Utilizar el
circuito integrado 7404, que consiste en 6 puertas NOT y cuyo conexionado interno puedes Observar en
la figura:

 Utilización del conmutador:

El conmutador tiene una finalidad muy concreta: es el encargado de introducir en la entrada de las
puertas lógicas todos los valores posibles: un “1” cuando conecta la entrada de la puerta lógica a 5V y un
“0” cuando conecta la entrada de la puerta lógica a 0V.

Nosotros podemos sustituirlo, para simplificar los montajes, por un cable con los dos extremos pelados.
Uno de los extremos, lo conectamos a la entrada de la puerta lógica y, dependiendo del valor que
queramos darle, conectaremos el otro extremo en la línea A de la Placa borrad (5V) o en la línea L (0V),
tal como podemos ver en este esquema:
Puerta AND (3 entradas)

Este circuito integrado consta de 3 puertas AND de tres entradas cada una y con salida tótem pole. Tiene
un uso muy extendido en numerosos circuitos electrónicos.
La tabla de la verdad de cada puerta AND de 3 entradas del circuito integrado 7411 en la forma más
común:

Tabla de la verdad puerta AND de 3 entradas

Entrada Entrada Entrada Salida


A B C Q

H H H H

L X X L

X L X L

X X L L

Esta tabla de la verdad es la que más se suele ver en las hojas de características de los circuitos
integrados. La H indica un nivel alto, la L bajo y la X es que puede ser alto o bajo.
Este circuito es igual en patillaje al 7410 excepto en que no invierte la salida.
INTEGRADO 74LS21

Este circuito integrado consta de 2 puertas AND de cuatro entradas cada una y con salida Tótem pole.
Tiene un uso muy extendido en numerosos circuitos electrónicos. Los pins 3 y 11 no tienen servicio, se
pueden dejar sueltos o conectarlos a masa o GND.
La tabla de la verdad de cada puerta AND de 4 entradas del circuito integrado 7421 en la forma más
común:

Tabla de la verdad de una puerta AND de 4 entradas

Entradas Salida

A B C D Q

0 0 0 0 0

0 0 0 1 0

0 0 1 0 0

0 0 1 1 0

0 1 0 0 0

0 1 0 1 0

0 1 1 0 0

0 1 1 1 0

1 0 0 0 0

1 0 0 1 0
1 0 1 0 0

1 0 1 1 0

1 1 0 0 0

1 1 0 1 0

1 1 1 0 0

1 1 1 1 1

Lo podemos encontrar en las siguientes subfamilias:

7421

74LS21

74H21

En la imagen se puede observar la disposición de los pins de estas puertas AND de 4 entradas, la
alimentación es como en la mayoría de circuitos TTL, GND = pin 7 y +5V = pin 14. La salida es del tipo
Totem pole.

La puerta AND tiene la característica que solo nos dará nivel alto “H” cuando en todas las entradas
tengamos nivel alto.
INTEGRADO ECG74LS76A
Este integrado contiene en su interior, dos Flip-Flop del tipo JK y a continuación mostraremos su
diagrama interior y la función de cada pin o patilla.

Pin Number Description Que también se puede interpretar de la siguiente


forma, siendo los números, el número de patilla
1 Clock 1 Input o pin del integrado:
2 Preset 1 Input
 #1=1 CK
3 Clear 1 Input  #2=1pr
4 J1 Input  #3=1clr
 #4=1j
5 Vcc - Positive Supply  #5=vcc
6 Clock 2 Input  #6=2ck
 #7=2pr
7 Preset 2 Input
 #8=2clr
8 Clear 2 Input  #9=2j
9 J2 Input  #10=2q negada
 #11=2q
10 Complement Q2 Output  #12=2k
11 Q2 Output  #13=gnd
 #14=1q negada
12 K2 Input
 #15=1q
13 Ground  #16=1k

14 Complement Q1 Output
15 Q1 Output
16 K1 Input

You might also like