You are on page 1of 2

UNIVERSIDAD NACIONAL DE INGENIERÍA

LABORATORIO DE ELECTRÓNICA DIGITAL


PRÁCTICA 1: Compuertas Lógicas y tablas de verdad

1. Introducción

Una familia lógica es una colección de Circuitos Integrados que tienen características eléctricas similares
entre sus entradas, salidas y circuitería interna, pero que realizan diferentes funciones lógicas.

Hasta principio de los años ochenta el mercado estaba dominado por los circuitos lógicos bipolares,
fundamentalmente las series lógicas derivadas de la TTL. TTL era una de las familias lógicas de uso más
extendido, en particular para aplicaciones que requerían pequeña y mediana escala de integración (SSI y
MSI). Existen cuatro categorías en las que la familia TTL ha sido clasificada: TTL estándar (serie 74), TTL de
alta velocidad (serie 74H), TTL de baja potencia (serie 74L) y TTL schottky (serie 74S). A pesar de que las
versiones de alta velocidad y baja potencia fueron diseñadas para aplicaciones específicas las cuatro familias
son compatibles y pueden ser interconectadas entre si; a la vez que la gran cantidad de combinaciones
velocidad/potencia, permiten optimizar todas las secciones de un sistema de acuerdo con las
especificaciones de funcionamiento.

2. Objetivo

Estudiar los circuitos integrados de la familia 74XX que contienen las funcione lógicas básicas y verificar la
tabla de verdad de un circuito combinacional.

3. Componentes y equipos

- Milímetro digital, Pinza lógica


- Fuente de voltaje 0 – 12V
- Protoboard
- Resistencia de 330Ω, 2 resistencias de 1KΩ
- 1 Led, 2 pulsadores ó suiches
- Integrados: leer todo el procedimiento para escoger los que se van a usar.

4. Generalidades

En la tabla se muestran algunas referencias de circuitos integrados de la tecnología TTL correspondientes a


compuertas lógicas Para mayor detalle consulte en el manual de TTL. Adicionalmente, un ejemplo de un
diagrama para el montaje y verificación de las compuertas se muestra en la figura. CONSULTAR LAS
COMPUERTAS DISPONIBLES EN EL LABORATORIO EN EL DOCUMENTO Compuertas Lógicas.pdf y
Componentes.pdf
5. Procedimiento
Se proponen el diseño de tres sistemas diferentes. La asignación del sistema específico se realizará de la
siguiente forma: sume el último número de los documentos de identidad de los integrantes del grupo de
trabajo, divida por el número de integrantes y tome el entero del resultado. Si el número resultante esta en
el rango de 0 a 2 , entonces al grupo le será asignado el Sistema 1. Si el número resultante esta en el
rango de 3 a 5 entonces al grupo le será asignado el Sistema 2. Si el número resultante esta en el
rango de 6 a 9 entonces al grupo le será asignado el Sistema 3.

Sistema 1: Este sistema tiene tres entradas (A, B Y Cin) y dos salida (S y Cout). Las ecuaciones boolenas
que caracterizan su comportamiento son: S= (A xor B) xor Cin y Cout= A B + A Cin + B Cin

Sistema 2: Este sistema tiene cuatro entradas de datos (D0, D1, D2 y D3), dos entradas de selección (S1 y
S0) y una salida(Y). Las ecuación boolena que caracterizan su comportamiento es:
Y= S1' S0' D0 + S1' S0 D1 + S1 S0' D2 + S1 S0 D3

Sistema 3: Este sistema tiene tres entradas (C0, C1 y habilitador(H)) y cuatro salidas (Z0,Z1,Z2 Y Z3). Las
ecuaciones boolenas que caracterizan su comportamiento son:
z0= C1' C0' H Z1= C1' C0 H Z2= C1 C0' H Z3= C1 C0 H

Se pide realizar:

5.1 Implementar en VHDL el circuito asignado y obtener su simulación.

5.2 Consultar, para cada uno de los integrados usados en la implementación en board del sistema:
a) rangos de polarización del integrado
b) tiempos de retardo máximos de la compuerta (tPLH y tPHL)
c) valores máximos de las corrientes (ICCH e ICCL)
d) Fan-in de las compuertas.
e) Calcular el tiempo de propagación promedio máximo, usando la ecuación 1.
f) Calcular la disipación de potencia promedio máxima, usando las ecuaciones 2 y 3.
g) Calcular el tiempo de propagación promedio para el camino crítico del circuito.
h) Calcular la disipación de potencia promedio de todo el circuito. Recuerde que la potencia
disipada total de cada circuito (sistema) es la suma total de las potencias disipadas de todos los
circuitos integrados usados en la implementación.
( tPLH + tPHL )
Tiempo _ propagacio n ( prom ) = Ecuación 1
2
I CCH * V CC + I CCL * V CC
PDmedia (int egrado ) = Ecuación 2
2
PDmedia (int egrado )
PDmedia ( compuerta ) = Ecuación 3
# compuertas

5.3 Responda las siguientes preguntas

• ¿Qué circuito combinacional representa el sistema implementado? Explique su funcionalidad.

• Del grupo de compuertas listadas en la tabla, ¿cuáles compuertas tiene salida OPEN COLLECTOR? ¿En
qué varía su comportamiento? Proponga y explique un diagrama circuital que permita verificar su
comportamiento.

• Del grupo de compuertas listadas en la tabla, ¿Cuáles compuertas tiene entrada SCHMITT TRIGGER?;
¿Cuál es su símbolo circuital?. Proponga y explique un diagrama circuital que permita verificar su
comportamiento comparativamente con una compuerta que no tiene este tipo de entrada.

• Del grupo de compuertas listadas en la tabla, ¿cuáles compuertas tiene salida TRI-STATE? Explique su
comportamiento.

6. Informe
Presente un informe del desarrollo de la práctica, procedimiento empleado, programas, figuras, consultas,
respuestas a las preguntas y justificación de los resultados obtenidos. Adicionalmente, incluir conclusiones.

You might also like