You are on page 1of 22

INSTITUTO

TECNOLOGICO
DE PUEBLA

TEMAS:
SINTESIS DE LA UNIDAD 2
PRACTICA“2”
CUESTIONARIO UNIDAD 2

ELECTRONICA DIGITAL PROFESOR:


BERNARDO GOMEZ SANCHEZ

SUAREZCASTILLOROBERT Michael
ALVAREZ FLORES GUSTAVO RAUL
BARRAGAN AQUINO ALDAIR
RAMIREZ SANCHEZ OCTAVIO
2.1 Compuertas Lógicas
 Starting Electronics. (2017). compuertas lógicas. En Starting
Electronics(2). Estados unidos : keith brindler
Las compuertas lógicas son circuitos electrónicos diseñados para obtener
resultados booleanos (0,1), los cuales se obtienen de operaciones lógicas
binarias (suma, multiplicación). Dichas compuertas son AND, OR, NOT, NAND,
NOR, XOR, XNOR.
Además se pueden conectar entre sí para obtener nuevas funciones. A
continuación se describirá las características de las compuertas.
Este tipo de dispositivos lógicos se encuentran implementados con transistores y
diodos en un semiconductor y actualmente podemos encontrarlas en formas
de circuitos integrados lógicos. Al mismo tiempo, puedes tu programar el
comportamiento de otra manera, con circuitos reconfigurables o programable,
como microcontroladores o FPGAs. Sin embargo, veremos las compuertas
implementadas en circuitos independientes y su comportamiento.

COMPUERTA AND:

Para la compuerta AND, La salida estará en estado alto de tal manera que solo si
las dos entradas se encuentran en estado alto tendremos una salida alta. Por esta
razón podemos considerar que es una multiplicación binaria. En la imagen 1
podemos apreciar la simbología de la compuerta AND

Operación
Q=A.B

Tabla de verdad y símbolo

COMPUERTA OR:

La compuerta OR, la salida estará en estado alto


cuando cualquier entrada o ambas estén en estado
alto. De tal manera que sea una suma lógica.

Operación
Q=A+B
2.2 Tabla de verdad y símbolo
 Starting Electronics. (2017). compuertas lógicas. En Starting
Electronics(2). Estados unidos : keith brindler

Tabla de verdad OR

A B C

0 0 0

0 1 1

1 0 1

1 1 1

COMPUERTA NOT:

En la compuerta NOT, el estado de la salida es inversa a la entrada.


Evidentemente, una negación.

Operación

Q=Q

Tabla de verdad y símbolo

Tabla de verdad OR

A B
0 1
1 0

COMPUERTA NAND:

Para la compuerta NAND, cuando las dos entradas estén en estado alto la salida
estará en estado bajo. Como resultado de la negación de una AND.

Operación
Q= (A.B)
Tabla de verdad NAND

A B OUT

0 0 1

0 1 1

1 0 1

1 1 0

COMPUERTA NOR:

En la compuerta NOR, cuando las dos entradas estén estado bajo la salida estará
en estado alto. Esencialmente una OR negada.

Operación
Q= (A+B)

Tabla de verdad y símbolo

Tabla de verdad NOR

A B OUT

0 0 1

0 1 0

1 0 0

1 1 0

COMPUERTA XOR:
La compuerta XOR Su salida estará en estado bajo cuando las dos entradas se
encuentren en estado bajo o alto. Al mismo tiempo podemos observar que
entradas iguales es cero y diferentes es uno.

Operación
Q= A.B+A.B

Tabla de verdad XOR

A B C

0 0 0

0 1 1

1 0 1

1 1 0

COMPUERTA XNOR:

Unan compuerta XNOR su salida de hecho estará en estado bajo cuando una de
las dos entradas se encuentre en estado alto. Igualmente, la salida de una XOR
negada.

Operación
Q=A.B+A.B

Tabla de verdad y símbolo


Las compuertas además de tener un nombre, también se pueden identificar con
una numeración, la cual es:

Así también por consiguiente existen distintas


familias de circuitos integrados que se distinguen por
el material semiconductor con el que realizan las
compuertas y su manera de interconexión, dichas
familias son:

 TTL: transistor transistor logic (lógicas de transistores)


 MOS: metal oxide semiconductor (semiconductor de óxido de metal)
 ECL: emitter coupled logic (lógica de acoplamiento de emisor)
 CMOS: complementary metal oxide semiconductor (semiconductor de óxido de
metal complementario
En HETPRO encontraras las compuertas lógicas AND, OR, NOT, NAND, NOR,
XOR así también puedes consultar sus especificaciones y precio de la siguiente
manera en la barra de búsqueda:

 AND SN74HCT08N 74 08
 AND SN74LS08N 74 08
 CMOS XOR CD4070BE 74 86
 NOR CD4001BE 74 02
 NAND SN74HC00N 70 00
 NAND SN74LS00N 74 00
 NOT CD74HC4050E 74 50
 NOT SN74LS04N 74 04
 OR SN74HCT32N TI 74 32
 OR SN74LS32N
En la imagen 8 podemos apreciar las tablas de todas las compuertas lógicas:
2.3 compuertas simples
 Starting Electronics. (2017). compuertas lógicas. En Starting
Electronics(2). Estados unidos : keith brindler

Una compuerta lógica (también conocida como puerta lógica) es un dispositivo


electrónico, que es la expresión física de un operador booleano en la lógica de
conmutación. Cada puerta lógica consiste en una red de dispositivos interruptores
que cumple las condiciones booleanas para el operador particular. Son
esencialmente circuitos de conmutación integrados en un chip.

Claude El Wood Shannon experimentaba con relevadores o interruptores


electromagnéticos para conseguir las condiciones de cada compuerta lógica; por
ejemplo, para la función booleana AND (en nuestro idioma es el Y) colocaba
interruptores en circuito serie, ya que con uno solo de éstos que tuviera la
condición «abierto», la salida de la compuerta AND sería = 0 y, por lo tanto, el
resultado es falso, mientras que para la implementación de una compuerta OR
(O), la conexión de los interruptores tiene una configuración en circuito paralelo.

La tecnología microelectrónica actual permite la elevada integración de


transistores actuando como conmutadores en redes lógicas dentro de un pequeño
circuito integrado. El chip del CPU de una computadora es una de las máximas
expresiones de este avance tecnológico

Compuerta AND:

La puerta lógica Y, más conocida por su nombre en inglés AND, realiza la función
booleana de producto lógico. Su símbolo es un punto (·), aunque se suele omitir.
Así, el producto lógico de las variables A y B se indica como AB, y se lee A y B o
simplemente A AND B. La ecuación característica que describe el comportamiento
de la puerta AND es:

F=AB

Tabla de verdad:

Tabla de verdad compuerta AND


Entrada A Entrada B Salida AB
0 0 0
0 1 0
1 0 0
1 1 1

Su definición se puede dar, como una compuerta que entrega un 1 lógico sólo si
todas las entradas están a nivel alto 1.
Compuerta OR:

La compuerta lógica OR, realiza la operación de suma lógica, La ecuación


característica que describe el comportamiento de la puerta OR es:

F=A+B

Tabla de verdad:

Tabla de verdad compuerta OR


Entrada A Entrada B Salida A + B
0 0 0
0 1 1
1 0 1
1 1 1

Podemos definir la compuerta OR como aquella que proporciona a su salida


un 1 lógico si al menos una de sus entradas es 1.

Compuerta OR exclusiva (XOR)

La puerta lógica O-exclusiva, más conocida por su nombre en inglés XOR,


realiza la función booleana A'B+AB'. Su símbolo es el más (+) inscrito en un
círculo. La ecuación característica que describe el comportamiento de la puerta
XOR es:

F= AΘ B

Tabla de verdad:

Tabla de verdad puerta XOR


Entrada A Entrada B Salida
0 0 0
0 1 1
1 0 1
1 1 0

Se puede definir esta puerta como aquella que da por resultado 1, cuando los
unos en las entradas son impares. Ejemplos: 1 y 0, 0 y 1 (en una compuerta de
dos entradas).

Lógica negada NOT


La puerta lógica NOT (NO en español) realiza la función booleana de inversión o
negación de una variable lógica. La ecuación característica que describe el
comportamiento de la puerta NOT es:

𝐴⃑

Tabla de verdad puerta NOT


Entrada A Salida
0 1
1 0

Se puede definir como una puerta que proporciona el estado inverso del que esté
en su entrada.

Simbología:

Actualmente se usan dos tipos de símbolos, ambos definidos por el IEEE en la


norma ANSI.

El símbolo tradicional es el más usado al ser el más simple para dibujarlo a mano,
a la vez que es más visual.

El símbolo rectangular está basado en la IEC 60617-12. Esta simbología ha sido


ampliamente aceptada por grandes estándares
2.4 Compuertas compuestas
 Starting Electronics. (2017). compuertas lógicas. En Starting
Electronics(2). Estados unidos : keith brindler

Otras funciones lógicas pueden derivarse de la combinación de las compuertas


AND, OR y NOT así:
 De la combinación de AND con NOT se obtiene NAND.
Compuerta “NAND” (NO-AND): Equivale a una compuerta AND
negada Se fabrica de 2 y más entradas.

 De la combinación de OR con NOT se obtiene NOR.


Compuerta “NOR” (NO – OR): Equivale a una compuerta OR negada. Se
fabrica de 2 y más entradas.

 De la
2.5 Algebra booleana y teoremas
 Starting Electronics. (2017). compuertas lógicas. En Starting
Electronics(2). Estados unidos : keith brindler

Es una rama especial del álgebra que se usa principalmente en electrónica digital.
El álgebra booleana fue inventada en el año 1854 por el matemático inglés George
Boole.
El álgebra de Boole es un método para simplificar los circuitos lógicos (o a veces
llamados circuitos de conmutación lógica) en electrónica digital.

Por lo tanto, también se llama como "Cambio de álgebra". Podemos representar el


funcionamiento de los circuitos lógicos utilizando números, siguiendo algunas
reglas, que son bien conocidas como "Leyes del álgebra de Boole".

También podemos hacer los cálculos y las operaciones lógicas de los circuitos aún
más rápido siguiendo algunos teoremas, que se conocen como "Teoremas del
álgebra de Boole". Una función booleana es una función que representa la
relación entre la entrada y la salida de un circuito lógico.

La lógica booleana solo permite dos estados del circuito, como True y False. Estos
dos estados están representados por 1 y 0, donde 1 representa el estado
"Verdadero" y 0 representa el estado "Falso".

Lo más importante para recordar en el álgebra de Boole es que es muy diferente


al álgebra matemática regular y sus métodos. Antes de aprender sobre el álgebra
de Boole, vamos a contar un poco sobre la historia del álgebra de Boole y su
invención y desarrollo.

• Teorema 1: A + A = A
• Teorema 2: A • A = A
• Teorema 3: A + 0 = A
• Teorema 4: A • 1 = A
• Teorema 5: A • 0 = 0
• Teorema 6: A + 1 = 1
• Teorema 7: (A + B)’ = A’ • B’
• Teorema 8: (A • B)’ = A’ + B’
• Teorema 9: A + A • B = A
• Teorema 10: A • (A + B) = A
• Teorema 11: A + A’B = A + B
• Teorema 12: A’ • (A + B’) = A’B
• Teorema 13: AB + AB’ = A
• Teorema 14: (A’ + B’) • (A’ + B) = A
2.6 leyes y postulado
 Starting Electronics. (2017). compuertas lógicas. En Starting
Electronics(2). Estados unidos : keith brindler

El resultado de aplicar cualquiera de las tres operaciones definidas a variables del


sistema booleano resulta en otra variable del sistema, y este resultado es único.

Ley conmutativa: La ley conmutativa de la adición para dos variables se describe


algebraicamente como
A+B=B+A
Esta ley establece que no importa el orden en el que las variables estén
disyuntivadas. En la terminología del algebra booleana, aplicada a los circuitos
lógicos, la adición y la operación OR son lo mismo.
AB=BA

Ley asociativa: La ley asociativa de la adición para tres variables se escribe


algebraicamente como sigue
A+ (B+C)=(A+B)+C
Esta ley establece que en la disyunción de varias variables, el resultado es el
mismo, sin importar el agrupamiento de las mismas.

Ley asociativa: en la multiplicación para tres variables se escribe como lo


siguiente:
A (BC)= (AB) C
Esta ley establece que, al juntar varias variables no importa el orden en la que
estas se agrupen.

Ley distributiva: La ley distributiva para tres variables se describe como siguiente
A (B+C)=AB+AC
Esta ley establece que a la disyuntiva varias variables y conjuntiva el resultado con
una sola variable son equivalente a conjuntiva la variable sola con cada una de las
varias variables y disyuntiva los conjuntos.

El resultado de aplicar cualquiera de las tres operaciones definidas a variables del


sistema booleano resulta en otra variable del sistema, y este resultado es único.
2.7 Minimización de funciones de circuito
 Starting Electronics. (2017). compuertas lógicas. En Starting
Electronics(2). Estados unidos : keith brindler

¿Qué es la minimización?

Básicamente es la simplificación de una función, obteniendo una expresión que


contenga menos términos o menos variables que la función original. Esto se
refleja en la obtención de circuito más económico por tener un menor número de
compuertas.

La simplificación de estas funciones puede realizarse con el uso de álgebra de


Boole pero no es un método sencillo de ejecutar. La manipulación de funciones
booleana puede llegar a ser muy compleja y muchas veces es necesario un
ingenio considerable y quizás mucha suerte.
No existe un algoritmo que nos garantice encontrar la forma más simple de la
expresión.

Dado un determinado resultado intermedio no hay forma de saber si realmente


hemos llegado a la forma mínima.

Para efecto de este curso cuando nos referimos a una expresión mínima, nos
estamos refiriendo a la expresión más simple de dos niveles.

Forma de dos niveles:

 Cualquier función booleana puede ser implantada con dos niveles de


compuertas.

Como se señaló anteriormente una función puede ser representada utilizando la


forma suma de productos como:

f = ( )+ ( )+ ( ).......+ ( )

Como señalamos anteriormente, la simplificación de las funciones lógicas es una


meta importante por el hecho de que cuanto más sencilla sea la función, más fácil
será construir el circuito equivalente. El objetivo de la simplificación es el de
minimizar el costo de implantación de una función mediante componentes
electrónicos, donde el costo depende del número y complejidad de los elementos
necesarios para construirla.
La optimalizad de la simplificación utilizando Algebra de Boole depende de la
habilidad del diseñador para aplicar la propiedad más adecuada en cada paso del
proceso. Esta tarea se hace cada vez más difícil al crecer la complejidad de la
expresión. Por ello, se utilizan algunos métodos que facilitan y automatizan el
proceso de simplificación de las funciones lógicas, como lo son los Mapas de
Karnaugh, y el método de Quine-McCluskey. (Para este curso solo se cubrirá el
método de Mapas de Karnaugh)

En este punto, siendo la minimización el último paso antes de la implantación en el


diseño de un sistema digital y antes de pasar a describir el método de
minimización utilizando Mapas de Karnaugh, resumamos los diferentes pasos que
deben seguirse en un problema de diseño de lógica combi nacional.

 Se toman las proposiciones y se simbolizan.

 Se construye una tabla de verdad con todas las combinaciones posibles de


las variables de entrada y se coloca un 1 para las combinaciones que
cumplan con las condiciones de diseño.

 Se obtiene la forma canónica Suma de productos tomando los minterminos


de la tabla de verdad que sean iguales a 1.

 Se simplifica la función utilizando Mapas de Karnaugh y se obtiene una


expresión mínima de dos niveles

 Se realiza el diagrama circuito y se implanta el circuito.


2.8 Familias lógicas
 Starting Electronics. (2017). compuertas lógicas. En Starting
Electronics(2). Estados unidos : keith brindler

Los diferentes tipos de dispositivos lógicos se clasifican en "familias", de las


cuales, las más importantes son la familia TTL y la familia CMOS. Estas familias
son:

TTL (Transistor-Transistor Logic), hecha con transistores bipolares.


CMOS (Complementary Metal Oxide Semiconductor) hecha con MOSFETs.
ECL (Emitter Coupled Logic) para velocidades extremadamente altas.
NMOS, PMOS para circuitos integrados a gran escala (Very Larg Scale Integrated)
VLSI.

Familia Lógica TTL:


La familia lógica-transistor-transistor se desarrolló usando interruptores a transistor
para las operaciones lógicas, y define los valores binarios como
0 V a 0,8 V = lógica 0
2 V a 5 V = lógica 1
La familia TTL es la más grande de los circuitos integrados (ICs), pero la familia
CMOS está creciendo rápidamente. No son caros, pero consumen mucha energía
y deben alimentarse con +5 voltios. Las puertas individuales, puden consumir de 3
a 4 mA.

Familia Lógica CMOS:


La familia CMOS (complementary metal oxide semiconductor),
contiene la mayor parte de los equivalentes chips TTL. Los
chips CMOS tienen mucha menor necesidad de energía
(consumen sobre 1 más) y operan con un gran rango de
voltajes de alimentación (normalmente de 3 a 18 voltios)
La nomenclatura del modelo CMOS llevan una C en el centro de su numeración,
por ejemplo el 74C04 es el CMOS equivalente del TTL 7404. Un gran
inconveniente es la extrema sensibilidad a la electricidad estática -se deben
proteger cuidadosamente contra las descargas de electricidad estática.

Circuitos Integrados Lógicos NMOS y PMOS:


Los semiconductores PMOS y NMOS (P- and N-channel Metal Oxide
Semiconductor), ofrecen la ventaja de una mayor densidad de componentes que
los chips TTL. No hay tantos equivalentes con la familia TTL (la familia CMOS,
tiene muchos más). Son sensibles a los daños causados por la electricidad
estática.

BIBLIOGRAFIA DE TEMAS:

rfwireless. (2015). NMOS-vs-PMOS. 2019, de rfwireless Sitio web:


http://www.rfwireless-world.com/Terminology/NMOS-vs-PMOS.html

HyperPhysics. (2017). Electricidad y Magnetismo. 2019, de HyperPhysics


Sitio web: http://hyperphysics.phy-
astr.gsu.edu/hbasees/Electronic/logfam.html
Segunda práctica
El objetivo de la practica es comprobar la tabla de verdad de la
siguiente ecuación “AB+A(B+C) +B(B+C)”
Materiales.
 Push botón.
 Leds.
 Fuente de voltaje.
 2 compuertas.
Procedimiento.
Conectamos ambas compuertas hacia los push botón y los leds de
forma correcta para que pueda funcionar de forma correcta y sin
problemas.
Posteriormente calibramos la fuente variable a 5 volts.
Energizamos el circuito y primero comprobamos si todos los leds
prendían de forma adecuada y al ver que si proseguimos hacer las
pruebas adecuadas para poder cumplir con nuestro objetivo inicial.
EXAMEN UNIDAD 2
1.- ¿Qué es una compuerta logica?
Las compuertas lógicas son circuitos electrónicos diseñados para obtener
resultados booleanos
http://hyperphysics.phy-astr.gsu.edu/hbasees/Electronic/logfam.html
2.- ¿Qué compuertas lógicas existen?
AND, OR, NOT, NAND, NOR, XOR, XNOR.
http://hyperphysics.phy-astr.gsu.edu/hbasees/Electronic/logfam.html
3.- ¿Qué compuertas son las más usadas en un circuito?
Compuerta AND y OR

http://hyperphysics.phy-astr.gsu.edu/hbasees/Electronic/logfam.html
4.- ¿Cómo es la salida de una compuerta NOT?
la salida es inversa a la entrada evidentemente, una negación.

http://hyperphysics.phy-astr.gsu.edu/hbasees/Electronic/logfam.html

5.- ¿Cómo es la salida de una co,puerta AND?


las dos entradas estén en estado alto la salida estará en estado bajo como
resultado de la negación de una AND.

http://www.rfwireless-world.com/Terminology/NMOS-vs-PMOS.html

6.- ¿Qué es una compuerta simple?


Una compuerta lógica (también conocida como puerta simple) es un dispositivo
electrónico, que es la expresión física de un operador booleano en la lógica de
conmutación.
http://www.rfwireless-world.com/Terminology/NMOS-vs-PMOS.html
7.- ¿En qué consiste una compuerta lógica ?

Cada puerta lógica consiste en una red de dispositivos interruptores que cumple
las condiciones booleanas para el operador particular. Son esencialmente circuitos
de conmutación integrados en un chip.

http://www.rfwireless-world.com/Terminology/NMOS-vs-PMOS.html
8.- ¿Qué símbolos se usan en las compuertas lógicas simples?

Actualmente se usan dos tipos de símbolos, ambos definidos por el IEEE en la


norma ANSI.

http://www.rfwireless-world.com/Terminology/NMOS-vs-PMOS.html

9.- ¿Cuál es el símbolo de una compuerta tradicional?

El símbolo tradicional es el más usado al ser el más simple para dibujarlo a mano,
a la vez que es más visual. El símbolo rectangular está basado en la IEC 60617-12.
Esta simbología ha sido ampliamente aceptada por grandes estándares

http://www.rfwireless-world.com/Terminology/NMOS-vs-PMOS.html

10.- ¿Cuál es la combinación de una compuerta compuesta?


pueden derivarse de la combinación de las compuertas AND, OR y NOT
http://www.rfwireless-world.com/Terminology/NMOS-vs-PMOS.html
11.- ¿Cuál es la combinación de una compuerta AND y NOT?
De la combinación de AND con NOT se obtiene NAND.
Compuerta “NAND” (NO-AND): Equivale a una compuerta AND negada Se
fabrica de 2 y más entradas.
http://www.rfwireless-world.com/Terminology/NMOS-vs-PMOS.html

12.- ¿y cual es la de una compuerta OR con NOT?


De la combinación de OR con NOT se obtiene NOR.
Compuerta “NOR” (NO – OR): Equivale a una compuerta OR negada. Se fabrica
de 2 y más entradas.
http://www.rfwireless-world.com/Terminology/NMOS-vs-PMOS.html

13.- ¿Qué es el álgebra booleana ?


Es una rama especial del álgebra que se usa principalmente en electrónica digital.
El álgebra booleana fue inventada en el año 1854 por el matemático inglés George
Boole.
El álgebra de Boole es un método para simplificar los circuitos lógicos (o a veces
llamados circuitos de conmutación lógica) en electrónica digital.
http://www.rfwireless-world.com/Terminology/NMOS-vs-PMOS.html
14.- ¿de que nos sirve el algebra booleana en un circuito lógico?
Podemos hacer los cálculos y las operaciones lógicas de los circuitos aún más
rápido siguiendo algunos teoremas, que se conocen como "Teoremas del álgebra
de Boole". Una función booleana es una función que representa la relación entre
la entrada y la salida de un circuito lógico.
http://www.rfwireless-world.com/Terminology/NMOS-vs-PMOS.html

15.- ¿da tres ejempros de los teoremas del el algebra booleana?


1: A + A = A
2: A • A = A
3: A + 0 = A
http://www.rfwireless-world.com/Terminology/NMOS-vs-PMOS.html

16.- ¿Qué son las leyes de boole?


El resultado de aplicar cualquiera de las tres operaciones definidas a variables del
sistema booleano resulta en otra variable del sistema, y este resultado es único.
http://www.rfwireless-world.com/Terminology/NMOS-vs-PMOS.html

17.- ¿da dos ejemplos de la ley de boole?


Ley asociativa: en la multiplicación para tres variables se escribe como lo
siguiente:
A (BC)= (AB) C
Esta ley establece que, al juntar varias variables no importa el orden en la que
estas se agrupen.

Ley distributiva: La ley distributiva para tres variables se describe como siguiente
A (B+C)=AB+AC
http://www.rfwireless-world.com/Terminology/NMOS-vs-PMOS.html

18.- ¿Cómo se clasifica una familia lógica?


Los diferentes tipos de dispositivos lógicos se clasifican en "familias", de las
cuales, las más importantes son la familia TTL y la familia CMOS.
http://www.rfwireless-world.com/Terminology/NMOS-vs-PMOS.html

19.- ¿Cuáles son estas familias mencionadas?


TTL, CMOS, ECL, NMOS, PMOS
http://www.rfwireless-world.com/Terminology/NMOS-vs-PMOS.html
20.- ¿Qué significa cada una de las siglas de las compuertas TTL, CMOS, ECL, NMOS,
PMOS?
TTL (Transistor-Transistor Logic), hecha con transistores bipolares.
CMOS (Complementary Metal Oxide Semiconductor) hecha con MOSFETs.
ECL (Emitter Coupled Logic) para velocidades extremadamente altas.
NMOS, PMOS para circuitos integrados a gran escala (Very Larg Scale Integrated)
VLSI.
http://www.rfwireless-world.com/Terminology/NMOS-vs-PMOS.html

You might also like