You are on page 1of 4

IMPLEMENTACION DE CIRCUITOS LOGICOS A

PARTIR DE LAS TABLAS DE VERDAD


Alca Mejía Ricardo Daniel, Villa Flores Fidel Angel, Yalico Tello Moisés
Universidad Nacional Mayor de San Marcos

Ricardo.alca@unmsm.edu.pe, fidel.villa@unmsm.edu.pe, moises.yalico@unmsm.edu.pe


Resumen Facultad de Ingeniería Electrónica, Eléctrica y número
Telecomunicaciones- UNMSM
cualquier de ellas. Las columnas de entradas
En este artículo presentamos ideas generales sobre se construyen normalmente en el orden de conteo
el diseño y la implementación de circuitos lógicos, binario, con un número de bits igual al número de
destinado a facilitar las condiciones de cada función entradas. La tabla de verdad está compuesta por una
booleana con ayuda de la implementación de serie de filas y columnas, las columnas se dividen en
switch, todo esto presente en un circuito integrado. dos partes una será para representar las entradas del
Dicho circuito nos permitirá realizar la experiencia circuito digital y la otra para representar las salidas;
usándolas tablas de verdad, así como también las en el lado izquierdo están las columnas donde se
reducciones de estas usando min términos, máx. representan los estados de las entradas digitales, la
Términos, y circuito digital de mayoría. cantidad de estas columnas serán iguales al número
Esto ayudaría en el reconocimiento y aplicación de entradas digitales que se tengan para el circuito,
correcta de los circuitos integrados a partir de tablas lo mismo ocurre para el caso de las salidas digitales,
la cantidad de salidas dependerá de lo que se quiere
de verdad correspondientes para así utilizar las
leyes fundamentales y otras identidades en las que haga el circuito. En las filas que corresponden a
operaciones solicitadas en dicha experiencia. la parte de las entradas, se representan las diferentes
combinaciones de ceros y unos que se pueden tener
Tabla de Verdad: Una tabla de verdad muestra en el caso de las entradas, en las filas de las salidas se
cómo responde la salida de un circuito lógico a las representa los resultados que se quiere obtener para
varias combinaciones en las entradas, utilizando la las diversas combinaciones de las entradas. Se
lógica 1 para verdadero y lógica 0 para falso. pueden usar los números binarios para representar
las combinaciones de las entradas, la cantidad de
Compuertas Lógicas: Es un dispositivo
entradas será el número de bits del que se compone
electrónico con una función booleana u otras
el número binario que represente a una combinación
funciones como sumar o restar, incluyen o excluyen
de entradas. La cantidad e formas en que se pueden
según sus propiedades lógicas.
combinar los ceros y unos en las entradas será 2
elevado al número de entradas (número de bits),
para “n” entradas se tendrán 2n combinaciones
I. INTRODUCCIÓN posibles de ceros y unos, esto representa números
Es una tabla que despliega el valor de verdad de una binarios entre 0 y 2n- 1 formados por n bits.
proposición compuesta, para cada combinación de
valores de verdad que se pueda asignar a sus
componentes. Considérese dos proposiciones A y B. II. MARCO TEÓRICO
Cada una puede tomar uno de dos valores de 0 y1.
En Álgebra booleana, se conoce como
Una tabla de verdad muestra cómo responde la término canónico de una función lógica a todo
salida de un circuito lógico a las varias combinaciones producto o suma en la cual aparecen todas las
en las entradas, utilizando la lógica 1 para verdadero variables en su forma directa o inversa. Una Función
y lógica 0 para falso. A la izquierda se enumeran lógica que está compuesta por operador lógico puede
todas las permutaciones de las entradas, y a la ser expresada en forma canónica usando los
derecha se muestra la salida del circuito. La salida conceptos de minterm y maxterm. Todas las
deseada se puede lograr mediante una combinación funciones lógicas son expresables en forma canónica,
tanto como una "suma de minterms" como "producto
de puertas lógicas. Abajo se muestra una tabla de
de maxterms". Esto permite un mejor análisis para la
verdad de dos entradas, pero puede extenderse a

1
simplificación de dichas funciones, lo que es de gran
importancia para la minimización de circuitos
digitales. Tabla nº 2
Una función booleana expresada como ENTRADA SAL.
una disyunción lógica (OR) de minterms es A B C D Y
usualmente conocida la "suma de productos", y
su Dual de Morgan es el "producto de sumas", la cual Tens Tens Tens Tens
es una función expresada como una conjunción GND GND GND GND 0
lógica (AND) de maxterms. GND GND GND 5v 0
GND GND 5v GND 1
GND GND 5v 5v 1
III. MONTAJE EXPERIMENTAL GND 5v GND GND 0
GND 5v GND 5v 0
GND 5v 5v GND 0
a) Materiales
GND 5v 5v 5v 1
5v GND GND GND 1
 Protoboard
5v GND GND 5v 1
 Fuente de alimentación de 5V
5v GND 5v GND 1
 Resistencia de 200Ω
5v GND 5v 5v 1
 Multímetro
 Cables jumpers 5v 5v GND GND 0
 Cables cocodrilos 5v 5v GND 5v 0
 1 led 5v 5v 5v GND 0
 Simulador Ni Multisim 14.0 5v 5v 5v 5v 1
 Simulador Dsch2
 Compuertas lógicas: c) Procedimiento
 Ubicar los circuitos integrados en la sección
media del protoboard fijándonos los pines del
7404 (NOT) VCC y de la GND.
7408 (AND)  Conectar los circuitos integrados y los demás
7432 (OR) componentes utilizando los jumpers.
 Una vez conectada de manera correcta cada
b) Esquema circuito. Aplicar la correspondiente tensión
de 5v para caso en que la entrada sea un 1
lógico, por otro lado, si la entrada fuese un 0
Tabla nº 1
lógico solamente puenteamos dicha entrada
con el punto de tierra.
ENTRADA SAL.  Mediante el indicador visual (led) vemos
A B C Y como la salida tiene un estado alto (1 lógico-
led encendido) o un estado bajo (0 lógico- led
Tens Tens Tens
apagado).
GND GND GND 1  Por ultimo medimos la tensión que hay en la
GND GND 5v 0 salida de nuestro circuito lógico, colocando
GND 5v GND 1 las puntas de prueba del multímetro entre el
GND 5v 5v 0 pin de salida y la tierra.
5v GND GND 1
5v GND 5v 0
5v 5v GND 1
5v 5v 5v 1

2
IV. ANÁLISIS TEORICO

Tabla nº 1

𝑭 = 𝑨′ 𝑩′ 𝑪′ + 𝑨′ 𝑩𝑪′ + 𝑨𝑩′ 𝑪′ + 𝑨𝑩𝑪′ + 𝑨𝑩𝑪


𝑭 = 𝑨′ 𝑪′ + 𝑨 𝑪′ + 𝑨𝑩
𝑭 = 𝑪′ + 𝑨𝑩

V. RESULTADOS

Tabla nº 1
ENTRADA SAL.
A B C Y LED
Tens Tens Tens Tens
GND GND GND 4.14v 1
GND GND 5v 0v 0
Tabla nº 2 GND 5v GND 4.15v 1
GND 5v 5v 0v 0
𝑭 = 𝑨𝑩′ + 𝑨′ 𝑩′ 𝑪 + 𝑩𝑪𝑫 5v GND GND 4.14v 1
5v GND 5v 0v 0
𝑭 = 𝑩′ (𝑨 + 𝑨′ 𝑪) + 𝑩𝑪𝑫
5v 5v GND 4.15v 1
𝑭 = 𝑩′ (𝑨 + 𝑪) + 𝑩𝑪𝑫 5v 5v 5v 4.08v 1
𝑭 = 𝑨𝑩′ + 𝑩′ 𝑪 + 𝑩𝑪𝑫
Tabla nº 2
𝑭 = 𝑨𝑩′ + 𝑪(𝑩′ + 𝑩𝑫)
ENTRADA SAL.
𝑭 = 𝑨𝑩′ + 𝑪(𝑩′ + 𝑫) A B C D Y LED
Tens Tens Tens Tens Tens
GND GND GND GND 0v 0
GND GND GND 5v 0.1mv 0
GND GND 5v GND 4.40v 1
GND GND 5v 5v 4.43v 1
GND 5v GND GND 0v 0
GND 5v GND 5v 0v 0
GND 5v 5v GND 0v 0
GND 5v 5v 5v 4.39v 1
5v GND GND GND 4.35v 1
5v GND GND 5v 4.35v 1
5v GND 5v GND 4.35v 1

3
5v GND 5v 5v 4.32v 1
5v 5v GND GND 0.1mv 0
5v 5v GND 5v 0.2mv 0
5v 5v 5v GND 0.2mv 0
5v 5v 5v 5v 4.29v 1

VI. ANÁLISIS DE RESULTADOS


Los resultados coinciden con los simulados y los
teóricos, las compuertas cumplen con su función en
los 2 casos.
Los voltajes obtenidos son muy cercanos a +5V, tal
cual la fuente de alimentación, cumplen con los
parámetros establecidos por la TTL.

VII. CONCLUSIONES

Los resultados son análogos a nuestro informe previo


donde obtuvimos todos los circuitos simulados,
vemos que, en nuestro procedimiento, el circuito
armado responde y genera las mismas tablas de
verdad que las teóricas. Todas las funciones lógicas
son expresables en forma canónica, tanto como una
"suma de minterms" como "producto de maxterms".
Esto permite un mejor análisis para la simplificación
de dichas funciones, lo que es de gran importancia
para la minimización de circuitos digitales.

• Los voltajes de salida obtenidos se encuentran


dentro del rango permitido.

VIII. REFERENCIAS

Fundamentos de sistemas digitales- Thomas


Floyd.
https://tecnologiaelectron.blogspot.com/2014/03
/formacanonica-de-una-funcion-booleana.html

IX. ANEXO

You might also like