You are on page 1of 8

PONTIFICIA UNIVERSIDAD CATLICA DEL PER Ingeniera de las Telecomunicaciones

LABORATORIO DE MICROONDAS TEL236

LABORATORIO NMERO:

SEMESTRE : 2011 2

TEMA: INTRODUCCIN AL SISTEMA DE DISEO AVANZADO (ADS): ACOPLAMIENTO DE IMPEDANCIAS Y DIVISORES DE POTENCIA

ACTIVIDADES A REALIZAR.
No. 0 1 2 4 DESCRIPCIN Informe previo Acoplamiento de carga con brazo de reactancia utilizando ADS Divisor de Potencia utilizando ADS Prueba de salida DURACIN APROXIMADA 0 min. 120 min. 90 min 30 min. PUNTAJE 8 ptos. 2 pto. 2 ptos 8 ptos.

NOMBRES Y APELLIDOS

CODIGOS

INGENIERIA DE LAS TELECOMUNICACIONES LABORATORIO DE MICROONDAS 2011-2 _________________________________________________________________________________________________________________

Introduccin La siguiente introduccin de divisores de potencia est basado en el libro de D. Pozar: Microwave Engineering. Divisores de Potencia Son componentes pasivos que reparten o combinan las potencias que reciben. Los divisores pueden ser redes de tres puertos, como se muestra en la figura 1, y generalmente reparten la potencia de manera equitativa.

P1

P2 = P1

Divisor
P3 = (1- )P1
Figura 1

Propiedades bsicas de los divisores El tipo ms simple de divisor de potencia es una red de tres puertos con dos entradas y una salida. La matriz de parmetros-s de esta red tiene 9 elementos independientes:

Si el componente es pasivo y no contiene materiales anistropos entonces deber ser reciproco, entonces la matriz [S] deber ser simtrica . Adems si todos los puertos estn acoplados, . Finalmente, si la red no tiene prdidas, por conservacin de la energa se requiere que la matriz sea unitaria. Se observa que estas tres ltimas condiciones no pueden ser cumplidas simultneamente, es decir, una red de tres puertos no puede ser recproca, acoplada y sin prdidas. Divisor Unin-T La unin-T es el tipo de divisor ms simple. Se puede usar tanto para dividir como para combinar potencias, y puede ser implementado en casi todo tipo de lneas de trasmisin. Como se mencion anteriormente la unin-T no puede tener acoplados todos sus puertos. La unin-T puede ser modelada como la unin de tres lneas de trasmisin y la discontinuidad se puede tomar en cuenta con una susceptancia B, Figura 2.

Figura 2 Configuracin divisor unin T [1] Para que el divisor est acoplado con la entrada de la lnea Zo se debe de cumplir que:

__________________________________________________________________________________________ 2

INGENIERIA DE LAS TELECOMUNICACIONES LABORATORIO DE MICROONDAS 2011-2 _________________________________________________________________________________________________________________

En la prctica B es despreciable (B=0) y, usualmente, se pueden aadir algunos elementos reactivos para eliminar esta susceptancia para un determinado rango de frecuencias. La ecuacin se reduce a:

Las impedancias Z1 y Z2 se pueden elegir para dividir la potencia de entra en diferentes proporciones sin perdidas, sin embargo, no todos los puertos pueden estar acoplados y no hay aislamiento entre los puertos de salida. Divisor resistivo Si un divisor de tres puertos puede tener prdidas entonces puede ser acoplado en todos sus puertos, sin embargo, los puertos de salida no estarn aislados. En la figura 3 se muestra el circuito de un divisor de potencia equitativo, y puede ser analizado usando la teora de circuitos elctricos. Sin embargo la divisin, tambin, se puede hacer de manera no equitativa.

Figura 3 Divisor de potencia equitativo [1] La impedancia Z que se observa desde la resistencia Z0/3, del puerto 1, hacia el puerto 2 o 3 es: La impedancia de entrada del divisor ser: Como la red es simtrica por los 3 puertos y adems todos los puertos estn acoplados, entonces, De la figura 3 hallamos V, V1, V2 y V3 por divisin de voltaje. .

Entonces S ser:

Lo cual significa que la potencia de entrada disminuye en 6 dB. La matriz de parmetros-

Se observa que la matriz no es unitaria. La potencia a la entrada es:

La potencia a la salida es:

Es decir, cada resistencia a la salida disipa un cuarto de la potencia de entrada. La potencia que puede manejar este dispositivo depender de la tolerancia que tengan las resistencias.

__________________________________________________________________________________________ 3

INGENIERIA DE LAS TELECOMUNICACIONES LABORATORIO DE MICROONDAS 2011-2 _________________________________________________________________________________________________________________

Divisor Wilkinson Los divisores anteriormente mencionados presentaban problemas de acoplamiento, prdidas y aislamiento entre los puertos. El divisor Wilkinson es un dispositivo que no tiene prdidas y todos sus puertos estn acoplados, slo la potencia reflejada es disipada. El divisor Wilkinson puede dividir la potencia en cualquier proporcin, pero para el anlisis se considerar una divisin equilibrada. El circuito equivalente del divisor Wilkinson se muestra en la figura 4. El anlisis se realizara en modo parimpar.

Figura 4. Divisor Wilkinson [1] Modo par-impar Para simplificar el anlisis vamos a normalizar los valores de las impedancias y a re-dibujar el circuito de la figura 4 agregando fuentes de voltaje en los puertos de salida como se muestra en la figura 5.

Figura 5 Circuito para anlisis de divisor Wilkinson [1] La red ha sido dibujada de manera simtrica con respecto a plano central. Para normalizarla se consider que , entonces y . Ahora vamos a excitar al circuito de dos formas distintas: el modo par, donde ; y el modo impar, donde . El resultando de esto, por superposicin, sera que y .

Modo-par:
por lo que no existir flujo de corriente en la resistencia r/2. El circuito

Si , entonces resultante se muestra en la figura 6a.

__________________________________________________________________________________________ 4

INGENIERIA DE LAS TELECOMUNICACIONES LABORATORIO DE MICROONDAS 2011-2 _________________________________________________________________________________________________________________

Figura 6 Configuracin modo par a) e impar b) [1] La impedancia vista desde el puerto 2 es un trasformador de cuarto de onda por lo que:

Modo impar:

Si , entonces por lo que el voltaje en el medio ser cero (Tierra virtual). El circuito resultante se muestra en la figura 6b. La impedancia vista por el puerto 2 es r/2, entonces: Finalmente para encontrar la impedancia de entrada del puerto 1 consideremos la figura 7a.

__________________________________________________________________________________________ 5

INGENIERIA DE LAS TELECOMUNICACIONES LABORATORIO DE MICROONDAS 2011-2 _________________________________________________________________________________________________________________

Figura 7 Anlisis del divisor de Wilkinson [1] Al igual que en el modo par tenemos que y al no haber flujo de corriente por la resistencia, esta puede ser retirada, el resultado se muestra en la figura 7b. La impedancia de entrada ser el paralelo de los dos transformadores de cuarto de onda resultantes. Resumiendo, los parmetros-S para un divisor Wilkinson sern:

__________________________________________________________________________________________ 6

INGENIERIA DE LAS TELECOMUNICACIONES LABORATORIO DE MICROONDAS 2011-2 _________________________________________________________________________________________________________________

Informe previo
1. Desarrollar la red de acoplamiento a 50 ohm utilizando brazo de reactancia en corto circuito para una carga cuyo valor es ZL=15+j*2*aa (ver figura 1). Donde aa corresponde a los dos ltimos dgitos de su cdigo de alumno. Determinar las longitudes l1 y l2 a la frecuencia de 2 GHz. Adjuntar la solucin graficada en una carta de Smith.

Figura 1 2. Investigar las caractersticas de las lneas microstrip. Reportar las ecuaciones analticas que permiten determinar la longitud fsica de una lnea dado una longitud elctrica (fase) 3. Determinar las dimensiones fsicas de las lneas de transmisin de la red de acoplamiento (reportada en 2) a la frecuencia de 2 GHz utilizando lneas microstrip y el substrato Rogers RO3003, cuya hoja tcnica se adjunta. Considerar un espesor de substrato de 1.52 mm y un espesor de metalizado de cobre de 35 um. 4. Realizar el diseo de un divisor de potencia que se verificar y simular en el laboratorio. Las opciones de divisores de potencia a disear son los siguientes: 1. Un divisor unin-T 3 dB con trasformadores de cuarto de onda en los puertos 2 y 3 para acoplar los puertos de salida a 50 para las frecuencias f1 = 5.4 GHz and f2 = 5.6 GHz 2. Un divisor resistivo 3 dB con las entradas y salidas a 50 3. Un divisor Wilkinson 3 dB con la entradas y salidas a 50 , frecuencia 5.5 GHz Deber dividir el ltimo digito de su cdigo entre tres y tomar el mayor entero, el nmero resultante corresponde a la opcin del divisor de potencia que deber disear.

__________________________________________________________________________________________ 7

INGENIERIA DE LAS TELECOMUNICACIONES LABORATORIO DE MICROONDAS 2011-2 _________________________________________________________________________________________________________________

FUENTES:

[1] Microwave Engineering, D. Pozar

RO/JD/LL/MYM

__________________________________________________________________________________________ 8

You might also like